一种垂直集成单元二极管芯片的制作方法

文档序号:20500438发布日期:2020-04-21 22:43阅读:134来源:国知局
一种垂直集成单元二极管芯片的制作方法

本发明涉及半导体材料和器件工艺领域,特别是半导体光电器件。



背景技术:

常规的垂直结构led芯片中,电流扩散主要依靠n电极侧,有电极引线型引线或钻孔型的引线,但总体电流扩散仍不均匀,导致发光效率的损失,散热也不均匀,从而影响单元二极管芯片的效率和稳定性。从而限制了垂直大功率led芯片提供单位面积流明输出更高的产品。电流扩散的不均匀、热扩散的不均匀和光提取的不均匀,导致其在流明效率、流明密度输出、流明成本三个重要的参数上有极大的局限性,目前市场上的垂直led芯片技术无法提供有效的解决方案。

现有技术一为proc.ofspievol.10021100210x-12016会议论文,如图1-3所示,其中,图1为垂直led芯片的结构图,其中p型电极与背面的电极相连(backmetalau),黑色部分边缘的方框与中间3根手指型引线代表了第二导电类型电极,通过下方的两个大的n-pad打线引出。因此整个芯片的电流扩散,主要为n型金属线所限制。

图2展示了现有技术一的垂直芯片的近场分析图和中线上归一化的电流分布图,芯片的尺寸为1.2mm×1.2mm。近场图中可见,芯片的电流分布仍然十分不均匀,靠近n电极线的区域光强很大,电流密度大,而远离n电极线的区域光强较小,电流密度小。归一化的分布图显示,电流密度较小的区域不到较大区域的70%。因此,大电流下的led光效、散热和稳定性都会受到严重的限制。



技术实现要素:

本发明为解决现有技术存在的二极管结构流明效率、流明密度输出、流明成本三个重要的参数上有极大局限性的技术问题,提出一种流明效率高、流明密度输出大的垂直集成单元二极管芯片。

为实现上述目的,本发明提供一种垂直集成单元二极管芯片,包括第一导电类型电极、第二导电类型电极及位于第一导电类型电极上的二极管台面结构,二极管台面结构还包括第一导电类型焊盘和第二导电类型焊盘,其中第一导电类型焊盘与第二导电类型焊盘在二极管台面结构的同一侧,第一导电类型电极与第一导电类型焊盘连接,第二导电类型电极与第二导电类型焊盘连接。

其中,第一导电类型焊盘和第二导电类型焊盘位于二极管台面结构任意边沿、台面顶点、台面中间或台面其它任意位置。

其中,第一导电类型焊盘和第二导电类型焊盘分别位于二极管台面结构彼此相对的短边边沿,或者第二导电类型焊盘位于二极管台面结构的短边边沿,第一导电类型焊盘位于二极管台面结构的长边边沿,或者第二导电类型焊盘位于台面结构的短边边沿,第一导电类型焊位于二极管台面的顶点处。

其中,第一导电类型焊盘和第二导电类型焊盘的形状分别为沿二极管台面结构的短边设置且与二极管台面结构等宽的长方形、方形、或圆形或其他形状。

其中,第一导电类型焊盘和第二导电类型焊盘的厚度为0.001微米~20微米,宽度为10微米~100微米。

其中,第二导电类型电极与第二导电类型焊盘由线条型电极线连接,且二极管台面结构包括n个二极管单元,n个二极管单元呈几何形状排列,其中,n≥2;第二导电类型电极延伸到二极管单元上。

其中,二极管台面结构包括依次层叠设置的第一导电类型层、量子阱有源区以及第二导电类型层,第二导电类型层与及第二导电类型电极欧姆接触。

其中,二极管台面结构包括设置于第一导电类型层远离量子阱有源区一侧的保护金属层,第一导电类型焊盘设置于保护金属层上。

其中,第一导电类型焊盘为p焊盘,第二导电类型焊盘为n焊盘。

其中,二极管单元至少有一个侧壁面从台面底部到顶部方向上设有沟槽,二极管单元的侧壁上的沟槽宽度为0.5纳米-10微米,深度为0.5纳米-10微米。

本发明所采用的垂直装集成单元二极管芯片,通过纳微米尺寸结构效应,在光、电、热三个层面突破现有垂直led技术的局限性。单元二极管芯片的尺寸设计控制在电流扩散长度以内,其较高自由度的几何优化设计方式,可同时解决困扰led单元二极管芯片设计的n-电极和p-电极电流扩散不均匀的问题,从而得到更高的光电转换效率/流明效率;每个二极管单元的纳米微结构,台面内部的孔结构和沟槽结构可增加有效出光面积,从而提升光萃取效率;集成单元二极管芯片尺寸的缩小和台面内部的孔结构,带来更大的散热面积,具备更佳的散热性能,可以允许超大电流密度的注入而不影响其稳定性,从而极大的提高单位面积集成单元二极管芯片的流明输出,降低流明成本。

附图说明

图1是现有技术的二极管单元结构图。

图2是现有技术的二极管单元结构图。

图3是本发明实施例1提供的一种二极管台面结构俯视图。

图4是本发明实施例1提供的一种二极管台面结构的俯视图。

图5是本发明实施例1提供的一种二极管台面结构的俯视图。

图6是本发明实施例1提供的一种二极管台面结构的俯视图。

图7是本发明实施例1提供的一种二极管台面结构的俯视图。

图8是本发明实施例1-2提供的二极管单元的示意图。

图9是本发明实施例3提供的垂直集成单元二极管芯片的三维图。

图10是本发明实施例3提供的垂直集成单元二极管芯片的三维图。

第二导电类型电极1,绝缘介质层2,第二导电类型层3,量子阱有源区(mqw)4,第一导电类型层5,反射镜6,保护金属层7,衬底8,背面电极9,第一导电类型焊盘10,第二导电类型焊盘11,线条型电极线12,台面结构13,二极管单元14,沟槽结构15,孔结构16。

具体实施方式

下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护范围。

鉴于现有的二极管结构流明效率、流明密度输出、流明成本三个重要的参数上极大的局限性,本发明实施例提供一种流明效率高、流明密度输出大的垂直装集成单元二极管,以下结合附图对本发明进行详细说明。

一种垂直集成单元二极管芯片,包括:

第一导电类型电极,第二导电类型电极及位于所述第一导电类型电极上的二极管台面结构,二极管台面结构包括n个二极管单元和沟槽结构,其中,n≥2;台面结构面积根据电流扩散长度确定;所述二极管台面结构还包括第一导电类型焊盘、第二导电类型焊盘,其中第一导电类型焊盘与第二导电类型焊盘在台面结构同一侧,第一导电类型电极与第一导电类型焊盘连接,第二导电类型电极与第二导电类型焊盘连接。二极管台面结构还包括绝缘介质层,第一导电类型层,第二导电类型层,及位于所述第一导电类型层上的量子阱有源区,第二导电类型层与及第二导电类型电极欧姆接触。

第一导电类型焊盘个数大于或等于1,形状可以为:半圆形,圆形,矩形,三角形,规则或不规则直线多边形,或一条或多条边为弧形的不规则多边形,厚度为0.001微米~20微米,宽度为:10微米~100微米,位于二极管台面结构任意边沿、台面顶点、台面中间或台面其它任意位置。第一导电类型焊盘可以从台面结构第一边设置且与台面结构等宽。当与台面结构等宽时,所述第一导电类型焊盘宽度为10微米~100微米,长度为10微米-10000微米。

第二导电类型焊盘形状可以为:半圆形,圆形,矩形,三角形,不规则直线多边形,或一条或多条边为弧形的不规则多边形,焊盘个数大于或等于1,位于所述台面结构任意边沿、台面顶点、台面中间或台面其它任意位置。第二导电类型焊盘可以从台面结构第二边设置且与台面结构等宽。当与台面结构等宽时,所述第二导电类型焊盘宽度为10微米~100微米,长度为10微米-10000微米。焊盘厚度为0.001微米~20微米,宽度为:10微米~100微米。

第二导电类型电极与第二导电类型焊盘由线条型电极线连接,线条型电极线宽度为0.001微米~20微米,厚度为0.001微米~10微米,部分或全部设计采用非直线布局,其中非直线布局包括折线布局,曲线布局,线条型电极线采用线条形金属和/或氧化铟锡材料,金属材料为铝、银、钛、镍、金、铂、铬,或以上任意两种以上的金属的合金。

二极管台面结构包括孔结构,二极管单元的连接方式为并联,二极管单元形状为:三角形、正方形、长方形、五边形、六边形、圆形、任意自定义形状,二极管单元数量为2个~1000亿个。

二极管台面结构包括沟槽结构,沟槽结构位于二极管单元之间,沟槽深度至第二导电类型层或量子阱有源区或第一导电类型层。二极管台面结构内的沟槽形状为四边形、同心圆环、十字形及其它任意曲线形状。二极管台面结构和衬底之间具有反射镜和保护金属层,衬底厚度为1纳米-250微米。

实施例1

本实施例提供一种垂直集成单元二极管芯片,包括:第二导电类型电极1,第二导电类型焊盘11,第一导电类型焊盘10,线条型电极线12,二极管台面结构13,二极管单元14和沟槽15。二极管台面结构包括6排共52个相等大小,均匀分布的正方形二极管单元14,二极管单元14沿x轴方向长度为40微米。二极管台面结构采用正方形排列,二极管单元的连接方式为并联,台面结构的尺寸小于电流注入的扩散长度。二极管单元形状为长方形,按照均匀的对称排列分布。其中第二导电类型电极为n电极,第一导电类型焊盘为p焊盘,第二导电类型焊盘为n焊盘。

在一些优选的实施例中,二极管单元x轴方向长度为100微米;在另一些优选实施例中,二极管单元x轴方向长度10微米;在另一些优选实施例中,二极管x轴方向长度为1微米。

第一导电类型焊盘10与第二导电类型焊盘11在台面结构同一侧,第二导电类型电极1与第二导电类型焊盘11由线条型电极线12连接。

如图3所示,第二导电类型焊盘11和第一导电类型焊盘10形状均为一条边为弧形的不规则多边形,第二导电类型焊盘和第一导电类型焊盘个数均为1,位于台面结构短边边沿。

如图4所示,第二导电类型焊盘11和第一导电类型焊盘10形状均为一条边为弧形的不规则多边形,焊盘形状还可以为半圆形,圆形,矩形,三角形,不规则直线多边形,或其它一条或多条边为弧形的不规则多边形,并不局限于图4的展示。第二导电类型焊盘和第一导电类型焊盘个数均为1,第二导电类型焊盘位于台面结构短边边沿,第一导电类型焊盘位于台面结构长边边沿。

如图5所示,第二导电类型焊盘11为一条边为弧形的不规则多边形,位于台面结构短边边沿,第一导电类型焊盘10形状为正六边形,位于台面顶点处。第二导电类型焊盘和第一导电类型焊盘个数均为1。

如图6所示,第二导电类型焊盘11形状为第一导电类型焊盘从台面结构短边设置且与台面结构等宽的长方形。第一导电类型焊盘10形状为从台面结构短边设置且与台面结构等宽的长方形。第二导电类型焊盘和第一导电类型焊盘个数均为1。

焊盘厚度为0.001微米~20微米,宽度为:10微米~100微米。电极线的宽度为0.001-20微米,厚度为0.001-10微米,电极线采用氧化铟锡材料,直线布局设计。沟槽15的形状为十字形,横截面形状为长方形,水平方向均匀分布。

如图8所示,二极管台面结构还包括绝缘介质层2,第一导电类型层5,第二导电类型层3,及位于所述第一导电类型层上的量子阱有源区4。

如图10所示,二极管单元14至少有一个侧壁面从台面底部到顶部方向上有沟槽分布。二极管单元侧壁上的沟槽截面形状为三角形,侧壁上的沟槽宽度为0.5纳米-10微米,深度为0.5纳米-10微米。由于二极管芯片的电流扩散长度与电流密度的平方根成反比,因此在大电流的注入下,电流的扩散长度更短,导致芯片的电流扩散更加的不均匀,效率更低,散热更加困难。采用垂直装集成单元发光二极管结构设计,可以灵活的改变二极管台面结构的尺寸、形状,可以获得指定工作电流下最佳的电流扩散和散热性能,并极大的提升芯片的注入电流密度,从而提升单位面积的流明输出。

实施例2

本实施例提供一种垂直集成单元二极管芯片,如图7所示,包括:第二导电类型电极1,第二导电类型焊盘11,第一导电类型焊盘10,线条型电极线12,二极管台面结构13,二极管单元14和沟槽15。二极管台面结构包括6排共52个等大小均匀分布的正方形二极管单元14,二极管单元14沿x轴方向长度为40微米。二极管台面结构采用正方形排列,二极管单元之间采用并联的连接方式,台面结构的尺寸小于电流注入的扩散长度。二极管单元形状为正长方形,按照均匀的对称排列分布。

在一些优选的实施例中,二极管单元x轴方向长度为10纳米,在另一些优选实施例中,二极管单元x轴方向长度为100纳米。

第一导电类型焊盘10与第二导电类型焊盘11在台面结构同一侧,第二导电类型电极1与第二导电类型焊盘11由线条型电极线12连接。第二导电类型焊盘11和第一导电类型焊盘10形状为一条为弧形的不规则多边形,焊盘形状还可以为半圆形,圆形,矩形,三角形,不规则直线多边形,或其它一条或多条边为弧形的不规则多边形,并不局限于图3的展示。焊盘个数均为1,位于台面结构边沿,焊盘厚度为0.001微米~20微米,宽度为:10微米~100微米。电极线的宽度为0.001-20微米,厚度为0.001-10微米,电极线采用氧化铟锡材料,直线布局设计。沟槽15的形状为十字形,横截面形状为长方形,水平方向均匀分布。

每个二极管单元增设孔结构16,孔结构包括一个孔单元,孔单元为圆形,孔单元直径为0.001微米~20微米。孔单元对称排列,非对称排列,周期性排列,非周期性排列或随机排列。孔单元形状还可以为三角形、正方形、长方形、五边形、六边形、圆形、以及其它任意定义形状,并不局限于图7中展示的形状。

如图8所示,二极管台面结构还包括绝缘介质层2,第一导电类型层5,第二导电类型层3,位于所述第一导电类型层上的量子阱有源区4,反射镜6,保护金属层7,衬底8,背面电极9。其中第一导电类型层为p-gan层,第二导类型层为n-gan层,二极管单元的沟槽深度至p-gan层,二极管单元的沟槽深度还可至n-gan层或量子阱有源区,并不局限于图8所示。

由于二极管芯片的电流扩散长度与电流密度的平方根成反比,因此在大电流的注入下,电流的扩散长度更短,导致芯片的电流扩散更加的不均匀,效率更低,散热更加困难。采用垂直装集成单元发光二极管结构设计,可以灵活的改变二极管台面结构的尺寸、形状,可以获得指定工作电流下最佳的电流扩散和散热性能,并极大的提升芯片的注入电流密度,从而提升单位面积的流明输出。

实施例3

本实施例提供一种垂直集成单元二极管芯片,如图9所示,包括:第二导电类型电极1,第二导电类型焊盘11,第一导电类型焊盘10,线条型电极线12,二极管台面结构13,二极管单元14和沟槽15。二极管台面结构包括6排6个大小不一的长方形二极管单元14,二极管单元14沿x轴方向长度为80微米。二极管台面结构采用长方形排列,二极管单元之间采用并联的连接方式,台面结构的尺寸小于电流注入的扩散长度。二极管单元形状为长方形,按照非均匀的对称排列分布。

第一导电类型焊盘10与第二导电类型焊盘11在台面结构同一侧,第二导电类型电极1与第二导电类型焊盘11由线条型电极线12连接。第二导电类型焊盘11和第一导电类型焊盘10形状为矩形,焊盘形状还可以为半圆形,圆形,三角形,不规则直线多边形,或一条或多条边为弧形的不规则多边形,并不局限于图3的展示。焊盘个数均为1,位于台面结构边沿,焊盘厚度为0.001微米~20微米,宽度为:10微米~100微米。电极线的宽度为0.001-20微米,厚度为0.001-10微米,电极线采用氧化铟锡材料,直线布局设计。沟槽15的形状为十字形,横截面形状为长方形,水平方向均匀分布。

如图8所示,二极管台面结构还包括绝缘介质层2,第一导电类型层5,第二导电类型层3,位于所述第一导电类型层上的量子阱有源区4,反射镜6,保护金属层7,衬底8,背面电极9。二极管单元的沟槽深度至p-gan层,二极管单元的沟槽深度还可至n-gan层或量子阱有源区,并不局限于图8所示。

本实施例还提供一种垂直集成单元二极管芯片,如图10所示,二极管台面结构包括4排共30个等大小均匀分布的梯形二极管单元,二极管单元沿x轴方向长度为40微米。台面结构的尺寸小于电流注入的扩散长度。二极管单元形状为梯形,按照均匀的对称排列分布。二极管单元侧壁与水平面夹角角度大于0度且小于等于90度90,二极管单元的侧壁形状为梯形。

由于二极管芯片的电流扩散长度与电流密度的平方根成反比,因此在大电流的注入下,电流的扩散长度更短,导致芯片的电流扩散更加的不均匀,效率更低,散热更加困难。采用垂直装集成单元发光二极管结构设计,可以灵活的改变二极管台面结构的尺寸、形状,可以获得指定工作电流下最佳的电流扩散和散热性能,并极大的提升芯片的注入电流密度,从而提升单位面积的流明输出。

本发明的实施例提供的垂直集成单元发光二极管,具有以下有益效果:

(1)本发明的二极管单元的长度设计控制在电流扩散长度以内,优化的具备一定自由度的几何设计可以更进一步的提升出光效率,可同时解决困扰led单元二极管芯片设计的第二导电类型电极和p型电极电流扩散不均匀的问题,从而得到更高的光电转换效率/流明效率

(2)本发明的每个二极管单元的微纳结构增加侧壁的出光面积,从而提升光萃取效率。

(3)本发明的集成单元二极管芯片尺寸的优化,带来更大的侧壁散热面积,具备更佳的散热性能,允许超大电流密度的注入而不影响其稳定性,极大的提高单位面积单元二极管芯片的流明输出,降低流明成本。

(4)本发明的集成单元二极管芯片的设计,可以实现超均匀的电流注入,因此而获得更高的效率、更好的波长均匀性、发光谱更窄的半高宽、更好的散热均匀性和更好的器件稳定性。

(5)本发明的集成单元二极管的设计中,第一导电类型焊盘与第二导电类型焊盘在同一侧,有利于简化后段的封装工艺,获得更高的性价比产品。

(6)本发明的集成单元二极管芯片适于uvc、uva、uvb、紫光、蓝光、绿光、黄光、红光、红外光等各色系的led产品,可用于led照明,背光,显示,植物照明,医疗和其它半导体发光器件应用领域。

以上所述的具体实施例,对本发明的目的,技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1