通用时间继电器的制作方法

文档序号:6802279阅读:820来源:国知局
专利名称:通用时间继电器的制作方法
技术领域
本实用新型涉及一种通用时间继电器,属电器产品。
现有的时间继电器专用性强,通常包括阻容降压电路,整流器整流,稳压源稳压,电容滤波电路、电阻分压电路,NE555集成块,继电器J,调节电阻分压电路取得集成块NE555的工作电压UDD并经电位器和电容取得集成块NE555的触发电压UC,继电器J接集成块NE555的输出端,电路工作后,电容充电,当触发电压UC达到2/3UDD时,NE555输出端的电压翻转,继电器动作,切断电器电路,因此,继电器J的控制时间取决于电容的充电时间,由于电容的延时作用,使得该时间继电器时间精度差,重复精度差,且对于不同的控制时间,需不断调节电阻分压电路的分压和电位器的阻值,操作繁锁,无法满足通用性要求。
本实用新型的目的在于克服上述技术中存在的缺陷,提供一种时间精度高,通用性强的通用时间继电器。
本实用新型包括由整流器DZ、稳压电源WD1、电容C2组成的整流,稳压、滤波电路和继电器J,并设有分频计数集成块IC和驱动电路。分频计数集成块IC的工作电源脚VDD经电阻R2接整流器DZ的输出正端,清零脚R经电容C4、电阻R2接整流器DZ的输出正端,并经电阻R4接整流器DZ的输出负端;分频计集成块IC的∮I、∮、∮0脚分别接设相互连接的电阻R6、电位W1串联支路、电阻R7,电位器W2串联支路、电容C5支路;驱动电路由三极管BG2、电阻R8和继电器J构成,三极管BG2的基极经电阻R8接分频计数集成块IC的输出端、集电极经继电器J接整流器DZ的输出正端、射极接整流器DZ的输出负端;分频计数集成块IC的∮I、∮、∮0脚至少有一脚与三极管BG2的集电极之间联有箝位二极管D5。
以下结合附图
描述一个实施例。
附图为本实施例的电路结构图。
本实施例包括由整流器DZ,稳压源WD1、电容C2组成的整流、稳压、滤波电路,继电器J,分频计数集成块IC和驱动电路,外界电源经由电阻R1、电容C1组成的阻容降压电路接入整流器DZ的输入两端,稳压源WD1、电容C2并联在整流器DZ的输出两端;分频计数集成块IC的工作电源脚VDD经电阻R2接整流器DZ的输出正端,清零脚R经电容C4、电阻R2接整流器DZ的输出正端,并经电阻R4接整流器DZ的输出负端;分频计数集成IC的∮I、∮、∮0脚分别接设相互连接的电阻R6、电位器W1串联支路、电阻R7、电位器W2串联支路、电容C5支路,构成振荡电路,电位器W1、W2用于调节振荡频率,电阻R1、R2是防止W1、W2调至零时造成停振。驱动电路由三极管BG2、电阻R8和继电器J构成,三极管BG2的基极经电阻R8接分频计数集成块IC的输出端,本实施例输出端为Q6~Q10脚、Q12~Q14脚,BG2的集电极经继电器J接整流器DZ的输出正端,射极接整流器DZ的输出负端;分频计数集成块IC的∮I、∮、∮0脚至少有一脚与三极管BG2的集电极之间联有箝位二极管D5,本实施例是接在IC的∮0脚。
为便于观察工作情况,本实施例还设有三极管BG1、指示灯LED1、电阻R3、R5,三极管BG1的射极接整流器DZ的输出负端,集电极经指示灯LED1、电阻R3接整流器DZ的输出正端,基极经R5接分频计数集成块IC的先输出端,本实施例是接到IC的Q4脚,同时在继电器J上并联一由电阻R9,指示灯LED2串接而成的支路和二极管D6。
为保护起见,分频计数集成块IC的VDD脚和整流器DZ输出负端之间并设稳压源WD2、电容C3。
工作时一接通电源,IC的VDD有工作电源,R脚在接通电源的瞬间输入高平,IC清零,IC的振荡电路开始振荡,并开始计数,逐渐向输出端Q6~Q10、Q12~Q14推进,此时BG1随Q4脚的跳动计数呈导通或截止跳变状态,指示灯LED1呈闪烁状态,当IC计数到BG2的基极所联接端如Q9脚时,Q9输出高电平,BG2导通,BG2的集电极从高电位变为低电位,继电器J动作切断电器电路,同时指示灯LED2发亮,振荡电路由于D5的箝位作用停振,指示灯LED1熄灭。
本实用新型可由拨动开关K来选择所需的控制时间,所选择的控制时间由分频计数集成块IC来完成,因此,该时间继电器时间精度高,重复精度高,使用范围广,通用性相当强,更由于增设了指示灯,便于观察工作状态。
权利要求1.一种包括由整流器DZ,稳压源WD1、电容C2组成的整流,稳压、滤波电路和继电器J的通用时间继电器,其特征是设有分频计数集成块Ic和驱动电路,分频计数集成块Ic的工作电源脚VDD经电阻R2接整流器DZ的输出正端,清零脚R经电容C4、电阻R2接整流器DZ的输出正端,并经电阻R4接整流器DZ的输出负端;分频计数集成块Ic的∮I、∮O、∮O脚分别接设相互连接的电阻R6、电位器W1串联支路、电阻R7、电位W2串联支路,电容C5支路;驱动电路由三极管BG2、电阻R8和继电器J构成,三极管BG2的基极经电阻R8接分频计数集成块Ic的输出端、集电极经继电器J接整流器DZ的输出正端、射极接整流器DZ的输出负端;分频计数集成块Ic的∮I、∮O、∮O脚至少有一脚与三极管BG2的集电极之间联有箝位二极管D5。
2.根据权利要求1所述的通用时间继电器,其特征是设有三极管BG1、指示灯LED1、电阻R3、R5,三极管BG1的射极接整流器DZ的输出负端,集电极经指示灯LED1、电阻R3接整流器DZ的输出正端,基极经R5接分频计数集成块I0的先输出端。
3.根据权利要求1或2所述的通用时间继电器,其特征是继电器J并联一由电阻R9、指示灯LED2串接而成的支路和二极管D6。
4.根据权利要求3所述的通用时间继电器,其特征是分频计数集成I0的VDD和整流器DZ的输出负端之间并设稳压源WD2、电容C3。
专利摘要本实用新型公开了一种通用时间继电器,它包括由整流器DZ、稳压源WD
文档编号H01H47/22GK2107713SQ91229098
公开日1992年6月17日 申请日期1991年11月18日 优先权日1991年11月18日
发明者周海平 申请人:周海平
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1