全自动绕线机控制保护电路的制作方法

文档序号:7498415阅读:419来源:国知局
专利名称:全自动绕线机控制保护电路的制作方法
技术领域
本实用新型涉及用于制造线圈的绕线,尤其涉及全自动绕线机电控系统的 控制和保护。
背景技术
现有自动绕线机的主机控制部分技术不够完善和先进,主要表现在下述几 个方面,首先,整块电路板上缺少自检、保护电路,在维修中给故障的判断增 加/难度,亦即难于査找故障;其次,CPU工作电源和驱动电源由一个电源供 给,造成控制电压不稳定,驱动部分短路,也会影响CPU供电;加之擦写按钮 没有加设DIP功能开关,机械振动或错误操作均容易造成程序和数据的被擦除; 以及PLD逻辑电路没有插拔插座等缺陷,都给绕线机的安全运转造成了困难。 发明内容
本实用新型的H的在于,提供一种全自动绕线机的控制保护电路,旨在对 主控机线路板在现有结构基础上加以改进,使其在功能上更具有稳定性和实用 性。
本实用新型的技术方案是这样实现的-
一种全自动绕线机控制保护电路,包括CPU2中央控制器、PLD逻辑控制 电路和LCD显示器,其特征在于包括用于系统自检的CPU1、保护和自检电路 以及与原有驱动和控制电源相分离的独立电源电路,其中所述的CPU1通过 MOSI、 MOSO、 SGFZ、 SGZD脚与CPU2连接,通过其ZZ、 FZ和ZD脚与过 压保护、过流保护及电磁制动电路连接,通过RXD、 TXD脚与串行接口电路连 接;同吋,所述的CPU1与CPU2还通过FX1、 FX2、 FX3和FX4以及SIN、 SCKL、 SCLR和RCK脚分别与PLD逻辑控制电路和/或LCD显示电路相连接。 所述的PLD的封装设计包括对PLCC/DIP/QFP三种封装的兼容。 与现有技术相比较,本实用新型的优点是显而易见的,主要表现在
(1) 把原产品程序按钮加上拔码锁定功能。
(2) 原有主板上有飞件、飞线等使主板整体外观不良,造成主板稳定性差。经改进后,主板带有芯片及排阻、跳线插脚等扩展预留,能够用于多种 型号绕线机主板控制系统,使主板整体外观规整,提高了稳定性。 (3)加有独立供电和主控两套电源,保证了 CPU的错误检查功能,使其具 有各路输入、输出短路、开路检测及报警功能,使主板工作更加稳定。


本实用新型有附图8幅,其中
图1是本实用新型的电器结构框图; 图2是本实用新型的双CPU及电源电路结构示意图; 图3是本实用新型LCD显示区电路示意图; 图4是本实用新型串行电路区示意图; 图5是PLD逻辑电路示意图6是本实用新型过压保护及电磁制动电路示意图; 图7是本实用新型的过流、过压和过温指示电路示意图; 图8是本实用新型译码器电路示意图。
具体实施方式

如图1 图8所示。 一种全自动绕线机的控制保护电路,该电路旨在对现有 全自动绕线机控制系统的改进。现有全自动绕线机的电控系统包括中央控制器 CPU2、逻辑控制电路PLD和LCD显示电路,其特征在于还包括用于系统自检 的CPU1、自检和保护电路以及与原有驱动和控制电源相分离的独立电源电路, 其中所述的CPU1通过MOSI/MISO/SGFZ/SGZD等信号与CPU2连接,进行数 据的检测控制;CPU1通过ZZ/FZ/ZD与过压保护、过流保护和电磁制动部分相 连;CPU1通过RXD/TXD信号连接至串行接口; CPU1和CPU2通过各自的1 一4管脚连接至PLD器件进行控制,通过SIN/SCK1/SCLR/RCK与LCD显示区 相连。
接通系统后进行待机检测,CPU2工作进行检测CPU1与ROM、RAM、PLD。 通过转换器读取高速计数器接口电路,经电流变送器读取光耦、X、 Y、 Zl、 Z2、 Sl、 Al、 Bl、 Cl外部器件工作电流,把回馈数据进行比较传输给CPU1此时才 可以运行指令。CPU1读ROM程序到RAM里运行传送至PLD作为逻辑控制并 对高速计数选通进行逻辑控制。同时CPU1也读取高速计数选通数据,同时也把高数计数选通的控制接口电路的输入、输出数据传送至CPU1对接口电路数 据进行计算和处理。并且本机编程是由PC机的操作系统连机来编写各种绕线程 序,最后再保存到机器中。
权利要求1、一种全自动绕线机控制保护电路,包括CPU2中央控制器、PLD逻辑控制电路和LCD显示器,其特征在于包括用于系统自检的CPU1、保护和自检电路以及与原有驱动和控制电源相分离的独立电源电路,其中所述的CPU1通过MOSI、MOSO、SGFZ、SGZD脚与CPU2连接,通过其ZZ、FZ和ZD脚与过压保护、过流保护及电磁制动电路连接,通过RXD、TXD脚与串行接口电路连接;同时,所述的CPU1与CPU2还通过FX1、FX2、FX3和FX4以及SIN、SCKL、SCLR和RCK脚分别与PLD逻辑控制电路和/或LCD显示电路相连接。
2、 根据权利要求l所述的一种全自动绕线机控制保护电路,其特征在于所 述的PLD的封装设计包括对PLCC/DIP/QFP三种封装的兼容。
专利摘要本实用新型公开了一种全自动绕线机的控制保护电路,包括中央控制器CPU2、逻辑控制电路PLD和LCD显示电路,其特征在于还包括用于系统自检的CPU1、自检和保护电路以及与原有驱动和控制电源相分离的独立电源电路,其中所述的CPU1通过其MOSI、MOSO、SGFZ和SGED脚与CPU2连接;通过其ZZ、ZF和ZD脚与过压保护、过流保护及电磁制动电路连接;通过RXD与TXD脚与串行接口电路连接;同时,所述的CPU1与CPU2还通过FX1、FX2、FX3和FX4以及SIN、SCK1、SCLR和RCK分别与PLD逻辑控制电路或LCD显示电路相连接。
文档编号H02H7/00GK201374247SQ20092001247
公开日2009年12月30日 申请日期2009年3月26日 优先权日2009年3月26日
发明者张治强 申请人:张治强
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1