本实用新型涉及一种电源输入过压欠压关断控制器保护电路,属于电路技术领域。
背景技术:
传统的电源过压欠压断电保护功能电路一般是由基准源、比较器和PMOS开关管构成的,比较器和基准源都需要电源供电,且结构复杂,电源输入串接PMOS管,损耗较大;有的采用两个TL431和PMOS开关管构成,但TL431集成电路成本都较高。
名称:一种过电压关断保护电路,申请号:201310656913.4的中国专利,功能单一,不包含欠压判断保护的功能。名称:用于电源电路的欠压过压保护电路,申请号:201310718375.7的中国专利,通过检测电流超限值进行关断保护,而非对电压超限值直接进行关断保护。
技术实现要素:
本实用新型所要解决的技术问题是提供一种电源输入过压欠压关断控制器保护电路,结构简单,利于DC-DC电源小型化集成,成本低,可靠性高。
为解决上述技术问题,本实用新型提供一种电源输入过压欠压关断控制器保护电路,其特征是,包括上限电压检测单元、下限电压检测单元和控制器供电单元;
电源输入电压超过设定的上限电压时,上限电压检测单元中的NMOS管导通,使控制器供电单元的供电电压降低为零伏,电源控制器不工作,电源无输出;
当电源输入电压低于设定的下限电压时,下限电压检测单元中的PMOS管断开,使控制器供电单元的供电电压降低为零伏,电源控制器不工作,电源无输出;
当电源输入电压在下限电压与上限电压之间时,使控制器供电单元正常供电,电源控制器工作,电源正常输出。
上限电压检测单元包括第一电阻、第一电阻和NMOS管;
第一电阻的一端连接电源输入端,另一端连接第二电阻,第二电阻的另一端连接输入地;第一电阻和第二电阻的共接点连接NMOS管的栅极;NMOS管的源极接输入地;NMOS管的漏极连接至下限电压检测单元中。
NMOS管的漏极与输入地之间还并联第一电容。
下限电压检测单元包括第三电阻、第四电阻、第五电阻、第二电容和PMOS管;
第四电阻和第五电阻串连接在上限电压检测单元中NMOS管的漏极和输入地之间,第四电阻和第五电阻共接端连接PMOS管的栅极;第四电阻的另一端经第三电阻连接至电源输入端;PMOS管V3的源极连接NMOS管的漏极;PMOS管的漏极与第二电容的一端连接,同时连接到控制器供电单元中;第二电容的另一端接输入地GND。
控制器供电单元包括三极管;三极管的集电极连接至电源输入端;三极管的发射极和电源控制器供电端相连;三极管的基极与下限电压检测单元中PMOS管的漏极连接。
控制器供电单元中还包括一稳压管;稳压管阳极接输入地,阴极接下限电压检测单元中的PMOS管的源极。
电源输入端的输入电压阈值上限VinH=(1+R1/ R2)*VGSON1, 其中,VGSON1是NMOS管V1的开启门限电压,R1是第一电阻的阻值, R2是第二电阻的阻值。
电源输入端的输入电压阈值下限VinL={(1+ R4/R5)*┃VGSOff3┃+Icc*R3/β}*{1+R3/(R4+R5)},其中,VGSOff3是PMOS管V3关断门限电压,R3是第三电阻的阻值,R4是第四电阻的阻值,R5是第五电阻的阻值,Icc是控制器供电电流,β是三极管电流放大倍数。
当电源输入端的输入电压Vin超过上限电压后恢复正常电压时,恢复延迟时间为R3*C1*ln(Vin/(Vin-Vcc-0.7)),其中,Vcc是控制器供电单元输出的供电电压,R3是第三电阻的阻值,C1是第一电容的容值。
当电源输入端的输入电压Vin低于下限电压后恢复正常电压时,恢复延迟时间为R3*C2*ln(Vin/(Vin-Vcc-0.7)),其中,Vcc是控制器供电单元输出的供电电压,R3是第三电阻的阻值,C2是第二电容的容值。
本实用新型所达到的有益效果:
本实用新型的电路,通过两个MOS管构成的两个电压检测单元设置了电源电压过压、欠压关断门限,来控制供电电路的开启和关断,结构简单,成本低,可靠性高。当电源输入端采用这种电路结构时,欠压、过压关断时不会造成电源本身重新启动,并且当电源电压超设定的两个电压门限时,检测输出端电压为零。本实用新型只使用两个MOS管和五个电阻构成过压和欠压门限检测单元,控制电源的供电电路,简化了结构、既有利于DC-DC电源小型化集成,又大大节约了成本和提高可靠性。
附图说明
图1是本实用新型的电路原理框图;
图2是本实用新型的电路图。
具体实施方式
下面结合附图对本实用新型作进一步描述。以下实施例仅用于更加清楚地说明本实用新型的技术方案,而不能以此来限制本实用新型的保护范围。
如图1所示,本实用新型主要包括上限电压检测单元、下限电压检测单元和控制器供电单元三部分。
电源输入电压超过设定的上限检测电压时,上限电压检测单元中的NMOS管V1导通,使供电电压降低为零伏,电源控制器不工作,电源无输出。
当电源输入电压低于设定的下限检测电压时,下限电压检测单元中的PMOS管V3断开,使供电电压降低为零伏,电源控制器不工作,电源无输出。
图2是电源输入欠压、过压关断控制器保护电路的电路图。图中Vin是电源输入端(或输出端)。
上限电压检测单元包括电阻R1、R2和NMOS管V1。电阻R1的一端连接电源输入端,另一端连接电阻R2,电阻R2的另一端连接输入地GND。电阻R1和电阻R2的共同连接点连接NMOS管V1的栅极;NMOS管V1的源极接输入地GND;NMOS管V1的漏极连接至下限电压检测单元中。NMOS管V1的漏极与输入地GND之间还并联一电容C1。
下限电压检测单元包括电阻R3、R4、R5和PMOS管V3。电阻R4和电阻R5串连接在上限电压检测单元中NMOS管V1的漏极和输入地GND之间,电阻R4和R5共接端连接PMOS管V3的栅极。电阻R4的另一端经电阻R3连接至电源输入端。PMOS管V3的源极连接NMOS管V1的漏极,PMOS管V3的漏极和电容C2的一端相连,同时连接到控制器供电单元中的三极管V4的基极。电容C2的另一端接输入地GND。
控制器供电单元包括电阻R6、稳压管V2以及三极管V4。电阻R6串接在三极管V4的集电极和电源输入端之间。三极管V4的发射极和电源控制器供电端相连。稳压管V2阳极接输入地GND,阴极接下限电压检测单元中的PMOS管V3的源极。
电源输入端的输入电压的阈值电压上限(过压门限)为VinH,
VinH=(1+R1/ R2)*VGSON1, VGSON1是NMOS管V1的开启门限电压,R1是电阻R1的阻值, R2是电阻R2的阻值。
电源输入端的输入电压的阈值电压下限(欠压门限)为VinL,
VinL={(1+ R4/R5)*┃VGSOff3┃+Icc*R3/β}*{1+R3/(R4+R5)},式中VGSOff3是PMOS管V3关断门限电压,R3是电阻R3的阻值,R4是电阻R4的阻值,R5是电阻R5的阻值,Icc是控制器供电电流,β是三极管V4电流放大倍数。
工作原理:
当电源输入端Vin电压在(1+ R4/R5)*┃VGSOff3┃+Icc*R3/β}*{1+R3/(R4+R5)}和(1+R1/ R2)*VGSON1之间时,NMOS管V1一直关断,PMOS管V3一直开启,三极管V4一直开启,电源控制器供电端的供电电压Vcc正常,供电电源正常工作;当电源电压在(1+ R4/R5)*┃VGSOff3┃+Icc*R3/β}*{1+R3/(R4+R5)}和(1+R1/ R2)*VGSON1之外时,三极管V4关断,供电电路不工作,电源控制器供电端无供电电压Vcc,电源控制器不工作,起到过压和欠压关断电源的功能。当电源输入端的输入电压Vin低于上限电压后恢复正常,或电源输入端的输入电压Vin高于下限电压后恢复正常,供电电压恢复延迟时间分别为R3*C1*ln(Vin/(Vin-Vcc-0.7))和R3*C2*ln(Vin/(Vin-Vcc-0.7))。
以上所述仅是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本实用新型的保护范围。