一种芯片使能电路的制作方法

文档序号:18099612发布日期:2019-07-06 11:16阅读:1636来源:国知局
一种芯片使能电路的制作方法

本实用新型涉及芯片使能电路技术领域,尤其涉及一种芯片使能电路。



背景技术:

很多芯片都有使能引脚,在电路设计过程中,通常将其使能引脚通过上拉电阻上拉到其他供电电源,如附图图1中所示,EN为IC芯片的使能引脚,VDD为IC芯片的供电电源引脚,VCC1为IC芯片的供电电源,VCC2为产品的另一个供电电源,R1是使能引脚EN的外部上拉电阻,使能引脚EN通过R1连接到电源VCC2。该芯片的工作原理如下:VCC1正常上电后,根据使能引脚EN的状态进入相关工作状态,如果VCC2为高电平,则使能引脚EN的电压也为高电平,即高于其最小有效输入电平值,IC芯片检测到使能引脚EN为高电平后,将进入正常工作状态;如果VCC2为低电平,则使能引脚EN的电压也为低电平,即低于其最小有效输入电平值,IC芯片检测到使能引脚EN为低电平后,将进入待机工作状态。该设计存在这样的问题:当电源VCC2因受到干扰或负载变化而导致电压波动时,如果电压波动恰好是在IC芯片使能引脚EN的最小有效输入电平值上下波动,那么使能引脚EN的状态将在高电平和低电平这两种状态循环切换,导致IC的工作状态在正常工作和待机这两种状态中循环切换而工作不稳定,整个电路的抗干扰能力差。



技术实现要素:

针对上述技术问题,本实用新型提供了一种当输入电源电压发生波动时,仍然能够保持原有工作状态,具有较强抗干扰能力的芯片使能电路。

为了解决上述技术问题,本实用新型提供的具体方案如下:一种芯片使能电路,包括IC芯片U2和与IC芯片U2连接的电源VCC1、电容C5和电阻R6,所述电阻R6的另一端连接有同相滞回比较器,所述电容C5的另一端接地。

优选的,所述IC芯片U2为具有使能引脚EN的芯片。

优选的,所述同相滞回比较器包括电压比较器U1、电阻R1、R2、R3、R4、R5、电容C1、C2、C3、C4和二极管D1;所述电压比较器U1的同相输入端1N1﹢分别连接电容C2、电阻R1、电阻R2、电阻R5和二极管D1,所述电阻R1的另一端分别连接电源VCC2和电容C1,所述电容C1、电容C2和电阻R2的另一端分别接地;所述电阻R5的另一端连接电压比较器U1的输出端OUT1,电压比较器U1的输出端OUT1连接电阻R6;所述电压比较器U1的反相输入端1N1﹣分别连接电容C3、电阻R3和电阻R4,所述电阻R4和电容C3的另一端分别接地,所述电阻R3的另一端连接电源VCC3;所述电压比较器U1的电源供电引脚VCC分别连接电容C4和电源VCC3,所述电容C4的另一端接地,所述电压比较器U1的接地输入端接地。

优选的,所述二极管D1为钳压保护双二极管,钳压保护双二极管可以采用两个分立的二极管代替,设定钳压下限值电源Clamp_low和钳压上限值电源Clamp_high。

优选的,所述IC芯片U2为LM5118芯片。

优选的,所述电压比较器U1的滞回电压上限值为4.5V,滞回电压下限值为3.5V。

与现有技术相比,本实用新型的有益效果在于:本实用新型通过增加与IC芯片U2连接的同相滞回比较器,当输入电源电压发生波动时,仍然能够保持原有工作状态,避免出现IC芯片U2的工作状态在正常工作和待机两种状态下循环切换而导致的工作不稳定,具有较强抗干扰能力。

附图说明

图1为背景技术中的芯片使能电路连接图;

图2为本实用新型的具体电路连接图。

具体实施方式

为了详细说明本实用新型的技术方案,下面将结合本实用新型实施例的附图,对本实用新型实施例的技术方案进行清楚、完整的描述。显然,所描述的实施例是本实用新型的一部分实施例,而不是全部的实施例。基于所描述的本实用新型的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

请参照图2,本实用新型提供了一种芯片使能电路,包括IC芯片U2和与IC芯片U2连接的电源VCC1、电容C5和电阻R6,电阻R6的另一端连接有同相滞回比较器,电容C5的另一端接地,其中,IC芯片U2为具有使能引脚EN的芯片,本实施例中采用的芯片为LM5118芯片,该芯片具有超低的关断电流和热保护等功能,在使用过程中稳定性高。

具体的,同相滞回比较器包括电压比较器U1、电阻R1、R2、R3、R4、R5、电容C1、C2、C3、C4和二极管D1;电压比较器U1的同相输入端1N1﹢分别连接电容C2、电阻R1、电阻R2、电阻R5和二极管D1,电阻R1的另一端分别连接电源VCC2和电容C1,电容C1、电容C2和电阻R2的另一端分别接地;电阻R5的另一端连接电压比较器U1的输出端OUT1,电压比较器U1的输出端OUT1连接电阻R6;电压比较器U1的反相输入端1N1﹣分别连接电容C3、电阻R3和电阻R4,电阻R4和电容C3的另一端分别接地,电阻R3的另一端连接电源VCC3;电压比较器U1的电源供电引脚VCC分别连接电容C4和电源VCC3,电容C4的另一端接地,电压比较器U1的接地输入端接地。

电源VCC1为该IC芯片U2的供电电源,电容C5为使能引脚EN的滤波电容,电阻R6为使能引脚EN的限流电阻;其中,电容C1、C2、C3、C4、和电阻R1、R2、R3、R4、R5、二极管D1以及电压比较器U1组成同相滞回比较器,电压比较器U1的滞回电压上限值为4.5V,滞回电压下限值为3.5V,该滞回电压下限值到滞回电压上限值的范围为较常使用的范围。电源VCC2为产品的一路供电电源输入信号,电源VCC3为电压比较器U1的供电电源,电压比较器U1为电压比较器芯片,1N1+为比较器的同相输入端,1N1-为比较器的反相输入端,OUT1为比较器的输出端,VCC为比较器的电源供电引脚,VSS为比较器的接地输入端,电容C1、C2为比较器同相输入端的滤波电容,电容C3为比较器反相输入端的滤波电容,电容C4为比较器电源输入端的去耦电容,电阻R1和R2为电源输入信号VCC2的分压电阻,电源VCC2经电阻R1和R2分压后输入到比较器的同相输入端,电阻R3和R4为电源VCC3的分压电阻,电源VCC3经电阻R3和R4分压后作为比较器的参考电压输入到反相输入端,电阻R5为比较器输出端的反馈电阻,二极管D1为比较器同相输入端的钳压保护二极管,Clamp_low为钳压下限值电源,Clamp_high为钳压上限值电源,钳压保护双二极管也可采用两个分立的二极管代替。

该芯片使能电路的工作原理如下:电源VCC1、VCC3和VCC2先后依次上电,设比较器同相输入端a点的电压为Va,反相输入端b点的电压为Vb,输出端c点的电压为Vc;当电源VCC1、VCC3上电后,电压比较器U1和IC芯片 U2开始工作,由于电压比较器U1的同相输入端电压Va=0V(因为VCC2=0V)反相输入端电压Vb由VCC3通过分压电阻R3和R4后获得一个参考电压,该参考电压大于0V,即Va小于Vb,所以电压比较器U1输出低电平,即Vc为低电平。Vc通过电阻R6连接到IC 芯片U2的使能引脚EN端,此时使能引脚EN端的电平为低电平,IC 芯片U2进入待机工作状态;当VCC2上电,其电压逐渐升高,使得电压比较器U1同相输入端的电压Va大于反相输入端电压Vb时, 比较器输出端电压Vc将为高电平,IC芯片 U2的EN使能输入端电压也将为高电平,IC芯片U2开始进入正常工作状态,此时电源VCC2的电压即为滞回电压上限值VH为4.5V。与此同时,比较器输出端电压Vc将经电阻R5反馈到比较器的同相输入端Va,使Va的电压升高(Va大于Vb),此时即使电源VCC2的电压继续升高,比较器的输出状态也不会改变,即Vc保持为高电平,IC 芯片U2的EN使能输入端电压继续保持高电平,IC 芯片U2保持为正常工作状态。当电源VCC2电压出现跌落时,其电压逐渐降低,使得电压比较器U1同相输入端的电压Va小于反相输入端电压Vb时, 比较器输出端电压Vc将为低电平,IC 芯片U2的EN使能输入端电压也将为低电平,IC 芯片U2开始进入待机工作状态,此时电源VCC2的电压即为滞回电压下限值VL为3.5V。与此同时,比较器同相输入端电压Va将部分电流经过反馈电阻R5流向Vc端,使Va的电压降低(Va小于Vb),此时即使VCC2的电压继续降低,比较器的输出状态也不会改变,即Vc保持为低电平,IC 芯片U2的EN使能输入端电压继续保持低电平,IC芯片 U2保持为待机工作状态。当电源VCC2的电压出现波动时即从3.5V值上升到4.5V值或从4.5V值下降到3.5值时,电压比较器U1的工作状态将保持不变,即Vc的输出状态保持不变,从而IC 芯片U2的EN使能输入端的状态保持不变,IC芯片 U2的工作状态也将保持不变,所以,该电路具有较强的抗干扰能力。

上面结合附图对本实用新型的实施方式作了详细说明,但是本实用新型并不限于上述实施方式,在本领域普通技术人员所具备的知识范围内,还可以在不脱离本实用新型宗旨的前提下作出各种变化。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1