一种漏电电路的制作方法

文档序号:10555142阅读:612来源:国知局
一种漏电电路的制作方法
【专利摘要】本发明涉及集成电路领域,特别适用于PCB(印刷电路板)或者芯片内部的电源到地之间存在大电容的SOC(片上系统)芯片,具体为一种漏电电路,其能够快速卸放电源到地之间电容存储的电荷,保证芯片正常工作,其包括电容,所述电容一端接地,其特征在于,所述电容另一端连接第一NMOS管的栅极、第一PMOS管的漏极和栅极,所述第一NMOS管的源极极地、漏极连接电阻一端,所述电阻另一端和所述第一PMOS管的源极相连后连接电源VDD。
【专利说明】
一种漏电电路
技术领域
[0001]本发明涉及集成电路领域,特别适用于PCB(印刷电路板)或者芯片内部的电源到地之间存在大电容的SOC(片上系统)芯片,具体为一种漏电电路。
【背景技术】
[0002]随着SOC的飞速发展,数字电路规模已经越来越大,电路中的寄存器、锁存器数量急速增加,POR(上电复位)电路已经成为SOC电路中不可或缺的一部分。同时由于电源上存在噪声,为了得到一个较干净的VDD,一般会在PCB和芯片内部放一些比较大的电容,该电容接在电源和地之间,可以有效的滤除外来电源的噪声,稳定输入到芯片的VD D。传统的上电复位电路还是基于对电容充放电需要一定时间,然后经过模拟集成反相器处理该信号,可以得到预想的信号波形。但如果电源突然掉电,由于电源和地直接有一个很大的电容存在,此时输入到芯片内部的电源无法立即变成0,如果输入电源在没有降到一个电压值之下时,电源再次上电,此时芯片的上电复位电路无法正常工作。从而导致数字单元部分和部分模拟部分无法在上电之初回复到初始值,寄存器内无法复位,以至于电路的初始值就是错误的,最终的输出也是错误的,导致芯片异常工作。

【发明内容】

[0003]为了解决上述问题,本发明提供了一种漏电电路,其能够快速卸放电源到地之间电容存储的电荷,保证芯片正常工作。
[0004]其技术方案是这样的:一种漏电电路,其包括电容,所述电容一端接地,其特征在于,所述电容另一端连接第一 NMOS管的栅极、第一 PMOS管的漏极和栅极,所述第一 NMOS管的源极极地、漏极连接电阻一端,所述电阻另一端和所述第一 PMOS管的源极相连后连接电源VDD0
[0005]其进一步特征在于,所述电容通过第三POMS管连接所述第一PMOS管,所述第三PMOS管的栅极连接EN使能信号、漏极连接所述电容另一端、源极连接所述第一 PMOS管的漏极和栅极;
所述第三POMS管与所述第一 PMOS管之间至少串联一个第二 PMOS管;
所述第一 NMOS管的栅极连接第二 NMOS管的漏极,所述第二 NMOS管的栅极连接EN使能信号、源极接地。
[0006]采用本发明的电路后,由于电阻和第一NMOS管的栅极相连的点的电压通过电容连接到地,所以该点电压不会马上变成0,而是经过一个缓慢的过程才变成0,从而第一 NMOS管不会马上关闭,电源VDD通过电阻、第一匪OS管构成通路与地相连接,使得电源到地之间的电容上面存储的电荷得以快速卸放掉,所以电源VDD的电压也会很快降到一个很低水平,保证POR电路正常工作。
【附图说明】
[0007]图1为本发明电路连接POR电路模块示意图;
图2*C_LEAKAGE点电压变化情况示意图;
图3为有无本发明漏电电路的VDD两种变化情况不意图;
图4为有无本发明漏电电路的POR两种输出变化情况示意图。
【具体实施方式】
[0008]见图1,图2,图3,图4所示,一种漏电电路,其包括电容3_1,电容3_1 —端接地,电容3_1另一端连接第三PMOS管1_3的漏极、第一匪OS管2_1的栅极、第二 NMOS管2_2的漏极,第三PMOS管1_3的栅极连接EN使能信号、源极串联第二 PMOS管1_2和第一 PMOS管Ij后连接电源VDD,第一NMOS管2_1的源极极地、漏极连接电阻4_1 一端,电阻4_1另一端连接电源VDD,第二NMOS管2_2的栅极连接EN使能信号、源极接地。电源VDD连接POR电路模块。图中电阻4_1和第一 NMOS管2_1的栅极相连的点为C_LEAKAGE点。第三PMOS管1_3和第二 NMOS管2_2受到EN信号控制,主要作用是当电路需要关断时,切断漏电模块,这样可以减小电路关断模块的电流消耗。
[0009]从图3可以看出,当电源突然掉电,加入本发明漏电电路的电源电压会在123.5ms从2.8V掉到0.5V,而没有加入本发明漏电电路的电源的电压在1s只能从2.8V掉到2.3V。如果电路的最低工作电压是2.6V,P0R最低的工作电压是0.8V,那么如果电路在掉电1S就继续工作会导致芯片的POR无法工作。如上所述,导致芯片异常工作。同时可以通过调节电阻4_1的大小来调节VDD下降的速度。
[0010]图4给出的是在电源掉电的情况下,不存在漏电模块和存在漏电模块的POR输出波形。图中可以看出,上电之初,由于电容上没有电荷的存在,所以两种电路均可以完成复位;但当电源掉电之后,没有本发明漏电电路的已经无法再次复位,而存在本发明漏电电路的还是可以正常完成上电复位工作,保证电路的正常工作。
【主权项】
1.一种漏电电路,其包括电容,所述电容一端接地,其特征在于,所述电容另一端连接第一匪OS管的栅极、第一 PMOS管的漏极和栅极,所述第一 NMOS管的源极极地、漏极连接电阻一端,所述电阻另一端和所述第一 PMOS管的源极相连后连接电源VDD。2.根据权利要求1所述的一种漏电电路,其特征在于,所述电容通过第三POMS管连接所述第一 PMOS管,所述第三PMOS管的栅极连接EN使能信号、漏极连接所述电容另一端、源极连接所述第一 PMOS管的漏极和栅极。3.根据权利要求2所述的一种漏电电路,其特征在于,所述第三POMS管与所述第一PMOS管之间至少串联一个第二 PMOS管。4.根据权利要求1所述的一种漏电电路,其特征在于,所述第一匪OS管的栅极连接第二NMOS管的漏极,所述第二 NMOS管的栅极连接EN使能信号、源极接地。
【文档编号】H02M1/32GK105915040SQ201610400995
【公开日】2016年8月31日
【申请日】2016年6月8日
【发明人】杨超, 张仁富, 马辉
【申请人】无锡思泰迪半导体有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1