一种线电压补偿电路及反激式变换器的制造方法

文档序号:8788730阅读:343来源:国知局
一种线电压补偿电路及反激式变换器的制造方法
【技术领域】
[0001] 本实用新型涉及反激式变频器技术领域,尤其涉及一种线电压补偿电路及反激式 变换器。
【背景技术】
[0002] 在峰值电流控制的反激式变换器中,由于输入线电压的不同,会引起原边电感中 峰值电流的不同,进而会引起输出恒流点或者是输出恒压点的不一致。传统的方案如图1 所示,线电压通过第一电阻Rl与第二电阻R2的分压反映到控制芯片101中,然后控制芯片 101根据不同的线电压来调节CS端电压关断的阈值,以实现不同线电压的峰值电流补偿。 这种方案因为引入了线电压到地的电流,所以造成了一定的功耗。
[0003] 图2所示为现有技术中一种改进型的线电压补偿电路的实现方式。当原边导通 时,开关Kl闭合,FB的电压由第一电阻Rl和第六电阻R6分压得到,该电压反应了不同的 线电压值;通过第四电阻R4和第五电阻R5的电压叠加到峰值电流比较器的阈值电压。这 种实现方式虽然解决了图1所示电路存在功耗的问题,同时调整第一电阻Rl也可以改变线 电压补偿,但是第一电阻Rl的绝对值仅限于实现线电压的补偿调整上,不能用于实现其他 的功能。 【实用新型内容】
[0004] 有鉴于此,本实用新型提供了一种线电压补偿电路及反激式变换器,以解决现有 技术中不同线电压下的峰值电流补偿可调需要依赖于控制芯片FB引脚反馈电阻的问题。
[0005] 为了实现上述目的,本实用新型实施例提供的技术方案如下:
[0006] 一种线电压补偿电路,应用于反激式变换器,所述反激式变换器包括控制芯片及 受控于所述控制芯片的开关管;所述线电压补偿电路包括:
[0007] 连接于所述控制芯片的CS引脚与所述开关管之间的第一电阻;
[0008] 延时模块、第一开关、第二开关、第一电流源、电容及电压控制电流源;其中:所述 延时模块接收脉冲频率调制信号;所述延时模块的输出端分别与所述第一开关及第二开关 的控制端相连;所述第一开关与第二开关串联,所述第一开关的另一端接收基准信号,所述 第二开关的另一端与所述第一电流源的正极相连,所述第一电流源的负极接地;所述电容 的一端接地,所述第一开关及第二开关的连接点分别与所述电容的另一端及所述电压控制 电流源的输入端相连,所述电压控制电流源的输出端作为所述控制芯片的CS引脚。
[0009] 优选的,所述第一电流源为恒定电流源。
[0010] 优选的,还包括:集成在所述控制芯片上、一端与所述第一电流源的正极相连的第 二电阻,所述第二电阻的另一端接地。
[0011] 优选的,还包括:负极与所述第一电流源的正极相连的第二电流源;所述第二电 流源正极接收电源信号;所述延时模块还接收两个均与所述反激式变换器中的峰值电流成 反比的电流信号。
[0012] -种反激式变换器,包括上述任一所述的线电压补偿电路。
[0013] 本申请提供一种线电压补偿电路,通过延时模块接收脉冲频率调制信号,生成并 输出信号控制两个开关的导通及关断;当第一开关导通而第二开关关断时,电容电压为基 准信号的电压值,电压控制电流源的输出电流保持不变,在第一电阻上产生的压降不变;随 着反激式变换器中的原边导通时间增加到所述脉冲频率调制信号的延迟时间后,所述第一 开关关断而第二开关导通,所述电容通过第一电流源放电,所述电压控制电流源的输出电 流随着导通时间的增加而线性下降,所述第一电阻上的压降也随着导通时间的增加而下 降;通过改变所述第一电阻的大小可以改变不同线电压下的电流补偿值,实现了不同线电 压下的峰值电流补偿可调,同时不依赖于控制芯片FB引脚的反馈电阻。
【附图说明】
[0014] 为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例 或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅 是本实用新型的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还 可以根据提供的附图获得其他的附图。
[0015] 图1为现有技术提供的一种线电压补偿电路图;
[0016] 图2为现有技术提供的一种线电压补偿电路图;
[0017] 图3为本申请另一实施例提供的一种线电压补偿电路图;
[0018] 图4为本申请另一实施例提供的一种电压控制电流源的输出电流波形图;
[0019] 图5为本申请另一实施例提供的一种输出电流和线电压的关系波形图;
[0020] 图6为本申请另一实施例提供的一种线电压补偿电路图;
[0021] 图7为本申请另一实施例提供的一种电压控制电流源的输出电流波形图;
[0022] 图8为本申请另一实施例提供的一种输出电流和线电压的关系波形图;
[0023] 图9为本申请另一实施例提供的一种线电压补偿电路图;
[0024] 图10为本申请另一实施例提供的一种电压控制电流源的输出电流波形图;
[0025] 图11为本申请另一实施例提供的一种输出电流和线电压的关系波形图。
【具体实施方式】
[0026] 下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行 清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的 实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下 所获得的所有其他实施例,都属于本实用新型保护的范围。
[0027] 本实用新型提供了一种线电压补偿电路及反激式变换器,以解决现有技术中不同 线电压下的峰值电流补偿不可调的问题。
[0028] 具体的,如图3所示,所述线电压补偿电路,应用于反激式变换器,所述反激式变 换器包括控制芯片101及受控于控制芯片101的开关管Q ;所述线电压补偿电路包括:
[0029] 连接于控制芯片101的CS引脚与开关管Q之间的第一电阻Rl ;
[0030] 延时模块201、第一开关202、第二开关203、第一电流源204、电容C及电压控制电 流源205 ;其中:延时模块201接收脉冲频率调制信号PFM ;延时模块201的输出端分别与 第一开关202及第二开关203的控制端相连;第一开关202与第二开关203串联,第一开关 202的另一端接收基准信号VREF,第二开关203的另一端与第一电流源204的正极相连,第 一电流源204的负极接地;电容C的一端接地,第一开关202及第二开关203的连接点分别 与电容C的另一端及电压控制电流源205的输入端相连,电压控制电流源205的输出端作 为控制芯片101的CS引脚(原边峰值电流检测引脚,连接原边峰值电流检测比较器)。
[0031] 具体的工作原理为:
[0032] 延时模块201接收脉冲频率调制信号PFM,生成并输出信号控制两个开关的导通 及关断;当第一开关202接收的脉冲频率调制信号的非延迟时间PFM-delay-N使得第一开 关202导通而第二开关203关断时,电容C电压为基准信号VREF的电压值,电压控制电流 源205的输出电流ICS保持不变,在第一电阻Rl上产生的压降不变;随着反激式变换器中 的原边导通时间增加到脉冲频率调制信号的延迟时间PFM-delay后,第一开关202关断而 第二开关203导通,电容C通过第一电流源204放电,电压控制电流源205的输出电流随着 导通时间的增加而线性下降,第一电阻Rl上的压降也随着导通时间的增加而下降;通过改 变第一电阻Rl的大小可以改变不同线电压下的电流补偿值,从而实现了不同线电压下的 峰值电流补偿可调,同时不依赖于控制芯片FB引脚的反馈电阻。
[0033] 所述反激式变换器的输出电流Iout的计算公式为:
[0034]
【主权项】
1. 一种线电压补偿电路,其特征在于,应用于反激式变换器,所述反激式变换器包括控 制芯片及受控于所述控制芯片的开关管;所述线电压补偿电路包括: 连接于所述控制芯片的CS引脚与所述开关管之间的第一电阻; 延时模块、第一开关、第二开关、第一电流源、电容及电压控制电流源;其中:所述延时 模块接收脉冲频率调制信号;所述延时模块的输出端分别与所述第一开关及第二开关的控 制端相连;所述第一开关与第二开关串联,所述第一开关的另一端接收基准信号,所述第二 开关的另一端与所述第一电流源的正极相连,所述第一电流源的负极接地;所述电容的一 端接地,所述第一开关及第二开关的连接点分别与所述电容的另一端及所述电压控制电流 源的输入端相连,所述电压控制电流源的输出端作为所述控制芯片的CS引脚。
2. 根据权利要求1所述的线电压补偿电路,其特征在于,所述第一电流源为恒定电流 源。
3. 根据权利要求1所述的线电压补偿电路,其特征在于,还包括:集成在所述控制芯片 上、一端与所述第一电流源的正极相连的第二电阻,所述第二电阻的另一端接地。
4. 根据权利要求3所述的线电压补偿电路,其特征在于,还包括:负极与所述第一电流 源的正极相连的第二电流源;所述第二电流源正极接收电源信号;所述延时模块还接收两 个均与所述反激式变换器中的峰值电流成反比的电流信号。
5. -种反激式变换器,其特征在于,包括权利要求1至4任一所述的线电压补偿电路。
【专利摘要】本申请提供一种线电压补偿电路及反激式变换器,通过延时模块接收脉冲频率调制信号,生成并输出信号控制两个开关的导通及关断;当第一开关导通而第二开关关断时,电容电压为基准信号的电压值,电压控制电流源的输出电流保持不变,在第一电阻上产生的压降不变;随着反激式变换器中的原边导通时间增加到所述脉冲频率调制信号的延迟时间,第一开关关断而第二开关导通,电容通过第一电流源放电,电压控制电流源的输出电流随着导通时间的增加而线性下降,第一电阻上的压降也随着导通时间的增加而下降;通过改变第一电阻的大小可以改变不同线电压下的电流补偿值,实现了不同线电压下的峰值电流补偿可调,同时不依赖于控制芯片FB引脚的反馈电阻。
【IPC分类】H02M1-08, H02M3-335
【公开号】CN204497963
【申请号】CN201520156796
【发明人】方邵华, 谢宜忠, 成东波
【申请人】上海新进半导体制造有限公司
【公开日】2015年7月22日
【申请日】2015年3月19日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1