数字调制器的制作方法

文档序号:7516285阅读:267来源:国知局
专利名称:数字调制器的制作方法
技术领域
本申请涉及一种包括输出级和采样级的数字调制器,其中该输出级包括多个单位 晶格阵列。本申请还涉及一种包括所述数字调制器的通信设备、一种用于进行数字调制的 方法以及一种计算机程序产品。
背景技术
一般来说,为了提高通信设备(特别是无线通信设备)中的数据速率,可以使用具 有非恒定包络的调制类型。但是由于信号的非恒定包络,在利用高效率放大器将所发送的 信号放大到适当的发送功率时可能会出现问题。在图1中示出了传统的同相/正交(IQ)发送器。从图1可以看出,一个输入信 号可以是同相分量2,可以由数字模拟转换器(DAC)6对其进行处理。按照类似的方式,作 为第二输入信号,可以对正交分量4进行处理。同相分量2和正交分量4都可以由适当的 信号发生器生成,比如数字信号处理器(DSP)或类似装置(未示出)。在经过低通滤波器 8之后,同相分量2可以与第一本地振荡器(LO)信号10混频以进行上变换,正交分量4也 可以与第二 LO信号12混频以进行上变换。第一 LO信号与第二 LO信号可以相差90度相 移。随后可以组合所得到的信号并将其馈送到可编程增益放大器(PGA) 14和适当的外部功 率放大器(PA) 16。但是由于所提供的DAC 6的不精确性,上述IQ发送器只有有限的信号带宽。另一 个缺陷在于低通滤波器8所占用的较大的所需芯片面积。此外,在CMOS工艺中需要进行复 杂的校准以设定低通滤波器8的正确角度。通过实现直接数字射频RF调制器以取代前面提出的IQ发送器可以省略低通滤波 器。一种可能性是采用线性内插电流导引DAC,以便生成可以直接驱动混频设备的基带电 流信号。为了缓解仍然存在的有限带宽问题,可以把DAC与上变换混频器相组合,这是因为 DAC就是带宽受限的原因。这样的调制器设备可以包括由正交LO信号和数字IQ数据驱动 的单位晶格阵列。与前面提到的调制器相比具有更高功率效率的另一种适当的数字RF调 制器是数字包络调制的RF调制器。在这种调制器中,可以在RF输出处对包络信息与相位 信息进行组合。由于从离散时间到连续时间的转换,前面提到的所有现有技术解决方案都存在会 在载波频率附近引入镜像(image)或杂散(spur)的缺陷,这是由于采样时钟频率与更高次 谐波的偏移而造成的。这些可能会违反频谱掩蔽以及对带外发射的约束。根据现有技术, 可以通过对PA的输出进行滤波来防止这些不合期望的杂散。但是分别需要额外的LC储能 电路和LC谐振电路以及频率调谐和较大芯片面积。根据现有技术的另一种可能性是提高 采样频率并且对输入进行内插,如图2所示。在图2中,多个单位晶格阵列20被设置成输出电路或输出级,每个输出电路或输 出级都通过线路观和30连接到采样设备22。为了把数据输入信号上变换到载波频率上, 通过输入端子18为每一个单位晶格阵列20提供本地振荡器信号或载波频率信号。可以由单位晶格阵列20和采样设备22对通过端子沈接收到的数据输入信号执行过采样和折叠。 可以通过端子1到对.4为采样设备22提供采样时钟信号。在本例中,在不同端子1 到24. 4处施加的采样时钟信号的相移不同。为了易于进行信号处理,采样时钟信号被选择 成基带信号的带宽的N倍。其中N是被用于内插的折叠数或者所设置的单位晶格阵列20 的数目。但是这种系统不会抑制士N、士2N、士3N、……的偏移处的杂散。虽然可以按照简 单的方式衰减正偏移处的杂散,但是在实际的实现方式中会由于从负的复数域到实频域的 向回折叠而出现问题。换句话说,在把由于负频率偏移而发生混叠的镜像向回折叠到载波 频率附近的某一频率值时会导致杂散。根据现有技术,可以采用所谓的SAW滤波器来抑制 载波频率附近的这些杂散,但是SAW滤波器需要很大的芯片面积并且生产成本很高。此外,如果在通信设备内采用要求不同频带的发送器和接收器的组合,则前面提 到的杂散会产生问题。举例来说,在同时使用Bluetooth发送器(2.4-2. 5GHz)和全球移动 通信系统(GSM)接收器(1. 8-1. 9GHz)的应用中,由发送器生成的杂散可能会在接收器频带 内导致不合期望的峰值杂散。因此,本申请的一个目的是提供一种防止在载波频率附近出现不合期望的杂散的 数字调制器。另一个目的是减小数字调制器所需的芯片面积。另一个目的是提供一种可以 以低成本生产的数字调制器。另一个目的是避免SAW滤波器的实现。另一个目的是对于同 时操作的不同频带防止不合期望的杂散。

发明内容
上述和其他目的可以通过一种包括输出级的数字调制器实现。该输出级包括多个 单位晶格阵列,其中该输出级包括被配置成接收载波频率信号的至少一个载波频率信号输 入端子。该数字调制器包括可以连接到输出级的采样级,其中该采样级被配置成对至少一 个数据输入信号进行过采样。该数字调制器包括至少一个采样时钟生成设备,其被配置成 根据所设置的单位晶格阵列的数目以及载波频率信号生成至少一个采样时钟信号。根据本申请,提供一种数字调制器,特别是直接数字RF调制器。这样的数字调制 器可以被采用在用于发送信息的发送仪器中。本申请的数字调制器包括具有多个单位晶格 阵列的输出级。可以设置至少两个单位晶格阵列以用于进行内插,特别是N倍折叠线性内 插。单位晶格阵列可以包括至少两个单位晶格,特别是多个单位晶格。该输出级可以包括 输出端子,其可以连接到诸如放大单元、天线元件之类的其他组件。此外,输出级可以被配置成用于对诸如数字信号之类的数据输入信号进行上变 换。具体来说,每一个单位晶格阵列可以被配置成把数据输入信号上变换到适当的、合乎 期望的载波频率上。该输出级包括至少一个载波频率信号输入端子以用于接收载波频率信 号。可以由适当的信号发生器生成该载波频率信号,比如压控振荡器(VCO)或类似装置。此外,设置可以连接到输出级的采样级。该述采样级被配置成对至少一个数据输 入信号进行过采样。该采样级可以包括用于接收数据输入信号(比如由DSP生成的数字数 据)的输入端子。此外,与过采样相组合的内插使得可以抑制一些不合期望的杂散。为了 进行过采样,可以为采样级提供采样时钟信号或采样频率信号。与预期情况不同,根据本申请可以发现,通过实现被配置成根据所设置的单位晶
5格阵列的数目和载波频率信号而生成至少一个采样时钟信号的至少一个采样时钟,特别在 载波频率附近可以确保防止产生不合期望的杂散。具体来说,可以发现载波频率信号与所 设置的单位晶格阵列的数目(或者换句话说就是折叠因数)之间的相关性可以被用来在载 波频率附近确保不会出现显著的峰值杂散。本申请提供一种数字调制器,其按照简单的方式防止在载波频率附近出现显著的 杂散,并且只需要很小的芯片面积。此外,可以省略SAW滤波器或其他附加组件,从而得到 本申请的数字调制器的成本有效的设计。根据本申请的另一个实施例,各单位晶格阵列可以彼此平行地设置在输出级中。 可以很容易地执行内插,并且还可以提供本申请的数字调制器的输出级的简单配置。此外,根据本申请的另一个实施例,采样级可以包括采样设备,其中每一个采样设 备可以连接到多个单位晶格阵列中的一个。可以很容易通过采样设备驱动单位晶格阵列。 此外,这样的设置允许顺序地对各单位晶格阵列进行开关。此外,采样设备可以形成为解码设备。由于单位晶格阵列可以包括多个单位晶格, 因此需要适当的驱动信号。根据本申请,可以使用解码器,这是因为其可能特别适用于进行 过采样以及生成将由输出设备处理的适当的输出信号。具体来说,可以有利地使用二进制 码到温度计码解码器。这样的二进制码到温度计码解码器可以被用来把二进制码编码的输 入数字字转换成温度计码编码的数字字。温度计码编码的字会特别适用于驱动单位晶格阵 列。为了根据所设置的单位晶格阵列的数目从载波频率信号导出适当的采样时钟信 号,根据本申请的另一个实施例,采样时钟生成设备可以被形成为除法设备。这样的除法设 备可以很容易地被实施在数字调制器中。根据另一个实施例,采样时钟生成设备可以包括 至少一个除数。具体来说,该除数可以取决于所设置的单位晶格阵列的数目。可以按照一 种简单的方式提供所设置的单位晶格的数目与载波频率信号之间的相关。还发现,根据本申请,采样时钟生成设备的除数可以是所设置的单位晶格阵列的 数目,或者是所设置的单位晶格阵列的数目的一半。具体来说,如果所设置的单位晶格阵列 的数目是偶数,则可以把除数确定为所设置的单位晶格阵列的数目的一半。可以很容易实 现具有所设置的单位晶格阵列的数目或该数目的一半的除数的除法器。此外,采样时钟生成设备可以包括至少一个相移单元。该相移单元可以被配置成 生成采样时钟信号,其包括取决于360度与所设置的单位晶格阵列的数目的比值的相移。 可以提供相移设备以用于顺序地对各单位晶格阵列进行开关,特别是通过N个经过相移的 采样时钟信号进行开关。举例来说,如果设置了 4个单位晶格阵列(N = 4),则第一采样时 钟信号的相移可以是零度,下一个采样时钟信号的相移可以是九十度,后面依此类推。应当 理解的是,可以仅仅设置一个相移单元来生成所有相移,也可以提供多于一个相移单元,比 如每一个相移单元分别用于生成具有不同相移的采样时钟信号。根据本申请的另一个实施例,单位晶格阵列可以包括NXN个单位晶格。每一个单 位晶格可以被配置成对适当的数字输入信号进行上变换。各单位晶格可以被设置在N列和 N行中。根据本申请的其他变型,也有可能在单位晶格阵列中设置MXN个单位晶格。各单 位晶格阵列可以分别由相应的采样设备通过对应于各行的至少一条线路和对应于各列的 至少另一条线路来驱动。这样就按照容易且高效的方式实现了直接数字调制。
根据本申请的另一个实施例的数字调制器可以通过CMOS技术、双极型技术、 BiCMOS技术、GaAs、分立设备和/或其组合来实现。举例来说,可以使用CMOS技术,这是因 为所需芯片空间可以非常小。但是根据不同的系统要求,通过其他技术来实现数字调制器 也会是适当的。本申请的另一方面是一种包括前面提到的数字调制器的通信设备。该通信设备可 以是任何无线通信设备。根据本申请的另一个实施例,通信设备还可以包括至少一个接收设备。为了在两 个实体之间进行双向通信,除了设置具有数字调制器的发送器之外还可以设置接收设备。 根据本申请的其他变型,通信设备可以包括多于一个接收设备以及多于一个发送设备,其 中至少一个发送设备包括根据本申请的数字调制器。举例来说,在每一种情况下,在一个通 信设备内可以提供用于BlUet00th、GSM、WiMaX等的发送器和接收器。根据本申请,还发现数字调制器的所设置的单位晶格阵列的数目可以取决于用于 防止不合期望的杂散的至少一条预先定义的标准。根据另一个实施例,该至少一条预先定 义的标准可以是由至少一个接收设备所使用的频带和/或由至少一个数字调制器所使用 的频带。具体来说,该标准可以是接收设备的频带和数字调制器的频带两者。取决于所使 用的频带(比如用于Bluetooth、GSM或WiMax的不同频带),杂散可能由数字调制器产生 并且可能处于接收器频带内。具体来说,如果具有不同频带的发送器和接收器同时操作,则 可以通过根据所使用的频带选择所设置的单位晶格的数目来避免接收器频带中的不合期 望的杂散。本申请的另一方面是一种用于进行数字调制的方法,其包括接收至少两个数据 输入信号;利用至少两个采样时钟信号对数据输入信号进行过采样;通过设置在输出级中 的多个单位晶格阵列对过采样的信号进行内插;由输出级利用载波频率信号对过采样的信 号进行上变换;以及根据载波频率信号和所设置的单位晶格阵列的数目生成采样时钟信号。本申请的另一方面是一种在其上存储有计算机程序的计算机可读介质,该计算机 程序包括适于使得处理器执行前面提到的方法的指令。根据本申请的数字调制器可以被采用在多种通信设备中,比如移动电话和其他无 线通信设备。具体来说,该数字调制器可以被用在软件定义无线电(SDR)发送器中,其可以 覆盖窄带和宽带应用两者,比如增强数据速率的GSM演进(EDGE)、宽带码分多址(WCDMA)、 全球微波接入互操作性(WiMax)、长期演进(LTE)等等。参照以下附图,本专利申请的上述和其他方面将变得显而易见。前面给出的本申 请及其示例性实施例的各项特征应当被理解为还公开了其彼此之间的所有可能组合。


在附图中图1是根据现有技术的IQ发送器的一个实施例;图2是根据现有技术的直接数字调制器的一个实施例;图3是根据本申请的数字调制器的第一实施例;图4是根据本申请的数字调制器的第二实施例;
图5是根据现有技术的数字调制器的第一示例频谱;图6是根据本申请的数字调制器的第一示例频谱;图7是根据本申请的数字调制器的第三实施例;图8是根据现有技术的数字调制器的第二示例频谱;图9是根据本申请的数字调制器的第二示例频谱。不同附图中的相同附图标记表示相同元件。
具体实施例方式在下面对本申请的详细描述中,本申请的各示例性实施例将描述并指出一种数字 调制器,其在无需实现其他昂贵的组件(比如SAW滤波器)的情况下防止在载波频率附近 出现不合期望的杂散。图3示出了根据本申请的数字调制器的第一示例性实施例。该数字调制器包括输 出级1,其具有N个所设置的单位晶格阵列20。单位晶格阵列20可以包括设置成NXN矩 阵形式的单位晶格。单位晶格可以包括电流源电路、本地振荡器开关电路以及数据开关电路。此外,单 位晶格可以生成经过上变换的输出信号。基带信号(优选地是数字基带信号)可以驱动数 据开关电路。本地振荡器开关电路可以由载波频率信号驱动。此外,本地振荡器开关电路 可以被配置成用于把数字基带信号上变换到适当的无线电频率。所提供的开关电路可以包 括诸如晶体管之类的适当的开关元件,分别根据本地振荡器信号和数字基带信号的极性或 逻辑值将开关元件配置为导通或不导通。此外,输出级1连接到采样级3,采样级3可以被配置成对通过输入端子沈接收到 的数据输入信号进行过采样。此外,通过端子18将本地振荡器信号或载波频率信号提供到 输出级1。此外还描绘了采样时钟生成设备5,其还连接到本地振荡器(未示出)和采样级 3。采样时钟生成设备5被配置成分别根据本地振荡器信号和载波频率信号以及设置在输 出级1中的单位晶格阵列的数目来生成至少一个采样时钟信号。在图4中示出了根据本申请的数字调制器的第二实施例。从该图中可以看出,N个 单位晶格阵列20被设置成输出级。可以根据用户希望或系统要求来选择单位晶格阵列20 的数目N,下文中将对此进行阐述。每一个单位晶格阵列20可以包括多个单位晶格,其用于把诸如同相和正交信息 之类的输入数据上变换到载波频率上以便发送该信息。本申请的单位晶格阵列20被设置 成彼此并行。此外,每一个单位晶格阵列20包括一个输出端子,其中可以把输出信号馈送 到输出匹配网络等等。此外,在每一个单位晶格阵列20处提供载波频率信号输入端子18。诸如压控振荡 器(VCO)之类的本地振荡器(未示出)生成适当的本地振荡器信号,其频率取决于特定发 送标准所需的载波频率。可以为每一个所设置的单位晶格阵列20提供相同的载波频率信号。此外,各单位晶格阵列20通过两条线路观和30连接到采样设备22,其中第一线 路洲可以被设置成驱动NXN个单位晶格的各行,第二线路30可以被设置成驱动NXN个 单位晶格的各列。应当理解的是,根据本申请的其他变型,可以提供更多或更少线路。在所示出的实施例中,附图标记观表示各行,附图标记30表示各列。采样设备22可以被形成为解码设备,比如用于按照适当方式驱动对应的单位晶 格阵列20的二进制码到温度计码解码器。各采样设备22也彼此并行设置,并且每一个采 样设备22被设置成与一个单位晶格阵列20串联。此外,每一个所提供的采样设备22包括 两个输入端子26和34。输入端子沈可以作为数据输入端子26。具体来说,采样设备22可以通过数据输 入端子26接收二进制输入数据。另一个输入端子34可以作为采样时钟输入端子34。从而 可以通过端子34. 1提供具有第一相移的第一采样时钟信号,可以通过端子34. 2提供具有 第二相移的第二采样时钟信号,后面依此类推。采样时钟信号由采样时钟生成设备32生成。该采样时钟生成设备32可以被形成 为除法单元。在本实施例中,采样时钟生成设备32被形成为除N(dividing-by-N)单元32, 其中N是单位晶格阵列的数目。除N单元32可以包括输入端子36,其连接到前面提到的本 地振荡器设备。下面将阐述图4中示出的本实施例的功能。可以通过将输入载波频率LO除以折 叠倍数或所设置的单位晶格阵列的数目N来生成采样时钟信号或采样频率fs。具体来说, 可以由下面的等式来表示采样频率Λ =^-(a)此外,可以通过下面的等式确定施加在各采样设备22的不同采样时钟输入端子 34. 1到34. 3处的采样时钟信号之间的相位差Δ f
λ 360 .,S Δ =--( b )
NN是单位晶格阵列的数目。由此可以得出,在第一端子34. 1处可以施加相移为0° 的采样时钟信号,在最后一个端子34. 3处可以施加相移为360° (N-I)/N的采样时钟信号。 换句话说,可以通过所施加的采样时钟信号顺序地对各单位晶格阵列20进行开关。应当理 解的是,具体相移可以取决于所选择的起始相位。下面的一个例子将指出本申请的数字调制器与现有技术的数字调制器相比的优 点。在该例中,载波频率被设定为1800MHz,N被设定为4,已调信号是包括20MHz带宽的正 交频分多路复用(OFDM)。举例来说,对于GSM 1800标准采用1800MHz的载波频率。根据现 有技术,采样频率被设定为带宽的整数倍。在该例中,采样频率被设定为400MHz。在图5中描绘了根据现有技术的数字调制器的第一示例频谱。其中,附图标记40 表示频谱[dBV/lOOkHz],附图标记42表示频率[MHz]。从该图中可以看出,频谱在载波频 率处具有其最大值。此外,在等于或大于3000MHz的频率处有显著的峰值杂散。由于这些 较高的杂散与载波频率的距离较远,因此对这些杂散的处理不会造成问题。但是附图标记44表示载波频率附近的显著峰值杂散。该杂散44位于约1400MHz 处。此外,该杂散44是由复数域内的-3200MHz的偏移处的镜像导致的,该镜像被折叠回到 实频域内的1400MHz,从而在载波频率附近。根据现有技术,只能利用需要较大芯片面积和 高生产成本的SAW滤波器来抑制该杂散44。否则谐波滤波器在该杂散44上的衰减将非常 有限,这是因为其位置靠近载波频率。
在图6中示出了根据本申请的数字调制器的第一示例频谱。利用如图4所示的数 字调制器会导致采样时钟信号或采样频率发生改变。根据等式a,可以从载波频率导出采样 频率。因此,由fs = 1800MHz/4 = 450MHz给出对应于前面提到的例子的采样频率。从图6可以看出,通过根据折叠倍数N从载波频率信号导出采样时钟信号使得防 止在载波频率附近出现显著的峰值杂散。在该例中,第一峰值镜像位于复数域内的1800MHz 处,并且被折叠回到实数域内的DC。第二镜像峰值位于复数域内的-3600MHz处,并且被折 叠回到实数域内的1800(即载波频率)。这样就可以省略SAW滤波器的使用。与现有技术 的调制器不同,本申请的数字调制器确保在载波频率附近没有显著的峰值杂散。图7示出了根据本申请的数字调制器的第三实施例。该第三实施例类似于图3中 所示的第一实施例。为了避免重复,下面将仅仅指出两个实施例之间的差别。图7的数字调制器与根据图4的数字调制器的不同之处在于,其采样时钟生成设 备38被形成为除N/2单元38。根据本申请发现,如果N是偶数,则还可以通过除N/2单元 38从载波频率导出被提供用于对基带信号进行过采样的采样时钟信号。应当提到的是,由 于当前这种差分(differential)配置,仍然可以实现具有360° /N相移的N个采样时钟。随后将借助另一个例子来阐述根据图7的数字调制器的功能。选择700MHz的频 率作为载波频率(可能针对WiMax)。此外,N被设定为4,已调信号的带宽是包括20MHz 的OFDM。根据现有技术,采样时钟被设定为带宽的整数倍。在该例中,采样频率被设定为 400MHz。图8示出了根据现有技术的数字调制器的第二示例频谱。该频谱同样在载波频率 处具有其最大值。此外,显著的杂散峰值46位于载波频率附近的900MHz处,另外两个杂散 位于2. 3GHz和2. 5GHz处。位于900MHz处的杂散46对应于-1600MHz偏移。第一显著镜 像杂散46位于复频域内的-900MHz处。该镜像杂散46被折叠回到实频域内的900MHz。如 前所述,根据现有技术只能利用适当的SAW滤波器来抑制该峰值杂散46。在图9中描绘了同一个例子,其中使用根据图7的数字调制器以替代根据现有技 术的数字调制器。具体来说,通过采用除N/2单元38使得采样时钟或采样频率被设定为 350MHz。从图9可以看出,载波频率附近没有不合期望的杂散。仅仅在2100MHz处产生峰 值杂散,其与载波频率的距离足够远。如前所述,被用于内插的折叠倍数N或者所设置的单位晶格阵列20的数目N可 以取决于对应的通信系统。除了用于进行发送的数字调制器之外,诸如移动电话之类的无 线通信系统还可以包括接收设备。调制器和接收设备所使用的频带有可能不同。可以根 据发送和接收设备所使用的频带来确定被用于内插的折叠倍数N。举例来说,利用适当的 GSM频带的GSM接收器(1.8-1. 9GHz)和包括前面提到的数字调制器的Bluetooth发送器 (2. 4-2. 5GHz)可以同时工作。为了防止由于数字调制器导致的并且位于GSM接收器频带内 的峰值杂散,可以根据对应的频带调节数目N。在前面提到的例子中,如果N是4,则可能会 出现不合期望的峰值。如果根据对应的频带调节数目N,则可以把数目N设定为6,从而导 致没有不合期望的干扰。可以设置适当的处理单元,以用于在通信设备中提供多个不同的 发送设备和接收设备的情况下适配实际使用的数目N。此外,本领域技术人员可以很容易看出,在前面的描述中给出的示意性方框图中 的各逻辑块和各算法步骤可以至少部分地用电子硬件和/或计算机软件来实现,其中用硬
10件或软件实现逻辑块或算法步骤的程度取决于逻辑块和算法步骤的功能以及对应设备的 设计约束。例如可以用一个或更多数字信号处理器、专用集成电路、现场可编程门阵列或其 他可编程设备来实现所给出的逻辑块和算法步骤。计算机软件可以被存储在电、磁、电磁或 光学的多种存储介质中,并且可以由诸如微处理器之类的处理器读取并执行。为此,处理器 和存储介质可以相互耦合以互换信息,或者可以把存储介质包括在处理器中。
权利要求
1.一种数字调制器,其包括一包括多个单位晶格阵列00)的输出级(1),一其中,所述输出级(1)包括被配置成接收载波频率信号的至少一个载波频率信号输 入端子(18);一可以连接到输出级(1)的采样级(3),一其中,所述采样级C3)被配置成对至少一个数据输入信号进行过采样;以及一至少一个采样时钟生成设备(5,32,38),其被配置成根据所设置的单位晶格阵列 (20)的数目(N)以及载波频率信号生成至少一个采样时钟信号。
2.根据权利要求1的数字调制器,其中,各单位晶格阵列00)被彼此平行地设置在输 出级(1)中。
3.根据权利要求1的数字调制器,其中,所述采样级(3)包括各自分别连接到单位晶格 阵列OO)中的一个的多个采样设备02)。
4.根据权利要求3的数字调制器,其中,所述采样设备0 形成为解码设备。
5.根据权利要求1的数字调制器,其中,所述采样时钟生成设备(5,32,38)形成为除法 设备。
6.根据权利要求1的数字调制器,其中,所述采样时钟生成设备(5,32,38)包括至少一 个除数。
7.根据权利要求6的数字调制器,其中,所述采样时钟生成设备(5,32,38)的除数至少 是以下各项之一A)所设置的单位晶格阵列OO)的数目(N);B)所设置的单位晶格阵列OO)的数目(N)的一半。
8.根据权利要求1的数字调制器,其中,所述采样时钟生成设备(5,32,38)包括至少一 个相移单元(33),其中所述相移单元(3 被配置成生成采样时钟信号,所述采样时钟信号 包括取决于360度与所设置的单位晶格阵列OO)的数目(N)的比值的相移。
9.根据权利要求1的数字调制器,其中,所述单位晶格阵列OO)包括NXN个单位晶格。
10.根据权利要求1的数字调制器,其中,所述数字调制器至少由以下各项之一实现A)CMOS 技术;B)双极型技术;OBiCMOS 技术;D)GaAs;E)分立设备;F)上述各项的组合。
11.一种包括权利要求1的数字调制器的通信设备。
12.根据权利要求11的通信设备,其还包括至少一个接收设备。
13.根据权利要求12的通信设备,其中,所述数字调制器的所设置的单位晶格阵列 (20)的数目(N)取决于至少一条预先定义的标准。
14.根据权利要求13的通信设备,其中,所述至少一条预先定义的标准是由所述至少 一个接收设备所使用的频带和/或由至少一个数字调制器所使用的频带。
15.一种用于进行数字调制的方法,其包括 一接收至少两个数据输入信号;一利用至少两个采样时钟信号对数据输入信号进行过采样;一通过设置在输出级⑴中的多个(N)单位晶格阵列00)对过采样的信号进行内插;一由输出级(1)利用载波频率信号对过采样的信号进行上变换;以及一根据载波频率信号和所设置的单位晶格阵列00)的数目(N)生成采样时钟信号。
16.一种在其上存储有计算机程序的计算机可读介质,所述计算机程序包括 一适于使得处理器执行根据权利要求15的方法的指令。
全文摘要
本申请涉及一种包括输出级和采样级的数字调制器,其中该输出级包括多个单位晶格阵列。本申请还涉及一种包括所述数字调制器的通信设备、一种用于进行数字调制的方法以及一种计算机程序产品。具体来说,该数字调制器包括输出级,该输出级包括多个单位晶格阵列,其中该输出级包括被配置成接收载波频率信号的至少一个载波频率信号输入端子。该数字调制器包括可以连接到输出级的采样级,其中该采样级被配置成对至少一个数据输入信号进行过采样。该数字调制器包括至少一个采样时钟生成设备,其被配置成根据所设置的单位晶格阵列的数目以及载波频率信号生成至少一个采样时钟信号。
文档编号H03C5/00GK102113205SQ200980130089
公开日2011年6月29日 申请日期2009年7月1日 优先权日2008年7月7日
发明者何新, 内纳德·帕夫洛维茨, 扬·范辛德恩, 马内尔·科拉多斯·阿森西奥 申请人:意法爱立信有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1