时间常数的校正电路及校正方法

文档序号:7540623阅读:288来源:国知局
时间常数的校正电路及校正方法
【专利摘要】本发明公开了一种时间常数的校正电路及校正方法,用以校正调制器的第一电路的时间常数,调制器用于将模拟信号转换成数字序列,其中,该校正电路包括:第二电路,与第一电路具有实质上相同的结构,用于产生第一电路输出信号的参考信号;比较电路,用于比较参考信号和第一电路的输出信号,产生输出信号与参考信号的比较信号;逼近电路,用于依据比较信号产生校正信号,将校正信号输入第一电路,以校正第一电路的时间常数。通过本发明,逐次逼近自动校正,克服了手工调谐电路的缺陷,并避免了相关技术中自动调谐功能实现复杂的问题。
【专利说明】时间常数的校正电路及校正方法
【技术领域】
[0001]本发明涉及通信领域,具体而言,涉及一种时间常数的校正电路及校正方法。
【背景技术】
[0002]sigma-delta模数转换器是指用最为广泛的过采样模数转换器(Analog-DigitalConverter,简称为ADC)。模拟部分主要由采样电路、积分器、ADC和DAC几大部分构成。根据积分器结构的不同,又分为离散时间sigma-delta模数转换器(简称DTSDADC)和连续时间sigma-delta模数转换器(简称CTSD ADC)。DTSD ADC主要应用于音频系统等低速、高精度领域中,且应用已经相当成熟。相比DTSD ADC, CTSD ADC具有抗混叠、高速、低功耗等优点,使得CTSD ADC成为了近些年的研究热点。但是CTSD ADC也有缺陷,例如,对时钟抖动较为敏感,非零环路延时对稳定性有较大的影响,积分器的时间常数随着工艺温度也有较大的偏差。对于CTSD ADC的应用才刚刚起步,目前只有美国国家半导体公司发布的一款产品,ADC12EU050。CTSD ADC在指标的定位上,与其他种类的ADC相比,主要定位在中等分辨率,中等速度,低功耗的产品上。
[0003]CTSD ADC是采用RC结构的积分器,如图1所示,为一个连续时间积分器,如果运放
的增益非常大,它的输出电压可以表示为:
【权利要求】
1.一种时间常数的校正电路,用以校正调制器的第一电路的时间常数,所述调制器用于将模拟信号转换成数字序列,其特征在于,该校正电路包括: 第二电路,与所述第一电路具有实质上相同的结构,用于产生所述第一电路输出信号的参考信号; 比较电路,用于比较所述参考信号和所述第一电路的输出信号,产生所述输出信号与所述参考信号的比较信号; 逼近电路,用于依据所述比较信号产生校正信号,将所述校正信号输入所述第一电路,以校正所述第一电路的时间常数。
2.根据权利要求1所述的校正电路,其特征在于,还包括: 第一采样保持电路,藕接于所述第二电路的输出端与所述比较电路之间,用于将所述参考信号转换成参考序列; 第二采样保持电路,藕接于所述第一电路的输出端与所述比较电路之间,用于将所述输出信号转换成输出序列。
3.根据权利要求2所述的校正电路,其特征在于,所述第一采样保持电路与所述第二采样保持电路为S/Η采样电路。
4.根据权利要求1所述的校正电路,其特征在于,所述第一电路为RC结构的积分器,所述第二电路为RC结构的积分器。
5.根据权利要求4所述的校正电路,其特征在于,所述逼近电路依据其产生的校正信号调整所述第一电路的电容C和/或所述第一电路的电阻R的大小,以校正所述RC结构的积分器的时间常数。
6.根据权利要求1所述的校正电路,其特征在于,所述逼近电路为逐次逼近寄存器SAR。
7.根据权利要求1所述的校正电路,其特征在于,所述比较电路为电压比较器。
8.一种时间常数的校正方法,用以校正调制器的第一电路的时间常数,所述调制器用于将模拟信号转换成数字序列,其特征在于,该方法包括: 输入一输入信号至第一电路和第二电路,其中,所述第二电路与所述第一电路具有实质上相同的结构,用于产生所述第一电路输出信号的参考信号; 比较所述参考信号和所述第一电路的输出信号,产生所述输出信号与所述参考信号的比较信号; 通过逼近电路依据所述比较信号产生校正信号,将所述校正信号输入所述第一电路,以校正所述第一电路的时间常数。
9.根据权利要求8所述的方法,其特征在于,比较所述参考信号和所述第一电路的输出信号之前,还包括: 将所述参考信号通过第一采样保持电路转换为参考序列;以及 将所述第一电路的输出信号通过第二采样保持电路转换成输出序列。
【文档编号】H03M1/10GK103546153SQ201210245483
【公开日】2014年1月29日 申请日期:2012年7月16日 优先权日:2012年7月16日
【发明者】郝颖丽, 王飞 申请人:中兴通讯股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1