接收器和数据切割器的制造方法

文档序号:7540837阅读:153来源:国知局
接收器和数据切割器的制造方法
【专利摘要】一种接收器和数据切割器,该接收器适用于减少系统启动时间,包括天线、射频电路、解调电路、以及数据切割器;数据切割器包括滤波器、比较器、切换开关、以及延迟时间产生器;滤波器用以过滤解调信号以产生比较电平;比较器具有接收解调信号的正输入端,并具有接收比较电平的负输入端,且比较解调信号和比较电平以产生数字信号;切换开关耦接在正输入端和负输入端之间;延迟时间产生器根据致能信号决定是否在延迟时间内导通上述切换开关。本发明能够减少数据切割器的系统启动时间,从而有效地改善了接收器和数据切割器的效能。
【专利说明】接收器和数据切割器
【技术领域】
[0001]本发明关于一种接收器,特别关于可用于减少系统启动时间(system start-uptime)的接收器。
【背景技术】
[0002]在传统的接收器(receiver)中,滤波器(filter)的时间常数(time constant)根据射频(radio frequency,RF)信号的数据速度(data rate)决定。数据速度越慢,滤波器的时间常数必须设定得越大。
[0003]对于可携式产品或是节能的应用来说,接收器在不使用时经常会进入非致能(或休眠)状态,此时系统启动时间便会影响产品反应时间。
[0004]当滤波器的时间常数太大将导致接收器的系统启动时间变长,也间接使得产品反应时间变慢。
[0005]为了解决以上问题,需要一种可以减少系统启动时间的接收器。

【发明内容】

[0006]本发明提供一种接收器,用于减少一系统启动时间,包括:一天线,用以接收一射频信号;一射频电路,用以根据上述射频信号产生一中频信号;一解调电路,用以解调上述中频信号以产生一解调信号;以及一数据切割器,该数据切割器包括:一滤波器,用以过滤上述解调信号以产生一比较电平;一比较器,具有接收上述解调信号的一正输入端,并具有接收上述比较电平的一负输入端,且比较上述解调信号和上述比较电平以产生一数字信号;一切换开关,耦接在上述正输入端和上述负输入端之间;以及一延迟时间产生器,用以根据一致能信号决定是否在一延迟时间内导通上述切换开关。
[0007]另外,本发明提供一种数据切割器,用于减少一系统启动时间,包括:一滤波器,用以过滤一解调信号以产生一比较电平;一比较器,具有接收上述解调信号的一正输入端,并具有接收上述比较电平的一负输入端,且比较上述解调信号和上述比较电平以产生一数字信号;一切换开关,耦接在上述正输入端和上述负输入端之间;以及一延迟产生器,用以根据一致能信号决定是否在一延迟时间内导通上述切换开关。
[0008]本发明能够减少数据切割器的系统启动时间,从而有效地改善了接收器和数据切割器的效能。
【专利附图】

【附图说明】
[0009]图1显示根据本发明一实施例所述的接收器的示意图。
[0010]图2显示根据本发明一实施例所述的电位和时间关系图。
[0011]图3显示根据本发明另一实施例所述的接收器300的示意图。
[0012]附图中符号的简单说明如下:
[0013]100,300:接收器;110:天线;120:射频电路;130:解调电路;150、350:数据切割器;152:滤波器;154:比较器;156:切换开关;158:延迟时间产生器;C:电容器;C1、C2:曲线;EN:致能信号;INP:正输入端;INN:负输入端;R:电阻器;SR:射频信号;SM:中频信号;SD:解调信号;SF:比较电平;SG:数字信号;SC:控制信号;SWC:切换信号;TC:充电时间;TD:延迟时间;TS:系统启动时间;V1、V2:电位;VB:偏压电位;VDD:工作电位;VSS:接地电位。
【具体实施方式】
[0014]图1显示根据本发明一实施例所述的接收器100的示意图。如图1所示,接收器100可以包括:天线110、射频电路(RFcircuit) 120、解调电路(demodulationcircuit) 130、以及数据切割器(data slicer) 150。天线110可用以接收射频信号SR。天线110可以是平面倒F型天线(planar inverted F antenna)、单极天线(monopole antenna)、回路天线(loop antenna)、螺旋天线(helicalantenna)或芯片天线(chip antenna)。射频电路120可以包括低噪声放大器(low-noise amplifier)、混频器(mixer)和本地振荡器(local oscillator)(未图示),并用以根据射频信号SR产生中频信号SM。解调电路130可用以解调中频信号SM以产生解调信号SD。
[0015]数据切割器150可以包括:滤波器152、比较器(comparator) 154、切换开关(switch) 156、以及延迟时间产生器(delay generator) 158。滤波器152可用以过滤解调信号SD以产生比较电平SF(threshold level)。滤波器152可以是低通滤波器(1wpassfilter),并包括电阻器R和电容器C,其中,电阻器R耦接在解调电路130和比较器154的负输入端INN之间,而电容器C耦接在比较器154的负输入端INN和接地电位VSS之间。
[0016]在本发明一实施例中,电阻器R的电阻值约介于IOkQ和2001?Ω之间,而电容器C的电容值约介于IOnF和150nF之间。然而,本发明并不限于此,使用者可根据射频信号SR的数据速度选择适合的电阻值和电容值。
[0017]比较器154具有接收解调信号SD的正输入端INP,并具有接收比较电平SF的负输入端INN。比较器154用以比较解调信号SD和比较电平SF以产生数字信号SG。切换开关156耦接在正输入端INP和负输入端IN`N之间。延迟时间产生器158可用以根据致能信号EN决定是否在系统启动后于一延迟时间TD内导通或关闭(turn on或off)切换开关156。在本发明一实施例中,延迟时间TD为一固定时间;而在本发明另一实施例中,延迟时间产生器158还可根据控制信号SC来调整延迟时间TD。
[0018]更详细地说,若致能信号EN由接地电位VSS变为工作电位VDD时,延迟时间产生器158可产生一切换信号SWC,而在延迟时间TD内导通切换开关156。在延迟时间TD期满之后,延迟时间产生器158可产生一切换信号SWC,而使切换开关156关闭(turn off)。
[0019]图2显示根据本发明一实施例所述的电位和时间关系图。如图2所示,致能信号EN由接地电位VSS变为工作电位VDD,然后一直保持在工作电位VDD。延迟时间产生器158产生的切换信号SWC由接地电位VSS变为工作电位VDD,然后持续保持在工作电位VDD —段延迟时间TD。在延迟时间TD期满之后,切换信号SWC又变回接地电位VSS。比较器154的正输入端INP的电位V I对时间的关系如曲线Cl所不,而比较器154的负输入端INN的电位V2对时间的关系如曲线C2所示。
[0020]当切换开关156被导通时,负输入端INN接收到解调信号SD和比较电平SF。这加快了电容器C的充电速度,并使电位V2花费更少的充电时间TC以由接地电位VSS上升到一偏压电位(bias voltage) VB。在理想的设计中,在延迟时间TD后,电位V2刚好上升到偏压电位;换言之,延迟时间TD和充电时间TC刚好相等。数据切割器150的系统启动时间TS通常定义为数字信号SG的第一个完整周期,而系统启动时间TS和充电时间TC有关。若充电时间TC越短,则系统启动时间TS也跟着缩短。
[0021]图3显示根据本发明另一实施例所述的接收器300的示意图。如图3所示,接收器300的数据切割器350的切换开关为NMOS 晶体管(N-channel Metal-Oxide-SemiconductorFieId-Effect Transistor)Ml。NMOS 晶体管 Ml 稱接在正输入端 INP 和负输入端INN之间,并具有耦接到延迟产生器158的栅极,其中上述栅极用以接收切换信号SWC。其余组件和信号和图1、2相似,不再做重复说明。值得注意的是,切换开关156亦可以用PMOS 晶体管(P-channel Metal-Oxide-SemiconductorField-Effect Transistor)、传输门(transmission gate)或类似的半导体组件开关来实施。
[0022]本发明的延迟时间产生器158可用以在延迟时间TD内导通切换开关156,减少了数据切割器150的系统启动时间TS。这有效地改善了接收器和数据切割器的效能。
[0023]以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。
【权利要求】
1.一种接收器,其特征在于,用于减少一系统启动时间,该接收器包括: 一天线,用以接收一射频信号; 一射频电路,用以根据上述射频信号产生一中频信号; 一解调电路,用以解调上述中频信号以产生一解调信号;以及 一数据切割器,该数据切割器包括: 一滤波器,用以过滤上述解调信号以产生一比较电平; 一比较器,具有接收上述解调信号的一正输入端,并具有接收上述比较电平的一负输入端,且比较上述解调信号和上述比较电平以产生一数字信号; 一切换开关,耦接在上述正输入端和上述负输入端之间;以及 一延迟时间产生器,用以根据一致能信号决定是否在一延迟时间内导通上述切换开关。
2.根据权利要求1所述的接收器,其特征在于,上述延迟时间产生器还根据一控制信号调整上述延迟时间。
3.根据权利要求1 所述的接收器,其特征在于,若上述致能信号由一接地电位变为一工作电位时,上述延迟产生器在上述延迟时间内导通上述切换开关,并在上述延迟时间期满之后不导通上述切换器。
4.根据权利要求1所述的接收器,其特征在于,上述滤波器包括一电阻器和一电容器,上述电阻器耦接在上述解调电路和上述负输入端之间,而上述电容器耦接在上述负输入端和一接地电位之间。
5.根据权利要求4所述的接收器,其特征在于,上述电阻器的一电阻值介于IOkQ和200kΩ之间。
6.根据权利要求4所述的接收器,其特征在于,上述电容器的一电容值介于IOnF和150nF之间。
7.根据权利要求1所述的接收器,其特征在于,上述切换开关为一NMOS晶体管,上述NMOS晶体管具有耦接到上述延迟时间产生器的一栅极。
8.一种数据切割器,其特征在于,用于减少一系统启动时间,该数据切割器包括: 一滤波器,用以过滤一解调信号以产生一比较电平; 一比较器,具有接收上述解调信号的一正输入端,并具有接收上述比较电平的一负输入端,且比较上述解调信号和上述比较电平以产生一数字信号; 一切换开关,耦接在上述正输入端和上述负输入端之间;以及 一延迟时间产生器,用以根据一致能信号决定是否在一延迟时间内导通上述切换开关。
9.根据权利要求8所述的数据切割器,其特征在于,上述延迟产生器还根据一控制信号调整上述延迟时间。
10.根据权利要求8所述的数据切割器,其特征在于,若上述致能信号由一接地电位变为一工作电位时,上述延迟时间产生器在上述延迟时间内导通上述切换开关,并在上述延迟时间期满之后不导通上述切换开关。
11.根据权利要求8所述的数据切割器,其特征在于,上述滤波器包括一电阻器和一电容器。
12.根据权利要求11所述的数据切割器,其特征在于,上述电阻器的一电阻值介于IOkQ 和 200kΩ 之间。
13.根据权利要求11所述的数据切割器,其特征在于,上述电容器的一电容值介于10nF 和 150nF 之间。
14.根据权利要求8所述的数据切割器,其特征在于,上述切换开关为一NMOS晶体管,上述NMOS晶体管具有耦接到上述延迟时间产生器的一栅极。
【文档编号】H03K17/28GK103595428SQ201210473005
【公开日】2014年2月19日 申请日期:2012年11月20日 优先权日:2012年8月14日
【发明者】江宗远, 高念安 申请人:普诚科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1