一种主控电路用外围电路的制作方法

文档序号:7528222阅读:213来源:国知局
一种主控电路用外围电路的制作方法
【专利摘要】本实用新型公开了集成电路领域的一种主控电路用外围电路,主控电路上设有L1端口、L2端口、GND端口、I/O端口、VCC端口和CLK端口,其中GND端口接地,L1端口通过第一限流电阻R1连接第一支路M1,L2端口通过第二限流电阻R2连接第二支路M2,VCC端口同时连接第一支路M1和第二支路M2;该外围电路包括:放电电容C1、直流电压源Vs、限流电阻R4、二极管D1和放电电阻R3,放电电容C1的负极接地,正极接主控电路的VCC端口,直流电压源Vs负极接地,正极经过开关K接二极管D1的正极,二极管D1的负极接主控电路的VCC端口,限流电阻R4的一端接二极管D1的正极,另外一端接主控电路的CLK端口,放电电阻R3一端与主控电路的I/O端口连接,另一端接地。
【专利说明】—种主控电路用外围电路

【技术领域】
[0001 ] 本实用新型涉及集成电路领域的一种主控电路用外围电路。

【背景技术】
[0002]集成电路中,主控电路的直流电压源Vs通过外围电路给主控电路以及主控电路所控制的两个支路上的后段PMOS管供电。外围电路通过给主控电路断电后再上电来切换主控电路所控制的两个支路的工作状态。
[0003]请参阅图1,现有技术中主控电路至少包括下列端口:L1端口、L2端口、GND端口、I/O端口、VCC端口和CLK端口。GND端口接地,主控电路所控制的第一支路Ml上的第一后段PMOS管Ql的栅极通过第一限流电阻Rl与主控电路的LI端口连接,第二支路M2上的第二后段PMOS管Q2的栅极通过第二限流电阻R2与主控电路的L2端口连接。第一支路Ml上的第一后段PMOS管Ql的源极以及第二支路M2上的第二后段PMOS管Q2的源极同时连接主控电路的VCC端口,从而实现第一支路Ml同时与主控电路的LI端口及VCC端口的连接,以及第二支路M2同时与主控电路的L2端口及VCC端口的连接。第一支路Ml上的第一后段PMOS管Ql的漏极,以及第二支路M2上的第二后段PMOS管Q2的漏极对应连接各自的后续电路。常规设计的主控电路中,I/O端口可连接并控制第三支路(图1中未显示),当LI端口或L2端口中的任意一个处于高电平状态时,I/O端口处于高电平状态,而当LI端口和L2端口同时处于低电平或同处于高电平状态时,I/O端口处于低电平状态。
[0004]主控电路用外围电路包括:放电电容Cl、直流电压源Ns、限流电阻R4、二极管Dl和开关K,其中,放电电容Cl负极接地,正极接主控电路的VCC端口,直流电压源Vs负极接地,正极通过开关K连接二极管Dl的正极,二极管Dl的负极接主控电路的VCC端口,限流电阻R4的一端连接主控电路的CLK端口,另外一端连接二极管Dl的正极,使直流电压源Vs能够通过开关K对限流电阻R4和二极管Dl的正极供电。
[0005]主控电路切换主控电路所控制的第一支路Ml和第二支路M2的工作状态的原理如下:开关K闭合即第一次上电时,主控电路通过上升沿检测来切换第一支路Ml的状态,第一后段PMOS管Ql导通,第一支路Ml工作,第二支路M2不工作,LI端口处于低电平状态而L2端口处于高电平状态。当开关K断开后再闭合时,切换第二支路M2的状态,第二后段PMOS管Q2导通,第二支路M2工作,第一支路Ml不工作,L2端口处于低电平状态而LI端口处于高电平状态。开关K第三次断开后闭合,第一后段PMOS管Ql和第二后段PMOS管Q2同时导通,第一支路Ml和第二支路M2同时工作,即LI端口和L2端口同时处于低电平状态。再一次断开闭合开关K,则回到第一种状态,即第一支路Ml工作,第二支路M2不工作,LI端口处于低电平状态而L2端口处于高电平状态,依次循环。图1中,主控电路的I/O端悬空,即未连接第三支路。
[0006]第一支路Ml和第二支路M2均由直流电压源Vs供电,主控电路的记忆时间由放电电容Cl的放电时间决定,第一支路Ml或第二支路M2单独工作时,典型的容量为220uF的放电电容Cl的放电时间为3s。当开关K断开后,第一支路Ml或/和第二支路M2的供电及主控电路的记忆时间T必须依靠放电电容Cl维持,主控电路的记忆时间T为放电电容Cl的放电时间。第一支路Ml或第二支路M2单独工作时,放电电容Cl的放电时间一致。当第一支路Ml和第二支路M2同时工作时,放电电容Cl的放电过快导致主控电路记忆时间变短,开关K断开后,放电电容Cl的放电时间只有第一支路Ml或第二支路M2单独工作时的一半左右。引起主控电路同等时间切换状态无法记忆。
实用新型内容
[0007]本方法目的在于提供一种主控电路用外围电路,其可以保证主控电路控制的两个支路无论是单独工作还是同时工作,主控电路都能在断电后,保持记忆时间的一致。
[0008]实现上述目的的一种技术方案是:一种主控电路用外围电路,所述主控电路上设有LI端口、L2端口、GND端口、I/O端口、VCC端口和CLK端口,其中所述GND端口接地,所述LI端口通过第一限流电阻Rl连接第一支路M1,所述L2端口通过第二限流电阻R2连接第二支路M2,所述VCC端口同时连接所述第一支路Ml和所述第二支路M2 ;
[0009]该外围电路包括:放电电容Cl、直流电压源Vs、开关K、限流电阻R4和二极管D1,所述放电电容Cl的负极接地,正极接所述主控电路的VCC端口,所述直流电压源Vs负极接地,正极经过所述开关K接所述二极管Dl的正极,所述二极管Dl的负极接所述主控电路的VCC端口,所述限流电阻R4的一端接所述二极管Dl的正极,另外一端接所述主控电路的CLK 端口,
[0010]该外围电路其还包括一端与所述主控电路的i/o端口连接,另一端接地的放电电阻R3。
[0011]进一步的,所述第一限流电阻R1、所述第二限流电阻R2、所述限流电阻R4的阻值为I?1KΩ,所述放电电阻R3的阻值为10?100KΩ,所述放电电容Cl的容量为100?1000 μ F。
[0012]进一步的,该外围电路还包括第一分压电阻R7和第二分压电阻R8,所述第一分压电阻R7和所述开关K串联,连接所述限流电阻R4与所述直流电压源Vs的正极,以及所述直流电压源Vs的正极与所述二极管Dl的正极,所述第二分压电阻R8的一端连接所述限流电阻R4以及所述二极管Dl的正极,另外一端接地,所述第一分压电阻R7和所述第二分压电阻R8均为可变电阻。
[0013]再进一步的,所述第二分压电阻R8并联有一个5V的稳压二极管Ζ1。
[0014]更进一步的,该外围电路还包括一个一端连接所述主控电路的CLK端口,另外一端接地的滤波电容C2。
[0015]还要进一步的,所述第一限流电阻R1、所述第二限流电阻R2、所述限流电阻R4的阻值为I?1K Ω,所述放电电阻R3的阻值为10?100Κ Ω,所述放电电容的容量为100?1000 μ F,所述滤波电容C2的容量为I?1000nF。
[0016]再进一步的,所述主控电路为BL22P02型主控芯片。
[0017]进一步的,所述第一支路Ml包括一个源极连接所述主控电路的VCC端口,栅极连接所述第一限流电阻Rl的第一后段PMOS管Ql,所述第二支路M2包括一个源极连接所述主控电路的VCC端口,栅极连接所述第二限流电阻R2的第二后段PMOS管Q2。
[0018]再进一步的,所述第一支路Ml还包括一个连接所述第一后段PMOS管Ql的源极和栅极的第一偏置电阻R5,所述第二支路M2还包括一个连接所述第二后段PMOS管Q2的源极和栅极的第二偏置电阻R6。
[0019]采用了本实用新型的一种主控电路用外围电路的技术方案,即在主控电路的VCC端口增加一个接地的放电电阻R3的技术方案。其技术效果是:其可以保证主控电路控制的两个支路无论是单独工作还是同时工作,主控电路都能在断电后,保持记忆时间的一致。

【专利附图】

【附图说明】
[0020]图1为现有技术的主控电路用外围电路的电路示意图。
[0021]图2为本实用新型的一种主控电路用外围电路的第一实施例电路示意图。
[0022]图3为本实用新型的一种主控电路用外围电路的第二实施例电路示意图。

【具体实施方式】
[0023]请参阅图1,本实用新型的发明人为了能更好地对本实用新型的技术方案进行理解,下面通过具体地实施例,并结合附图进行详细地说明:
[0024]第一实施例:
[0025]请参阅图2,本实用新型的一种主控电路用外围电路用于一种可同时控制两个支路工作状态的主控电路,该主控电路至少包括下列端口 =Ll端口、L2端口、GND端口、I/O端口、VCC端口和CLK端口,当LI端口或L2端口中的任意一个处于高电平状态时,I/O端口处于高电平状态,而当LI端口和L2端口同时处于低电平或同处于高电平状态时,I/O端口处于低电平状态。主控电路的GND端口接地,主控电路所控制的第一支路Ml上的第一后段PMOS管Ql的栅极通过第一限流电阻Rl与主控电路的LI端口连接,第二支路M2上的第二后段PMOS管Q2的栅极通过第二限流电阻R2与主控电路的L2端口连接。第一支路Ml上的第一后段PMOS管Ql的源极以及第二支路M2上的第二后段PMOS管Q2的源极同时连接主控电路的VCC端口,从而实现第一支路Ml同时与主控电路的LI端口及VCC端口的连接,第二支路M2同时与主控电路的L2端口及VCC端口的连接。第一支路Ml上的第一后段PMOS管Ql的漏极,以及第二支路M2上的第二后段PMOS管Q2的漏极对应连接各自的后续电路。
[0026]本实用新型的主控电路用外围电路包括:放电电容Cl、直流电压源Vs、开关K、限流电阻R4、二极管Dl和放电电阻R3。其中放电电容Cl的负极接地,正极接主控电路的VCC端口。直流电压源Vs负极接地,正极通过开关K接二极管Dl的正极,二极管Dl的负极接主控电路的VCC端口,限流电阻R4的一端接二极管Dl的正极,另外一端接主控电路的CLK端口,从而直流电压源Vs可通过开关K向限流电阻R4和二极管Dl供电。主控电路的I/O端口通过放电电阻R3接地。该主控电路用外围电路的最大改进点就在于增加了一端与主控电路的I/0端口连接,另一端接地的放电电阻R3。
[0027]本实用新型的一种主控电路用外围电路中增加放电电阻R3的目的在于:当,第一支路Ml或第二支路M2中有任意一个支路处于工作状态,即LI端口或者L2端口中,有任意一个端口处于低电平状态,而另外一个端口处于高电平状态时,I/O端口处于高电平状态,主控电路可通过放电电阻R3对地放电。第一支路Ml或第二支路M2同时工作,即LI端口和L2端口同时处于低电平状态时,I/O端口处于低电平状态,主控电路无法通过放电电阻R3对地放电。由于在LI端口所连接的第一支路Ml或L2端口所连接的第二支路M2无论是同时工作还是单独工作,放电电容Cl都同时进行两路放电。保证无论在第一支路Ml或第二支路M2单独工作时,还是在第一支路Ml和第二支路M2同时工作时,主控电路都能保证记忆时间一致。
[0028]本实施例中,放电电容Cl的容量为10-1OOOuF,第一限流电阻Rl的阻值为1-10ΚΩ,第二限流电阻R2的阻值为1-10ΚΩ,放电电阻R3的阻值为10-100ΚΩ,限流电阻R4的阻值为1-10ΚΩ。在第一支路Ml和第二支路M2同时工作时,还是第一支路Ml或第二支路M2单独工作时,放电电容Cl的放电时间主要由放电电容Cl的容量及放电电阻R3的阻值决定。
[0029]第二实施例:
[0030]请参阅图3,在本实用新型的一种主控电路用外围电路,可用于如BL22P02主控芯片等主控电路。主控电路的GND端口接地。主控电路所控制的第一支路Ml和第二支路M2通过第一限流电阻R1、第二限流电阻R2对应与主控电路的LI端口和L2端口连接。在第一实施例的基础上,第一支路Ml上增加了一个连接第一后段PMOS管Ql的源极和栅极的第一偏置电阻R5。第二支路M2上增加了一个连接第二后段PMOS管Q2的源极和栅极的第二偏置电阻R6。主控电路通过控制第一后段PMOS管Ql和第二后段PMOS管Q2来切换第一支路Ml和第二支路M2的工作状态。
[0031]本实用新型的主控电路用外围电路包括:放电电容Cl、直流电压源Vs、开关K、限流电阻R4、二极管Dl和放电电阻R3。其中放电电容Cl的负极接地,正极接主控电路的VCC端口。直流电压源Vs负极接地,正极通过开关K接二极管Dl的正极,二极管Dl的负极接主控电路的VCC端口,限流电阻R4的一端接二极管Dl的正极,另外一端接主控电路的CLK端口,从而直流电压源Vs可通过开关K向限流电阻R4和二极管Dl供电。主控电路的1/0端口通过放电电阻R3接地。该主控电路用外围电路的最大改进点就在于增加了一端与主控电路的I/0端口连接,另一端接地的放电电阻R3。
[0032]本实用新型的一种外围电路用主控电路,还增加了第一分压电阻R7和第二分压电阻R8。第一分压电阻R7的一端连接开关K,另外一端连接限流电阻R4以及二极管Dl的正极,从而使直流电压源Vs必须通过第一分压电阻R7和开关K向限流电阻R4和二极管Dl供电。第二分压电阻R8的一端接地,另外一端连接限流电阻R4以及二极管Dl的正极。其中第一分压电阻R7和第二分压电阻R8均为可变电阻,其作用在于使限流电阻R4通过分压得到一个5V的稳定电压。其中,第二分压电阻R8还与一个5V的稳压二极管Zl并联,该稳压二极管Zl用来钳位分压后,主控电路的VCC端口的电压值,起到对主控电路的保护作用。该主控电路用外围电路中,二极管Dl的作用在于:防止开关K关断后,放电电容Cl上的电压受第二分压电阻R8同时放电的影响,而影响主控电路的记忆时间。
[0033]此外,本实用新型的一种主控电路用外围电路,还包括一个一端连接主控电路的CLK端口,另外一端接地的滤波电容C2。滤波电容C2的作用主要是滤波作用,防止干扰信号引起主控电路的CLK端口的误触发。
[0034]本实施例中,放电电容Cl的容量为10-1OOOuF,第一限流电阻Rl的阻值为10-10ΚΩ,第二限流电阻R2的阻值为10-10ΚΩ,放电电阻R3的阻值为10-100ΚΩ,限流电阻R4的阻值为1-10ΚΩ。滤波电容C2的容量一般为l-1000nF。
[0035]本【技术领域】中的普通技术人员应当认识到,以上的实施例仅是用来说明本实用新型,而并非用作为对本实用新型的限定,只要在本实用新型的实质精神范围内,对以上实施例的变化、变型都将落在本实用新型的权利要求书范围内。
【权利要求】
1.一种主控电路用外围电路,所述主控电路上设有LI端口、L2端口、GND端口、I/O端口、VCC端口和CLK端口,其中所述GND端口接地,所述LI端口通过第一限流电阻Rl连接第一支路M1,所述L2端口通过第二限流电阻R2连接第二支路M2,所述VCC端口同时连接所述第一支路Ml和所述第二支路M2 ; 该外围电路包括:放电电容Cl、直流电压源Vs、开关K、限流电阻R4和二极管D1,所述放电电容Cl的负极接地,正极接所述主控电路的VCC端口,所述直流电压源Vs负极接地,正极经过所述开关K接所述二极管Dl的正极,所述二极管Dl的负极接所述主控电路的VCC端口,所述限流电阻R4的一端接所述二极管Dl的正极,另外一端接所述主控电路的CLK端口,其特征在于: 其还包括一端与所述主控电路的I/O端口连接,另一端接地的放电电阻R3。
2.根据权利要求2所述的一种主控电路用外围电路,其特征在于:所述第一限流电阻R1、所述第二限流电阻R2、所述限流电阻R4的阻值为I?10ΚΩ,所述放电电阻R3的阻值为10?100K Ω,所述放电电容Cl的容量为100?1000 μ F。
3.根据权利要求1所述的一种主控电路用外围电路,其特征在于:该外围电路还包括第一分压电阻R7和第二分压电阻R8,所述第一分压电阻R7和所述开关K串联,连接所述限流电阻R4与所述直流电压源Vs的正极,以及所述直流电压源Vs的正极与所述二极管Dl的正极,所述第二分压电阻R8的一端连接所述限流电阻R4以及所述二极管Dl的正极,另外一端接地,所述第一分压电阻R7和所述第二分压电阻R8均为可变电阻。
4.根据权利要求3所述的一种主控电路用外围电路,其特征在于:所述第二分压电阻R8并联有一个5V的稳压二极管Zl。
5.根据权利要求4所述的一种主控电路用外围电路,其特征在于:该外围电路还包括一个一端连接所述主控电路的CLK端口,另外一端接地的滤波电容C2。
6.根据权利要求5所述的一种主控电路用外围电路,其特征在于:所述第一限流电阻R1、所述第二限流电阻R2、所述限流电阻R4的阻值为I?10ΚΩ,所述放电电阻R3的阻值为10?100Κ Ω,所述放电电容的容量为100?1000 μ F,所述滤波电容C2的容量为I?100nF0
7.根据权利要求3?6所述的一种主控电路用外围电路,其特征在于:所述主控电路为BL22P02型主控芯片。
8.根据权利要求1?6中任意一项所述的一种主控电路用外围电路,其特征在于:所述第一支路Ml包括一个源极连接所述主控电路的VCC端口,栅极连接所述第一限流电阻Rl的第一后段PMOS管Ql,所述第二支路M2包括一个源极连接所述主控电路的VCC端口,栅极连接所述第二限流电阻R2的第二后段PMOS管Q2。
9.根据权利要求8所述的一种主控电路用外围电路,其特征在于:所述第一支路Ml还包括一个连接所述第一后段PMOS管Ql的源极和栅极的第一偏置电阻R5,所述第二支路M2还包括一个连接所述第二后段PMOS管Q2的源极和栅极的第二偏置电阻R6。
【文档编号】H03K19/0185GK203840320SQ201420261457
【公开日】2014年9月17日 申请日期:2014年5月20日 优先权日:2014年5月20日
【发明者】姜婷 申请人:上海贝岭股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1