数模转换器装置和数模转换方法与流程

文档序号:23229706发布日期:2020-12-08 15:17阅读:来源:国知局

技术特征:

1.一种数模转换器dac装置,包括:

正dac,用于基于具有正阶跃函数的第一脉冲信号对数字输入信号执行数模转换操作,以生成第一模拟信号,其中,所述第一模拟信号包括所述第一脉冲信号和所述数字输入信号的卷积结果;

负dac,用于基于具有负阶跃函数的第二脉冲信号对所述数字输入信号执行数模转换操作,以生成第二模拟信号,其中所述第二模拟信号包括所述第二脉冲信号和所述数字输入信号的卷积结果;以及

输出电路,耦接到所述正dac和所述负dac,并且根据所述第一模拟信号和所述第二模拟信号生成输出模拟信号。

2.根据权利要求1所述的dac装置,其特征在于,所述第一脉冲信号的周期等于所述数字输入信号的周期,所述第一脉冲信号的周期的前半部分是正值,所述第一脉冲信号的周期的后半部分是零。

3.根据权利要求2所述的dac装置,其特征在于,所述第二脉冲信号的周期等于所述数字输入信号的周期,所述第二脉冲信号的周期的前半部分为零,所述第二脉冲信号的周期的后半部分是负值。

4.根据权利要求3所述的dac装置,其特征在于,所述输出电路将所述第一模拟信号的周期的前半部分和所述第二模拟信号的周期的后半部分组合,以生成所述输出模拟信号。

5.根据权利要求1所述的dac装置,其特征在于,所述负dac包括:

延迟和乘法器电路,被配置为根据所述第二脉冲信号生成延迟且互补的数字信号;

其中,所述延迟且互补的数字信号被进行数模转换以生成所述第二模拟信号。

6.根据权利要求5所述的dac装置,其特征在于,所述延迟和乘法器电路的延迟量是所述数字输入信号的周期的一半。

7.一种数模转换器dac装置,包括:

第一dac,用于对数字输入信号执行数模转换操作,以生成第一模拟信号;

延迟和乘法器电路,用于将所述数字输入信号延迟并乘以“-1”,以生成延迟且互补的数字信号;

第二dac,用于对所述延迟且互补的数字信号执行数模转换操作,以生成第二模拟信号;以及

输出电路,耦接到所述第一dac和所述第二dac,用于组合所述第一模拟信号的一半和所述第二模拟信号的一半,以生成输出模拟信号。

8.根据权利要求7所述的dac装置,其特征在于,所述延迟和乘法器电路的延迟量是所述数字输入信号的周期的一半。

9.根据权利要求7所述的dac装置,其特征在于,所述输出电路包括:

第一开关,耦接至所述第一dac,用于接收所述第一模拟信号并输出所述第一模拟信号的一半;

第二开关,耦接到所述第二dac,用于接收所述第二模拟信号并输出所述第二模拟信号的一半;以及

组合器,用于将所述第一模拟信号的一半和所述第二模拟信号的一半进行组合,以生成所述输出模拟信号。

10.根据权利要求9所述的dac装置,其特征在于,所述第一开关由周期等于所述数字输入信号的周期的第一时钟信号控制,所述第二开关由周期等于所述数字输入信号的周期的第二时钟信号控制,所述第一时钟信号和所述第二时钟信号之间的相位差为180度。

11.一种数模转换方法,包括:

基于具有正阶跃函数的第一脉冲信号对数字输入信号执行数模转换操作,以生成第一模拟信号,其中,所述第一模拟信号包括所述第一脉冲信号和所述数字输入信号的卷积结果;

基于具有负阶跃函数的第二脉冲信号对所述数字输入信号执行数模转换操作,以生成第二模拟信号,其中,所述第二模拟信号包括所述第二脉冲信号与所述数字输入信号的卷积结果;以及

根据所述第一模拟信号和所述第二模拟信号生成输出模拟信号。

12.根据权利要求11所述的数模转换方法,其特征在于,所述第一脉冲信号的周期等于所述数字输入信号的周期,所述第一脉冲信号的周期的前半部分是正阶跃函数,所述第一脉冲信号的周期的后半部分为零。

13.根据权利要求12所述的数模转换方法,其特征在于,所述第二脉冲信号的周期等于所述数字输入信号的周期,所述第二脉冲信号的周期的前半部分为零,所述第二脉冲信号的周期的后半部分是负阶跃函数。

14.根据权利要求13所述的数模转换方法,其特征在于,根据所述第一模拟信号和所述第二模拟信号生成所述输出模拟信号的步骤包括:

将所述第一模拟信号的周期的前半部分和所述第二模拟信号的周期的后半部分组合,以生成所述输出模拟信号。


技术总结
本发明提供了一种数模转换器(DAC)装置和数模转换方法。该DAC装置包括正DAC、负DAC和输出电路。正DAC用于基于具有正阶跃函数的第一脉冲信号对数字输入信号执行数模转换操作,以生成第一模拟信号,第一模拟信号包括第一脉冲信号和数字输入信号的卷积结果。负DAC用于基于具有负阶跃函数的第二脉冲信号对数字输入信号执行数模转换操作,以生成第二模拟信号,第二模拟信号包括第二脉冲信号和数字输入信号的卷积结果。输出电路被配置为根据第一模拟信号和第二模拟信号生成输出模拟信号。本发明适用于DAC处理的数据变得更快的情景,适用于高速应用。

技术研发人员:曾伟信;林韦德;黄昶旸;陈欣炜;许中玮
受保护的技术使用者:联发科技股份有限公司
技术研发日:2020.05.29
技术公布日:2020.12.08
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1