信号调制电路的制作方法

文档序号:8474876阅读:850来源:国知局
信号调制电路的制作方法
【技术领域】
[0001] 本发明涉及信号调制电路,并且具体地涉及用于进行德尔塔西格玛调制的电路。
【背景技术】
[0002] 常规地,德尔塔西格玛调制(△ Σ调制)在开关放大器等中使用。德尔塔西格玛 调制器具有减法器、积分器、量化器和量化误差反馈电路。
[0003] 图4例示了德尔塔西格玛调制电路的基本构造。减法器16计算输入信号和反馈 信号之间的差,并且积分器10对差信号进行积分。积分信号由量化器14量化并且作为例 如1比特(=二值)信号输出。量化误差经由延迟装置12反馈。
[0004] JP 2007-312258 A公开了一种德尔塔西格玛调制电路,其包括积分器组、加法器 组、量化器和脉冲宽度上舍入电路(round-up circuit),并且进一步公开了将信号转换成 与采样时钟同步的1比特信号以输出。此外,该专利文献公开了 D型触发器用作量化器。JP 2012-527187 W也公开一种德尔塔西格玛调制电路。
[0005] 日本专利No. 4805177描述了一种三值1比特数字放大器,其包括开关单元,该开 关单元用于在多个开关上在开和关之间改变,以提供向负载施加正电压的第一状态、不向 负载施加电压的第二状态和向负载施加负电压第三状态。
[0006] 在图4所示的构造中,在反馈路径设置延迟装置12,以执行噪声成形。然而,同时, 该构造具有的问题在于反馈路径中的延迟装置12不能够实时地校正输出状态,或者问题 在于对延迟装置中产生的失真/噪声分量不执行噪声成形并且这些失真/噪声分量被直接 输出。
[0007] 此外,当德尔塔西格玛调制电路在1比特音频放大器中使用时,脉冲宽度调制 (PWM)和脉冲密度调制(PDM)用作用于将输入信号转换成1比特数字信号的系统。当使用 适用于输入信号由脉冲密度和频率表示的情况的PDM时,在预定定时插入零电平,以维持 脉冲宽度,并且输入信号的电平被确保调制成脉冲的频率。
[0008] 在日本专利No. 4805177中,通过德尔塔西格玛调制产生数字信号并且产生三值1 比特信号,但是来自开关电路的输出信号被反馈到该德尔塔西格玛调制电路,并且驱动器 电路不被考虑。
[0009] 本发明的目的是提供用于实时校正输出状态的电路,减小由延迟装置产生的失真 /噪声分量的影响,并且还减小驱动器电路的失真。

【发明内容】

[0010] 本发明提供一种用于与时钟信号同步地对输入信号进行德尔塔西格玛调制以输 出调制信号的信号调制电路,该信号调制电路包括:减法器,该减法器用于计算所述输入信 号和反馈信号之间的差;积分器,该积分器用于对来自所述减法器的输出进行积分;量化 器,该量化器用于在按照与所述时钟信号同步的定时将零电平插入到由所述积分器积分的 信号中的同时,将该信号延迟并且量化;驱动器电路,该驱动器电路用于基于来自所述量化 器的信号产生用于驱动负载的驱动信号;以及反馈电路,该反馈电路用于将来自所述驱动 器电路的驱动信号反馈到所述输入信号。
[0011] 此外,本发明提供一种用于与时钟信号同步地对输入信号进行德尔塔西格玛调制 以输出调制信号的信号调制电路,该信号调制电路包括:减法器,该减法器用于计算所述输 入信号和反馈信号之间的差;积分器,该积分器用于对来自所述减法器的输出进行积分; 相位反转电路,该相位反转电路用于将由所述积分器积分的信号的相位反转;第一量化器, 该第一量化器用于在按照与所述时钟信号同步的定时将零电平插入到由所述积分器积分 的信号中的同时,将该信号延迟并且量化;第二量化器,该第二量化器用于在按照与所述时 钟信号同步的定时将零电平插入到相位由所述相位反转电路反转的信号中的同时,将该信 号延迟并且量化;三值信号产生电路,该三值信号产生电路用于使用来自所述第一量化器 的信号和来自所述第二量化器的信号产生三值信号,该三值信号用于将连接到单个电源的 负载选择性地驱动成包括正电流开状态、负电流开状态和关状态的三值通电状态;驱动器 电路,该驱动器电路用于基于来自所述三值信号产生电路的信号产生用于驱动所述负载的 驱动信号;以及反馈电路,该反馈电路用于将来自所述驱动器电路的驱动信号反馈到所述 输入信号。
[0012] 在本发明中,在按照与时钟信号同步的定时插入零电平的同时,由量化器对信号 进行量化,以产生脉冲宽度固定的脉冲密度调制信号,并且由驱动器电路使用该调制信号 驱动负载。不是调制信号而是从驱动器电路输出到负载的驱动信号被反馈到输入信号,使 得包括在驱动器电路中的失真分量被抑制。并且当根据脉冲密度调制信号产生三值信号 并且负载被驱动成三个状态(正电流或正电压开状态、负电流或负电压开状态、和关状态) 时,驱动器电路的驱动信号被反馈到输入信号,使得驱动器电路的失真分量被抑制。
[0013] 根据本发明,能够实时地校正输出状态,并且能够减小延迟装置中的失真/噪声 分量的影响,并且还能够减小驱动电路的失真。具体地,能够抑制在三值脉冲密度调制电路 中的驱动器电路的失真。
【附图说明】
[0014] 图1是作为实施方式的前提的电路构造图;
[0015] 图2是根据该实施方式的电路构造图;
[0016] 图3是一价三值(single-valued ternary)波形产生电路和驱动器电路的电路构 造图;
[0017] 图4是传统的电路构造图;以及
[0018] 图5是比较电路构造图。
【具体实施方式】
[0019] 下面将参照附图描述本发明的实施方式。
[0020] 〈前提的电路构造〉
[0021] 下面描述作为实施方式的前提的电路构造。图1例示作为前提的电路构造。图1 的信号调制电路用于对输入信号进行德尔塔西格玛调制,并且包括减法器20、积分器22、 作为量化器的DFF (延迟型触发器)24。来自时钟信号源26的时钟信号由延迟电路28延迟 并且提供到DFF 24的时钟端子,并且该时钟信号还被提供到DFF 24的复位端子。
[0022] 减法器24计算输入信号和反馈信号之间的差,以将差输出到积分器22。积分器 22对差信号进行积分以将其输出到DFF 24。DFF 24与时钟信号同步地将来自积分器22的 输出转换成1比特数字信号以将其输出,并且反馈电路将输出信号反馈到减法器20。
[0023] 当将图1所示的电路与图4所示的电路比较时,在图1所示的电路中的反馈电路 中不存在延迟装置12,并且DFF 24设置于积分器22的后续级。因此,在图1的电路中,能 够实时地校正输出状态。此外,延迟功能和量化功能由DFF 24实现,但是信号被提供到DFF 24中的复位端子,使得来自DFF 24的输出为零,并且时钟信号被提供到该复位端子,使得 在与该时钟信号同步的定时插入零电平。
[0024] 在图1所示的电路构造中,由于零电平始终在与时钟信号同步的定时插入,所以 来自DFF 24的输出是1比特数字信号,并且其脉冲宽度始终是固定的。也就是说,由于在 DFF中信号在输入时钟信号的上升沿被输出,所以当延迟电路28将时钟信号延迟和反相以 提供该时钟信号时,该信号在时钟信号的下降沿输出,但是在时钟信号的下一上升沿,输出 被复位成零电平。此后,重复该处理,使得1比特数字信号的脉冲宽度等于时钟信号的脉冲 宽度。在图1的电路构造中,脉冲宽度可以使用固定脉冲的数量来表示输入信号的大小。
[0025] 〈实施方式的电路构造〉
[0026] 图2例示使用图1的电路构造作为基础的根据该实施方式的信号调制电路。该信 号调制电路包括减法器20、积分器22、相位反转电路23、偏置产生电路50和51、DFF 24、 DFF 25、时钟信号源26、延迟电路28、一价三值波形产生电路40、驱动器电路42和脉冲合成 电路34。
[0027] 类似于图1,减法器24计算输入信号和反馈信号之间的差,以将该差输出到积分 器22。
[0028] 积分器22对差信号进行积分,以输出积分信号到偏置产生电路50和相位反转电 路23。
[0029] 相位反转电路23将来自积分器22的输出的相位反转,以将其输出到偏置产生电 路51。
[0030] 偏置产生电路50和51对来自积分器22的输出和来自相位反转电路23的输出分 别应用预定偏置,以将它们分别输出到DFF 24和DFF 25。偏置产生电路50和51调整积分 器22和23的输出工作点,但是这是为了在无信号状态下实现作为确实零电平(零电压) 的非开关状态。
[0031] DFF 24和DFF 25将来自偏置产生电路50和51的输出转换成1比特数字信号以 将它们输出。此时,在时钟信号被提供到复位端子的定时插入零电平的同时,DFF 24和DFF 25将它们转换成1比特数字信号。
[0032] 一价三值波形产生电路40根据来自DFF 24的输出(即,+1或者0的二值信号) 和来自DFF 25的输出(即,-1或者0的二值信号),产生一价三值波形信号。在此,"一价 三值"是指针对要由单个电源驱动的诸如扬声器的负载实现三个驱动状态,该三个驱动状 态包括用正电流驱动的状态、用负电流驱动的状态、以及关状态。正电流和负电流是指在负 载中流动的电流的方向彼此相反。
[0033] 驱动器电路42使用来自一价三值波形产生电路40的一价三值波形信号驱动诸如 扬声器的负载44。来自驱动器电路42的驱动信号被提供到诸如扬声器的负载44,并且还 被提供到脉冲合成电路34。
[0034] 脉冲合成电路34将来自驱
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1