卫星多媒体数据接收装置的制作方法

文档序号:7970678阅读:348来源:国知局
专利名称:卫星多媒体数据接收装置的制作方法
技术领域
本实用新型涉及数据通信和处理技术,更具体地说,涉及一种基于DVB-S标准的卫星多媒体数据接收装置。
现有技术中,为了利用卫星传送多媒体数据信号,需对各种规格的多媒体数据进行接收和还原,同时也希望输出符合国际标准的数据格式,以便将之应用到例如宽带互联网访问、视频点播、远程教育、远程医疗购物及报刊发行等领域。而这些应用均需要高速率的数据传输作为支持。而现有设备中,有的设备速率低,如ADSL下行最高速率仅可达到8Mbps,而ISDN最高速率只能达到128Kbps,而且费用高,安装复杂,无法满足上述数据传输应用的需要。
本实用新型的目的是提供一种卫星多媒体数据接收装置,可接收宽带卫星传输信号,高速处理利用卫星信道传输的各种数据信号,同时具有宽带大、速率高(10M网卡可达7M,100M网卡可达25M)、费用低、安装简单等特点。
本实用新型的目的是这样实现的,构造一种卫星多媒体数据接收装置,包括一体化高频头单元、主解码单元、视频编码单元、音频编码单元、网络接口单元以及可编程逻辑单元和字库单元,所述一体化高频头单元、主解码单元、视频编码单元、音频编码单元通过I2C总线相连接进行信息传送和交换,所述可编程逻辑单元与所述网络接口单元、网络物理层单元和字库单元相连接并协调和控制它们工作,所述网络接口单元以及可编程逻辑单元和字库单元分别与所述主解码单元相连接进行信息传送,所述主解码单元将解码出的IP数据传送到网络接口芯片,再通过网络接口芯片中的LAN口物理层芯片将已解码的数据发送出去。
在上述按照本实用新型提供的卫星多媒体数据接收装置中,所述主解码单元中含有相互连通ARC CPU、解复用电路,音视频解码电路、主界面电路和ARC CPU,所述ARC CPU受控于具有自编下位机程序的快闪存储器。
在上述按照本实用新型提供的卫星多媒体数据接收装置中,所述主解码单元对来自一体化高频头单元的TS信号流由解复用电路进行解复用,再送到主解码单元中的解码CPU和MPEG2视音频解码电路,所述解码CPU在所述快闪存储器提供的自编下位机程序的控制下,从中恢复出高速IP数据送到所述主界面电路接口。
实施本实用新型提供的卫星多媒体数据接收装置,采用基于DVB的数字电视标准,将接收通过卫星传输的数字电视、数据流与常规ISP返回链路结合起来,从而可以实现在用户端提供数字电视、高速Internet浏览、高速数据下载、在线游玩及其他服务。通过利用IP OVER DVB系统的IP多点传送功能,信息可以同时以兆位速度传输到商用或家用计算机上,本装置可以设计成一种外置形式的产品,能更方便地与网卡通过交叉线相连,由于利用了通过天线接收卫星传输信号,并将其中的信号进行解码,分别从中还原分离出视频和音频信号,支持国际上符合DVB电视标准的任何数据,包括视频、音频和数据,同时具有用途广、可靠性高和成本低的特点。
以下结合附图和实施例,进一步说明本实用新型的特点,附图中

图1是本实用新型的卫星多媒体数据接收装置的逻辑结构示意框图;图2是本实用新型的卫星多媒体数据接收装置的软件结构示意图;图3是图1框图中主解码芯片MB87L2250部分的电路原理图;图4是图1框图中音、视频编码器电路;图5是图1框图中的一体化高频头部分电路原理图;图6是图1框图中LAN口主芯片、LAN口物理层芯片和可编程逻辑转换电路图;图7是图1框图中UART和字库单元示意图。
如图1所示,本实用新型的卫星多媒体数据接收装置内含I2C总线,其中直接连接在I2C总线上的单元模块包括含有高频头9可解调TS信号流的解调芯片8组成的一体化高频头单元,含有ARC CPU、视频编码器、PCM音频编码器等电路的主解码单元2,一体化高频头9通过天线接收卫星RF信号,产生IQ信号,送到QPSK解调芯片8进行Viterbi(一种容错编码标准)解码,卷积去交织、RS(Read-Solomen-一种容错编码标准)解码等信道解码过程,并在I2C总线控制下,解出TS信号流,该TS流经过解复用单元(DEMUX)后,送到ARC CPU和MPEG2视音频解码单元,在ARC CPU内,在FLASH存储器7提供的自编的下位机程序控制下,从中恢复出高速IP数据,此高速IP数据经ARC CPU的主机接口,在可编程逻辑芯片6的控制下,将IP数据送到网络接口单元4中的LAN口主芯片,再经过LAN口物理层芯片发送出去,在此过程中,上位机和下位机必须互相通讯,以便互相传递控制信息和控制参数,这种通讯过程的实现是通过自编的通讯控制逻辑和自编的上位机和下位机通讯控制程序完成。
可编程逻辑电路6可将字库单元5中的字发送到解码ARC CPU,通过ARC CPU作用后输出IP数据至主界面电路10(Host Interface),同时还可控制LAN口主芯片接收由Host Interface送来的IP数据,并通过LAN口物理层芯片发送出去,它在上位机、下位机通讯软件配合下,完成上位机与下位机之间的通讯。
在MPEG2视音频解码电路3中,将来自解复用单元的信号解码成视、音频信号分别送到视频编码器和PCM音频编码器,来产生视频信号和音频信号分别输出。
图2示出了新型卫星接收机数据接收装置的软件结构情况,上位机用户通上用户界面程序、上位机通讯应用程序、下位机通讯应用程序与下位机控制QPSK一体化高频头程序、下位机控制解复用程序、下位机解IP数据程序以及下位机控制MPEG2视音频解码、视频编码器、PCM音频编码器程序进行通讯。其中,下位机程序存储在图1,中的FLASH快闪存储器单元中。
图5所示是图1中一体化高频头部分的电路原理,该部分主要由型号为BS2F87HZ1170夏普(SHARP)一体化高频头和解调芯片电路组成。
图3所示是图1中主解码芯片MB87L2250部分的电路原理,该部分电路由型号为MB87L2250的主解码芯片和适配电路相组成。
图4所示是图1中音频/视频输出部分的电路原理,该部分主要由集成电路ADV7171和PCM1723和相适配的外围电路组成。
图6所示是LAN口主芯片,LAN口物理层芯片和可编程逻辑电路的电路原理,该部分电路主要由集成电路LAN91C100FD、AN83C183、XC9536和相适配的电路所组成。
图7所示是字库电路5和USRT的电路原理。
现代信息社会中,各种网络,特别是Internet网越来越普及,而本实用新型的装置提供了一种利用卫星信道,基于TCP/IP、UDP协议的高速接收各类数据、并且可满足同时收看符合DVB-S标准的高清晰度数字电视的要求。通过一个实验性装置可达到的具体技术指标如下1、符合IEEE802.3标准支持数据管道(Data Piping)数据流(Data Streaming)多协议封装(Multiprotocol Encapsulation)2、支持FTP、HTTP、SMTP协议3、支持IP单目(Unicast)接收、多目(Multicast)接收。
工作频率范围950MHz-2150MHz
权利要求1.一种卫星多媒体数据接收装置,其特征在于,包括一体化高频头单元(1)、主解码单元(2)、音视频编码单元(3)、网络接口单元(4)以及可编程逻辑单元(6)和字库单元(5),所述一体化高频头单元(1)、主解码单元(2)、音视频编码单元(3)通过I2C总线连接并进行信息传送和交换,所述可编程逻辑单元(6)与所述网络接口单元(4)、字库单元(5)相连接并协调和控制所述网络接口单元(4)和所述字库单元(5)工作,所述网络接口单元(4)以及所述可编程逻辑单元(6)和所述字库单元(5)还分别与所述主解码单元(2)连接,所述主解码单元(2)解码出的IP数据传送到所述网络接口单元(4),通过所述网络接口单元(4)中的LAN口物理层芯片将已解码的IP数据发送出去。
2.根据权利要求1所述卫星多媒体数据接收装置,其特征在于,所述一体化高频头单元(1)包括一体化高频头(9),与所述高频头(9)连接可解调出TS信号流的解调芯片电路(8)。
3.根据权利要求1所述卫星多媒体数据接收装置,其特征在于,所述主解码单元(2)中含有ARC CPU、解复用电路,音视频解码电路、主界面电路(10),所述主解码单元(2)在具有自编下位机程序的快闪存储器(7)控制下工作。
4.根据权利要求1或3所述卫星多媒体数据接收装置,其特征在于,所述主解码单元(2)对来自一体化高频头单元的TS信号流由解复用电路进行解复用,再送到所述主解码单元(2)中的ARC CPU和音视频解码电路,所述ARC CPU在所述存储器提供的自编下位机程序的控制下,从中恢复出高速IP数据送至所述主界面电路(10)中。
5.根据权利要求1或3所述卫星多媒体数据接收装置,其特征在于,所述主解码单元(2)由型号为MB87L2250的解码芯片和相适配的电路组成。
专利摘要一种卫星多媒体数据接收装置,包括通过I
文档编号H04B7/155GK2462622SQ0121491
公开日2001年11月28日 申请日期2001年1月10日 优先权日2001年1月10日
发明者袁明 申请人:深圳市同洲电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1