接收装置和方法、程序及接收系统的制作方法

文档序号:7756573阅读:169来源:国知局
专利名称:接收装置和方法、程序及接收系统的制作方法
技术领域
本发明涉及接收装置和方法、程序及接收系统,并且更具体地,涉及被配置来防止 输送流(transport stream)不被输出的时间段的接收装置和方法、程序及接收系统。
背景技术
近年来,被称为OFDM (正交频分复用)的调制方案被用于数字信号传输方案。在该 OFDM方案中,在传输频带中许多正交子载波被准备并且数据被分配给各个子载波的幅度和 相位,从而对这些子载波执行基于PSK (相移键控)或QAM(正交幅度调制)的数字调制。OFDM方案通常应用于受多径干扰的严重影响的地面数字广播。基于OFDM方案的 地面数字广播包括如下标准,例如,DVB-T(地面数字视频广播)和ISDB-T(地面综合业务 数字广播)。同时,DVB(数字视频广播)-T. 2正由ETSI (欧洲电信标准协会)建立作为下一 代地面数字广播,其在2009年8月5日在DVB主页URLhttp//www. dvb. org/technology/ standards/上搜索到的2008年9月1日的DVB蓝宝书A122 Rev. 1中的Frame structure channel coding and modulation for a second-generation digital terrestrial television broadcasting system(DVB-T2)中被公开,该文献在下面被称为非专利文献1。

发明内容
DVB-T. 2标准使用被称为M_PLP(多物理层管道)的方案。在该M-PLP方案中,数 据传输是通过具有从两个或更多个输送流(下面称为TS)中提取出的共同分组的被称为共 同PLP (物理层管道)的分组序列以及提取了共同分组的被称为数据PLP的分组序列来执 行的。然后,接收侧从共同PLP及数据PLP中重构一个TS。这里应当注意,接收侧通过使共同PLP与数据PLP同步来重构TS并输出重构的 TS ;然而,如果该输出的定时太早,则在下一帧到达之前重构的TS都被输出,从而使得可能 在TS输出时段期间造成无输出(non-output)时段。如果出现TS无输出时段,则由后续译码器进行的译码可能失败。因此,必须防止 出现TS无输出时段。因此,本发明处理上面提到的以及与相关技术的方法和装置相关联的其它问题, 并且通过提供被配置来防止TS无输出时段出现从而提供安全的译码操作的接收装置和方 法、程序及接收系统,可以解决所处理的问题。在实现本发明时,根据本发明第一实施例,提供了一种接收装置。该接收装置具 有缓冲器,被配置为存储由从一个输送流提取出的与另一输送流的分组共同的分组组成 的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于 在第一分组序列的分组与第二分组序列的分组之间建立同步之后经过了预定时间后读取 存储在缓冲器中的第一分组序列和第二分组序列的分组,由此从第一分组序列和第二分组 序列来重构一个输送流;以及输出装置,用于输出重构出的输送流。
在上述接收装置中,第一分组序列和第二分组序列是通过DVB-T. 2中的M-PLP从 多个TS生成的共同PLP和数据PLP。在上述接收装置中,在经过了从与FEF(未来扩展帧)相关联的信息获得的延迟时 间之后,读控制装置开始从缓冲器读取分组,从而重构输送流,该FEF具有与作为数据基于 DVB-T. 2被发送的单位的T2帧不同的结构。在上述接收装置中,在经过了从TTO(输出的时间)获得的延迟时间之后,读控制 装置开始从缓冲器读取分组,从而重构输送流,该TTO指示从布置在作为数据基于DVB-T. 2 被发送的单位的T2帧中的Pl符号的开始起到预定分组的输出为止的时间。在实现本发明时,根据本发明第一实施例,提供了一种用于接收装置的接收方法, 该接收装置具有用于存储由从一个TS提取出的与另一 TS的分组共同的分组组成的第一分 组序列的分组以及提取出了共同分组的第二分组序列的分组的缓冲器。该接收方法具有以 下步骤在分组之间同步之后经过了预定延迟时间后,从缓冲器读取第一分组序列和第二 分组序列的分组,由此从第一分组序列和第二分组序列来重构一个TS ;并且输出重构出的 TS。在实现本发明时,根据本发明第一实施例,提供了一种程序。该程序被配置为使得 用于控制如下设备的计算机执行下面的步骤,所述设备具有缓冲器,该缓冲器用于存储由 从一个TS提取出的与另一 TS的分组共同的分组组成的第一分组序列的分组以及提取出了 共同分组的第二分组序列的分组,这些步骤为在分组之间同步之后经过了预定延迟时间 后,从缓冲器读取第一分组序列和第二分组序列的分组,由此从第一分组序列和第二分组 序列来重构一个TS ;并且输出重构出的TS。在本发明的第一实施例中,由从一个TS提取出的与另一 TS的分组共同的分组组 成的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组被存储在缓冲器 中,在这些分组序列的分组之间同步之后经过了预定延迟时间后,存储在缓冲器中的第一 分组序列和第二分组序列被读出,从这些分组序列中重构出一个TS,并且该重构出的TS被 输出。在实现本发明时,根据本发明第二实施例,提供了一种接收系统。该接收系统具 有获取装置,用于经由传输路径获取信号;以及传输路径译码处理部件,被配置为对经由 传输路径获得的信号执行至少包括解调处理的传输路径译码处理。该传输路径译码处理部 件具有缓冲器,被配置为存储由从一个TS提取出的与另一TS的分组共同的分组组成的第 一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在第 一分组序列的分组与第二分组序列的分组之间建立同步之后经过了预定时间后读取存储 在缓冲器中的第一分组序列和第二分组序列的分组,由此从第一分组序列和第二分组序列 来重构一个TS ;以及输出装置,用于输出重构出的TS。在实现本发明时,根据本发明第三实施例,提供了一种接收系统。该接收系统具 有传输路径译码处理部件,被配置为对经由传输路径获得的信号执行至少包括解调处理 的传输路径译码处理;以及信息源译码处理部件,被配置为对已被执行了传输路径译码处 理的信号执行信息源译码处理,信息源译码处理至少包括对经压缩信息进行解压缩的处 理。该传输路径译码处理部件具有缓冲器,被配置为存储由从一个TS提取出的与另一TS 的分组共同的分组组成的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在第一分组序列的分组与第二分组序列的分组之间建立同步之后 经过了预定时间后读取存储在缓冲器中的第一分组序列和第二分组序列的分组,由此从第 一分组序列和第二分组序列来重构一个TS;以及输出装置,用于输出重构出的TS。在实现本发明时,根据本发明第四实施例,提供了一种接收系统。该接收系统具 有传输路径译码处理部件,被配置为对经由传输路径获得的信号执行至少包括解调处理 的传输路径译码处理;以及输出部件,被配置为基于被执行了传输路径译码处理的信号,输 出图像数据和音频数据中的至少一者。该传输路径译码处理部件具有缓冲器,被配置为存 储由从一个TS提取出的与另一 TS的分组共同的分组组成的第一分组序列的分组以及提取 出了共同分组的第二分组序列的分组;读控制装置,用于在第一分组序列的分组与第二分 组序列的分组之间建立同步之后经过了预定时间后读取存储在缓冲器中的第一分组序列 和第二分组序列的分组,由此从第一分组序列和第二分组序列来重构一个TS ;以及输出装 置,用于输出重构出的TS。在实现本发明时,根据本发明第五实施例,提供了一种接收系统。该接收系统具 有传输路径译码处理部件,被配置为对经由传输路径获得的信号执行至少包括解调处理 的传输路径译码处理;以及记录块,被配置为记录被执行了传输路径译码处理的信号。该传 输路径译码处理部件具有缓冲器,被配置为存储由从一个TS提取出的与另一 TS的分组共 同的分组组成的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控 制装置,用于在第一分组序列的分组与第二分组序列的分组之间建立同步之后经过了预定 时间后读取存储在缓冲器中的第一分组序列和第二分组序列的分组,由此从第一分组序列 和第二分组序列来重构一个TS;以及输出装置,用于输出重构出的TS。在本发明第二至第五实施例中,由从一个TS提取出的与另一 TS的分组共同的分 组组成的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组被存储在缓 冲器中,在这些分组序列的分组之间同步之后经过了预定延迟时间后,存储在缓冲器中的 第一分组序列和第二分组序列被读出,从这些分组序列中重构出一个TS,并且该重构出的 TS被输出。上述接收装置可以是独立单元或者组成一个单元的组件块。上述程序可以通过经由传输介质进行传输来提供或者通过记录到记录介质中来 提供。如所描述的并且根据本发明,可以无故障地执行译码。


图1是示出基于DVB-T. 2中的M-PLP的发送机和接收机的配置示例的概况的示 图;图2是示出被实施为本发明一个实施例的接收装置的配置示例的框图;图3是示出输出I/F的配置示例的框图;图4是示出发送侧的分组配置的示图;图5是示出发送侧上的共同PLP和数据PLP的配置示例的示图;图6是示出发送侧上的空分组删除模式中的共同PLP和数据PLP的配置示例的示 图7是示出接收侧上的共同PLP和数据PLP的配置示例的示图;图8是用于描述接收侧上的TS重构方法的示图;图9是用于描述接收侧上的TS重构方法的细节的示图;图IOA和图IOB是示出TS速率计算方法的示图;图11是用于描述缓冲器写入和读取定时的示图;图12A和12B是指示用于防止TS无输出时段的第一防止方法的时序图;图13A、13B和13C是指示用于防止TS无输出时段的第二防止方法的时序图;图14是指示解调处理的流程图;图15是示出被实施为本发明第一实施例的接收系统的配置示例的框图;图16是示出被实施为本发明第二实施例的接收系统的配置示例的框图;图17是示出被实施为本发明第三实施例的接收系统的配置示例的框图;以及图18是示出计算机的硬件配置示例的框图。
具体实施例方式将参考附图通过本发明的实施例来更详细的描述本发明。[整体配置概况]图1是示出M-PLP方案被用在DVB-T. 2中的情况中的发送机(Tx)和接收机(Rx) 的配置示例的概况的示图。如图1所示,当两个或更多个TS(附图中的TSl至TSN)以恒定比特速率被输入 时,发送机侧从组成这些TS的分组中提取出共同分组,以生成被称为共同PLP的分组序列 (附图中的TSPSC(CPLP))。另外,被提取了共同分组的TS提供分组序列(TSPS1 (PLPl)至 TSPSN(PLPN))。更具体而言,在发送机侧,从N个TS生成N个数据PLP和一个共同PLP。因此,对 于每个PLP,OFDM等调制方案和纠错编码率等可以以适应性方式来分配。应当注意,在本 实施例中,术语“PLP”表示共同PLP和数据PLP两者。还应注意,术语“共同PLP”和“数据 PLP”表示组成这些PLP中的每个PLP的各个分组。例如,在基于MPEG的TS (输送流)分组的情况中,两个或更多个数据PLP(附图中 的TSPSl (PLPl)至TSPSN(PLPN))包括诸如控制信息(如SDT (服务描述表)和EIT (事件 信息表))之类的相同信息,所以提取并发送作为共同PLP的这些共同信息可以防止传输效 率降低。另一方面,接收机侧通过诸如OFDM之类的解调来解调接收到的两个或更多个 数据PLP (附图中的TSPSl (PLPl)至TSPSN(PLPN))以及接收到的共同PLP (附图中的 TSPSC (CPLP)),并且随后仅提取所希望的PLP (附图中的TSPS2 (PLP2))以执行纠错处理,从 而重构出所希望的TS。例如,如图1所示,如果TSPS2(PLP2)已从TSPSl (PLPl)至TSPSN(PLPN)中被选择, 则通过将TSP2(PLP2)用作数据PLP并将TSPSC(CPLP)用作共同PLP来重构TS2。因此,提 取一个数据PLP和一个共同PLP允许重构TS,从而提供了提高接收的操作效率的优点。接下来,在接收机侧重构出的TS被输出给后面的译码器。该译码器对TS中包括 的经编码数据进行MPEG译码,并且输出得到的图像和音频数据。
如上所述,在M-PLP方案被用在DVB-T. 2中的情况中,发送机侧(Tx)从N个TS生 成N个数据PLP和一个共同PLP,并且发送所生成的数据PLP和共同PLP,并且接收机侧(Rx) 从所希望的数据PLP和一个共同PLP中重构(或再生)出所希望的TS。[接收装置的配置示例]图2是示出被实施为本发明一个实施例的接收装置的配置示例的示图。应当注意,参考图2,接收装置1等同于图1所示的接收机(Rx)并且发送装置2等 同于图1中的发送机(Tx)。图2所示的接收装置1接收从发送装置2发送来的数字广播信号。该信号提供了 通过对PLP执行诸如纠错和OFDM调制之类的处理而获得的OFDM信号,所述PLP是通过利 用被制定为下一代地面数字广播标准的DVB-T. 2所采用的M-PLP方案从TS中生成的。更具体而言,诸如广播站之类的发送装置2例如经由传输路径发送数字广播的 OFDM信号。接收装置1接收来自发送装置2的OFDM信号,对接收到的OFDM信号执行包括 解调和纠错在内的传输路径译码处理,并且将得到的译码数据输出给后面的处理级。在图2所示的示例中,接收装置1由天线11、获取部件12、传输路径译码处理部件 13、译码器14和输出部件15构成。天线11接收从发送装置2经由传输路径发送来的OFDM信号,并将接收到的OFDM 信号提供给获取部件12。例如由STB(机顶盒)构成的获取部件12将由天线11接收到的OFDM信号(或 RF(射频)信号)频率转换为IF(中频)信号,将IF信号提供给传输路径译码处理部件13。传输路径译码处理部件13对从获取部件12提供来的OFDM信号执行例如解调和 纠错之类的必要处理,以从得到的PLP来重构TS,并且将重构出的TS提供给译码器14。S卩,传输路径译码处理部件13由解调单元21、纠错单元22和输出I/F(接口)23 构成。解调单元21对从获取部件12提供来的OFDM信号进行解调并且将所希望的数据 PLP和一个共同PLP作为得到的解调信号输出给纠错单元22。另外,解调单元21获取通过 解调处理获得的与FEF(未来扩展帧)相关联的信息以及后面将描述的诸如N_TI等之类的 用于计算延迟时间的信息(下面称为延迟时间计算信息),将所获得的信息提供给输出I/ F23。应当注意,FEF表示具有与作为在DVB-T. 2中发送数据的单位的T2帧不同结构 的帧。该结构将在未来被确定。对于与该FEF相关联的信息,指示FEF长度的FEF_Length 和指示FEF排列间隔的FEFJnterval被获取。N_TI表示指示T2帧中的时间交织(time interleave)的数目的信息。更具体而言,T2帧和FEF各自具有被称为Pl的前导信号。该前导信号包含判断对 象帧是T2帧还是FEF的信息以及诸如解调之类的对OFDM信号的处理所需的信息。此外, T2帧包含被称为P2的前导信号。该P2除了包含T2帧的解调所需的信息以外还包含诸如 FEF_Length 和 FEF_Interval 之类的 FEF 信息。因此,如果T2帧和FEF被复用在一起,则解调单元21从T2帧检测P2以获取包含 在该P2中的FEF信息,并将所获得的FEF信号作为延迟时间计算信息提供给输出I/F 23。 另外,解调单元21从前导信号中获取N_TI,并将T_TI作为延迟时间计算信息提供给输出I/F 23。纠错单元22对作为从解调单元21获得的解调信号的PLP执行预定纠错处理,并 将得到的PLP输出给输出I/F 23。应当注意,发送装置2通过MPEG (运动图像专家组)来对诸如程序图像和音频数 据之类的数据进行编码,并且将从由包括该MPEG编码数据的TS分组构成的TS中生成的 PLP作为OFDM信号来发送。另外,发送装置2将PLP编码为RS (里德-索罗门)码或LDPC (低密度奇偶校验) 码来作为针对传输路径上出现的错误的措施。因此,纠错单元22执行对这些码进行译码的 处理来作为纠错处理。输出I/F 23从自纠错单元22提供来的PLP中重构TS,并且将重构出的TS以预定 速率(下面称为TS速率)输出到外面。更具体而言,基于从解调单元21提供来的延迟时间计算信息以及从纠错单元22 提供来的PLP,输出I/F 23获取共同PLP和数据PLP之间的同步与TS重构的开始之间的预 定延迟时间。接下来,输出I/F 23在共同PLP和数据PLP之间同步之后不立即开始TS重 构,而是在该预定延迟时间过去之后重构TS,并根据TS速率将重构出的TS提供给译码器 14。后面将参考图3描述输出I/F 23的配置细节。译码器14对包含在从输出I/F 23提供来的TS中的经编码的数据进行MPEG译码, 并将得到的图像和音频数据提供给输出部件15。由例如显示监视器和扬声器构成的输出部件15根据从译码器14提供来的图像和 音频数据来显示图像并输出声音。接收装置1被如上所述那样配置。[输出I/F的详细配置示例]图3示出了图2所示的输出I/F 23的配置示例。在图3所示的示例中,输出I/F 23由缓冲器31、写控制块32、读速率计算块33和 读控制块34构成。从纠错单元22提供来的PLP (共同PLP和数据PLP)被提供给缓冲器31、写控制块 32、读速率计算块33和读控制块34。缓冲器31在写控制块32进行的写控制下依次存储从纠错单元22提供来的PLP。 另外,缓冲器31在读控制块34进行的读控制下读取所存储的PLP以重构TS,并将重构出的 TS输出给译码器14。基于从纠错单元22提供来的PLP,写控制块32对缓冲器31执行写地址控制,从而 将PLP存储在缓冲器31中。基于从纠错单元22提供来的PLP,读速率计算块33计算TS速率并将所获得的TS 速率提供给读控制块34。后面将参考图IOA和IOB描述由读速率计算块33执行的TS速率 计算的细节。除了来自纠错单元22的PLP以及来自读速率计算块33的TS速率以外,延迟时间 计算信息也从图2所示的解调单元21被提供给读控制块34。根据从读速率计算块33提供来的TS速率,读控制块34对缓冲器31执行读地址 控制,以使得将要从自缓冲器31读取的PLP中重构出的TS被输出。
另外,基于从纠错单元22提供来的PLP和从解调单元21提供来的延迟时间计算 信息,读控制块34针对存储在缓冲器31中的共同PLP和数据PLP检测经过了读定时同步 的共同PLP和数据PLP的组合,并且随后获取直到开始读取为止的预定延迟时间。因此,在检测到进行了读定时同步的共同PLP和数据PLP之后经过预定延迟时间 之后,读控制块34开始读取这些PLP,并且根据TS速率将通过该读取重构出的TS提供给译 码器14。应当注意,后面将参考图11至图13C描述由写控制块32和读控制块34执行的操 作的细节。[发送装置进行的处理]下面将参考图4至图13C详细描述将在接收装置1与发送装置2之间执行的发送 和接收处理。首先,参考图4至图6描述由发送装置2执行的处理。然后,参考图7至图 13C描述由接收装置1执行的处理。应当注意,在下面对发送和接收处理的描述中,为了简化描述,假设TSl至TS4的 4个TS被输入到发送装置2,由这些TS生成的PLP被纠错并被进行OFDM调制,并且得到的 PLP被发送给接收装置1。如图4所示,与TSl至TS4相对应的五个框各自指示一分组。在本实施例中,组成 这些TS中的每个TS的TS分组被划分为三类TS分组、空分组(null packet)和共同分组。应当注意,TS分组是其中提供了用于提供诸如经MPEG编码的数据之类的服务(附 图中所示的服务1至服务4)的数据的分组。空分组表示用于调节的数据,该数据被发送以 使得当没有数据从发送侧被发送时,从发送侧输出的信息量保持恒定。例如,MPEG指定的 空分组是这样的分组每个TS分组的前四个字节为0X47、0X1F、0XFF和OxlF ;对于有效载 荷,例如采用全1。共同分组是其中所存储的数据为两个或更多个TS共有的分组。例如,在MPEG情 况中,诸如上述的SDT和EIT之类的控制信息是这种共同分组。S卩,在图4所示的示例中,在组成TSl至TS4中的每个TS的五个分组中,从图中左 边起的第三个分组是共同分组。这些共同分组包含相同的信息,所以这些共同分组被提取 为共同PLP,如图5所示。更具体而言,在图4所示的TSl至TS4中,如果存在共同分组,则共同分组被提取 为如图5所示的共同PLP,并且被提取出的共同分组由空分组取代。然后,共同分组被提取 出的每个TS变成了被称为数据PLP的序列;S卩,TS分别变成数据PLPl至数据PLP4。如果发送装置2以被称为空分组删除的模式操作,则空分组在被称为1字节 DNP(被删除的空分组)的信令中被发送。例如,对于图5所示的数据PLP1,从图中左边起的第二和第三分组为空分组;如果 两个空分组连续,则这些空分组由具有值2的1字节信号取代,如图6所示。即,DNP值与 连续空分组的数目相对应;例如,对于图5所示的数据PLP3,从图中左边起的第三和第五分 组为独立的空分组,所以这些空分组各自被具有值1的1字节信号取代。如上所述,用1字节DNP取代空分组提供了这样的状态其中,图5所示的数据 PLPl至数据PLP4变成图6所示的。因而,在发送装置2中,数据PLPl至数据PLP4以及共 同PLP已被生成。
因此,在发送装置2中,从四个TS生成四个数据PLP和一个共同PLP并且对这五 个信号执行诸如纠错和OFDM调制之类的预定处理,得到的OFDM信号被发送给接收装置1。[接收装置进行的处理]下面参考图7至图13C描述由接收装置1执行的处理。应当注意,如上所述,假设在根据发送装置2进行的处理对图6所示的数据PLPl 至PLP4和共同PLP进行的纠错和OFDM调制处理中,OFDM信号已被处理。在接收装置1中,从发送装置2经由预定传输路径发送来的OFDM信号被接收,以 由解调单元21按诸如OFDM解调之类的预定方式处理,从而提供与图6所示的数据PLPl至 PLP4和共同PLP相对应的图7所示的数据PLPl至PLP4和共同PLP。然后,如果例如服务 2通过用户操作被选择,则数据PLP2从数据PLPl至数据PLP4中被提取出并且提取出的数 据PLP2和共同PLP由纠错单元22以诸如纠错之类的预定方式进行处理,得到的信号被输 出给输出I/F 23。更具体而言,仅与数据PLP2相对应的共同PLP2和数据PLP2(两者都被图7所示 的粗线围绕)被输入到输出I/F 23。然后,如图8所示,对于被输入的数据PLP 2和共同 PLP,输出I/F 23用布置在相应的共同PLP中的共同分组来取代布置在数据PLP2中的空分 组。因此,如图8所示,与图4所示的TS2类似的原始TS2被重构出。图9示出了用于描述将被输入到输出I/F 23的所希望的数据PLP (数据PLP2)和 共同PLP以及将从输出I/F 23输出的TS的细节。如图9所示,将被输入到输出I/F 23的数据PLP和共同PLP以TS分组为单位被 附加了被称为DNP和ISSY(输入流同步器)的信息。该ISSY包括诸如ISCR(输入流时间参考)、BUFS (缓冲器大小)或TTO (Time to Output,输出的时间)之类的信息。ISCR是指示在发送每个TS分组时在发送装置2—侧所 添加的时间戳的信息。BUFS是指示PLP所需的缓冲器大小的信息。参考该信息,接收装置 1能够确定缓冲器面积。TTO是指示从对TS分组执行处理的T2帧中所布置的Pl符号的开始起到该TS分 组的输出为止的时间的信息。DNP是在如上所述的空分组删除模式中添加的信息,在空分组删除模式中,连续的 空分组信号被发送,其中连续的数目是一个字节。例如,对于接收装置1,如果DNP = 3,则 可以利用彼此连续的三个空分组来重构原始分组序列。利用从PLP获得的这些信息项,输出I/F 23从数据PLP和共同PLP检测两个经同 步的分组的组合,从而通过使数据PLP和共同PLP的定时相匹配来提供同步。更具体而言,在输出I/F 23中,读速率计算块33通过利用添加到数据PLP的DNP 以读取添加到TS分组的ISCR,来将数据PLP重构为原始分组序列,从而通过下面的公式 (1)获得TS输出速率(或TS速率)。
权利要求
1.一种接收装置,包括缓冲器,被配置为存储由从一个输送流提取出的与另一输送流的分组共同的分组组成 的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在所述第一分组序列的分组与所述第二分组序列的分组之间建立同 步之后经过了预定时间后读取存储在所述缓冲器中的所述第一分组序列和所述第二分组 序列的分组,由此从所述第一分组序列和所述第二分组序列来重构一个输送流;以及输出装置,用于输出重构出的输送流。
2.根据权利要求1所述的接收装置,其中,所述第一分组序列和所述第二分组序列是 通过地面数字视频广播2中的多物理层管道从多个输送流生成的共同物理层管道和数据物理层管道。
3.根据权利要求1所述的接收装置,其中,在经过了从与未来扩展帧相关联的信息获 得的延迟时间之后,所述读控制装置开始从所述缓冲器读取分组,从而重构所述输送流,所 述未来扩展帧具有与作为数据基于地面数字视频广播2被发送的单位的T2帧不同的结构。
4.根据权利要求1所述的接收装置,其中,在经过了从输出的时间获得的延迟时间之 后,所述读控制装置开始从所述缓冲器读取分组,从而重构所述输送流,所述输出的时间指 示从布置在作为数据基于地面数字视频广播2被发送的单位的T2帧中的Pl符号的开始起 到预定分组的输出为止的时间。
5.一种用于接收装置的接收方法,所述接收装置具有用于存储由从一个输送流提取出 的与另一输送流的分组共同的分组组成的第一分组序列的分组以及提取出了共同分组的 第二分组序列的分组的缓冲器,所述接收方法包括以下步骤在分组之间同步之后经过了预定延迟时间后,从所述缓冲器读取所述第一分组序列和 所述第二分组序列的分组,由此从所述第一分组序列和所述第二分组序列来重构一个输送 流;以及输出重构出的输送流。
6.一种被配置为使得用于控制如下设备的计算机执行如下步骤的程序,所述设备具有 缓冲器,所述缓冲器用于存储由从一个输送流提取出的与另一输送流的分组共同的分组组 成的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组,所述步骤为在分组之间同步之后经过了预定延迟时间后,从所述缓冲器读取所述第一分组序列和 所述第二分组序列的分组,由此从所述第一分组序列和所述第二分组序列来重构一个输送 流;以及输出重构出的输送流。
7.一种接收系统,包括获取装置,用于经由传输路径获取信号;以及传输路径译码处理部件,被配置为对经由所述传输路径获得的信号执行至少包括解调 处理的传输路径译码处理,所述传输路径译码处理部件具有缓冲器,被配置为存储由从一个输送流提取出的与另一输送流的分组共同的分组组成 的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在所述第一分组序列的分组与所述第二分组序列的分组之间建立同步之后经过了预定时间后读取存储在所述缓冲器中的所述第一分组序列和所述第二分组 序列的分组,由此从所述第一分组序列和所述第二分组序列来重构一个输送流;以及 输出装置,用于输出重构出的输送流。
8.一种接收系统,包括传输路径译码处理部件,被配置为对经由传输路径获得的信号执行至少包括解调处理 的传输路径译码处理;以及信息源译码处理部件,被配置为对已被执行了所述传输路径译码处理的信号执行信息 源译码处理,所述信息源译码处理至少包括对经压缩信息进行解压缩的处理, 所述传输路径译码处理部件具有缓冲器,被配置为存储由从一个输送流提取出的与另一输送流的分组共同的分组组成 的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在所述第一分组序列的分组与所述第二分组序列的分组之间建立同 步之后经过了预定时间后读取存储在所述缓冲器中的所述第一分组序列和所述第二分组 序列的分组,由此从所述第一分组序列和所述第二分组序列来重构一个输送流;以及 输出装置,用于输出重构出的输送流。
9.一种接收系统,包括传输路径译码处理部件,被配置为对经由传输路径获得的信号执行至少包括解调处理 的传输路径译码处理;以及输出部件,被配置为基于被执行了所述传输路径译码处理的信号,输出图像数据和音 频数据中的至少一者,所述传输路径译码处理部件具有缓冲器,被配置为存储由从一个输送流提取出的与另一输送流的分组共同的分组组成 的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在所述第一分组序列的分组与所述第二分组序列的分组之间建立同 步之后经过了预定时间后读取存储在所述缓冲器中的所述第一分组序列和所述第二分组 序列的分组,由此从所述第一分组序列和所述第二分组序列来重构一个输送流;以及 输出装置,用于输出重构出的输送流。
10.一种接收系统,包括传输路径译码处理部件,被配置为对经由传输路径获得的信号执行至少包括解调处理 的传输路径译码处理;以及记录块,被配置为记录被执行了所述传输路径译码处理的信号, 所述传输路径译码处理部件具有缓冲器,被配置为存储由从一个输送流提取出的与另一输送流的分组共同的分组组成 的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在所述第一分组序列的分组与所述第二分组序列的分组之间建立同 步之后经过了预定时间后读取存储在所述缓冲器中的所述第一分组序列和所述第二分组 序列的分组,由此从所述第一分组序列和所述第二分组序列来重构一个输送流;以及 输出装置,用于输出重构出的输送流。
全文摘要
本发明公开了接收装置和方法、程序及接收系统。这里公开了一种接收装置,该装置包括缓冲器,被配置为存储由从一个输送流提取出的与另一输送流的分组共同的分组组成的第一分组序列的分组以及提取出了共同分组的第二分组序列的分组;读控制装置,用于在第一分组序列的分组与第二分组序列的分组之间建立同步之后经过了预定时间后读取存储在缓冲器中的第一分组序列和第二分组序列的分组,由此从第一分组序列和第二分组序列重构一个输送流;以及输出装置,用于输出重构出的输送流。
文档编号H04N21/4385GK101998159SQ201010251019
公开日2011年3月30日 申请日期2010年8月9日 优先权日2009年8月14日
发明者冈田谕志, 横川峰志 申请人:索尼公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1