发送和接收数字信息的方法及相应的收发器设备的制作方法

文档序号:7999497阅读:195来源:国知局
发送和接收数字信息的方法及相应的收发器设备的制作方法
【专利摘要】本发明的实施例提供了发送和接收数字信息的方法及相应的收发器设备。信息位和奇偶校验位在微控制器内被加密并在总线上被发送至收发器头,该收发器头从在总线上接收的加密的奇偶校验位和加密的信息位形成将在信道上发送的帧。
【专利说明】发送和接收数字信息的方法及相应的收发器设备
【技术领域】
[0001]本发明涉及来自和/或去往收发器设备的信息的传输,具体涉及例如在近场通信领域——更为本领域技术人员所知的名称是“NFC” (近场通信)——中的无线电收发器设备或无线电头,并且尤其但并不唯一地当此信息以加密形式发送吋。
【背景技术】
[0002]近场通信(NFC)是无线连接技木,其允许电子设备(例如非接触智能芯片和阅读器)之间的短距离通信。NFC技术可以特别适合连接任何类型的用户设备并且允许快速且容易的通信。。
[0003]在NFC技术可用的协议中,存在被定义在IS0-14443标准中的A型和B型协议。在NFC技术中,信息的传输通常以帧的形式进行,就像例如IS0-14443标准的A型协议中的情
况一祥。
[0004]交換的帧包括数据位和奇偶校验位。传统上,在发送吋,奇偶校验位由收发器头从实际需要在传输信道上被发送的数据位、并且使用预先确定的计算规则来计算,该计算规则通常特定于所使用的传输标准。在接收时,由收发器头通过使用计算规则来执行从所接收的数据位中计算这些奇偶校验位,并且继而执行对这些计算得到的奇偶校验位和提取自所接收的帧中的奇偶校验位的比较,来校验所接收的奇偶校验位。
[0005]此外,还存在也使用传输帧的通信协议,但是其中数据被加密。而且,奇偶校验位不是从实际上将被发送的加密数据位、而是从非加密数据位中计算得到,然后如此计算得到的奇偶校验位才被加密。
[0006]尽管存在对奇偶校验位的这种特定的计算和这种加密,这些协议中的一些还是保留与IS0-14443的兼容性,尤其是在传输帧的结构的级别。例如对于以其注册商号MIFARE?所公知的通信协议就是这样的情況。关于该协议的信息在由NXP半导体公司发表的题为 “AN10833, MIFARE type identification procedure” rev3.2, 2011 年 8 月29日,018432的文档中公开。关于该协议的其他细节例如由Michael Silbermann的题为“Security Analysis of Contactless Payment Systems in Practice,,2009年 11 月 2 日,Ruhr- Universitat Bochum 的文档中提供。
[0007]使用此类加密的传输协议与使用常规的收发器头不兼容,尤其是因为奇偶校验位的特定计算和加密。因此,有必要开发特定收发器头,其合并加密/解密算法,以及特定于此类传输协议的奇偶校验位的计算和校验。
[0008]此外,将被发送的数据信息通常由主微控制器生成,并且以纯文本在总线上发送至收发器头,其表现出关于安全性的弱点。

【发明内容】

[0009]根据实现方式和实施例,提供ー种例如根据MIF ARE?切、议发送和接收加密信息和加密的奇偶校验位的方法,具有增强的安全性并且可用于具有与非加密的信息的传输和接收兼容的常规结构的收发器头。
[0010]根据一方面,提供ー种由集成收发器设备发送信息的方法,收发器设备例如能够封装将以帧的形式被发送的信息的无线电收发器头,该帧包含分别跟有奇偶校验位的将被发送的信息的位块。集成收发器设备包含从实际发送的信息位中计算奇偶校验位的功能。
[0011]根据该方面的一般特征,集成收发器设备被连接总线连接至另ー集成设备,例如,主微控制器。该方法包括:将集成收发器设备和另ー集成设备设置成第一状态,在另ー集成设备中包括生成将被发送的信息、对该信息的加密以及从非加密的信息中生成加密的奇偶校验位、例如根据MIFARE?协议的加密的信息位和加密的奇偶校验位在总线上的传输、对计算奇偶校验位的功能的解激活。在集成收发器设备内,该方法包括从在总线上接收的加密的信息位和加密的奇偶校验位生成帧。
[0012]因此,根据该方面,对信息的加密以及对加密的奇偶校验位的生成在主微控制器内实现(加密/解密算法例如被存储在微控制器的受保护的只读存储器中),其允许在连接总线上的加密传输。此外,受制于对收发器头内计算奇偶校验位功能的解激活,可能会使用常规结构的收发器头,其在这ー配置(其中计算奇偶校验位的功能被解激活)中不用于计算奇偶校验位,而用于根据预定格式将在总线上接收的加密信息和加密的奇偶校验位封装入传输帧内,该预定格式例如符合IS0-14443标准。
[0013]根据另一方面,提供ー种由集成收发器设备(例如无线电类型)接收信息的方法,所接收的信息被封装成帧的形式,帧包含分别跟随有奇偶校验位的信息位块。集成收发器设备可以包含从实际接收的信息位计算奇偶校验位的功能
[0014]根据该方面的一般特征,集成收发器设备被连接总线连接至另ー集成设备,例如主微控制器。所接收的信息和数据位例如根据MIRARE?协议被加密,并且该方法包含将集成收发器设备和另ー集成设备设置成第一状态,包括对计算奇偶校验位功能的解激活、在集成收发器设备内从帧中提取加密的信息位和加密的奇偶校验位、在总线上对加密的信息位和加密的奇偶校验位的传输;以及在另ー集成设备内,对该信息的解密以及从非加密的信息位中校验加密的奇偶校验位。
[0015]因此,根据该方面,对信息的解密和对加密的奇偶校验位的校验在主微控制器内执行,其允许在连接总线上的加密传输。此外,此处再次说明,受制于对收发器头内计算奇偶校验位的功能的解激活,可能会使用常规结构的收发器头,其在这样的配置中(其中计算奇偶校验位的功能被解激活)不用于校验所接收的奇偶校验位,而仅用于从所接收的帧中提取加密的信息位和加密的奇偶校验位,并且将它们在连接总线上发送至主微控制器。
[0016]尽管可能以任何方式将加密的信息位和加密的奇偶校验位在总线上发送,但是将加密的信息位以分别被分隔的位组或奇偶校验组隔开的连续位组的形式在总线上发送,会特别有利,尤其是便于硬件实施和解译。与每个组位相关联的加密的奇偶校验位然后被包含在跟随位组的奇偶校验组内。
[0017]位组和分隔的位组优选是字节,这使得在不执行数据压缩的情况下使用具有常规的8位中央处理单元的微控制器成为可能。这在计算的时间方面尤其有利,因为此类数据压缩使用更多数目的计算周期。
[0018]此外,被包含在分隔的组中的加密的奇偶校验位有利地是分隔组的符号位或最高有效位,这使得非常容易地确定其逻辑值成为可能。[0019]当从实际在传输信道(例如无线电信道)上发送的加密或非加密的信息位以常规方式来计算奇偶校验位时,也可能使收发器头以完全常规的方式操作。实际上,继而重新激活收发器设备内的计算奇偶校验位的功能是适当的。
[0020]更确切地,根据一个实施例,发送方法还包括将集成收发器设备和另一集成设备设置成第二状态(对应于收发器设备的第二操作模式或第二配置),包括在例如主微控制器的另一集成设备内对将被发送的信息的生成、在总线上对生成的信息位的传输、对计算奇偶校验位的功能的激活;以及在集成收发器设备内,从在总线上接收的信息位中以及从被该功能从这些接收的位中计算得到的奇偶校验位中生成帧。
[0021]相似地,在接收时,根据一个实施,该方法还包括将集成收发器设备设置成第二状态(对应于收发器设备的第二配置),包括对计算奇偶校验位的功能的激活、在集成收发器设备内从帧中对信息位和奇偶校验位的提取、使用计算奇偶校验位的功能对奇偶校验位的校验以及在总线上对信息位和校验过的奇偶校验位或奇偶错误指示的传输。
[0022]根据另一方面,提供一种集成收发器设备,例如形成无线电收发器头,能够以包含分别跟随有奇偶校验位的信息位块的帧的形式封装将被发送的信息,并且能够从所接收的帧提取接收的信息位和接收的奇偶校验位。
[0023]根据该方面的一般特征,集成收发器设备包括:输入/输出端口 ;从实际发送或接收的信息位计算奇偶校验位的计算装置或计算电路、其具有第一状态(对应于收发器设备的第一操作模式或第一配置),在该第一状态中它们被解激活;以及处理装置或处理器,被配置以便于当计算装置处于它们的第一状态时,在输入/输出端口上接收加密的信息位、从在总线上接收的加密的信息位和加密的奇偶校验位生成帧,从所接收的帧中提取加密的信息位和加密的奇偶校验位,并将它们递送至输入/输出端口。
[0024]根据实施例,加密的信息位以分别被分隔的位组或奇偶校验组(例如字节)分隔开的连续位组(例如字节)的形式由输入/输出端口接收或被传送至输入/输出端口,并且与每个位组相关联的加密的奇偶校验位被包含在跟随位组的奇偶校验组。该奇偶校验位优选地位于奇偶校验组的最闻有效位。
[0025]根据实施例,奇偶校验位的计算装置有第二状态(对应于收发器设备的第二操作模式或第二配置),其中它们被激活,并且处理装置被配置以便当计算装置处于它们的第二状态时,在输入/输出端口上接收信息位,从计算装置计算得到的奇偶校验位和信息位生成帧,从所接收的帧中提取信息位和奇偶校验位,使用计算奇偶校验位的功能来校验奇偶校验位并且将信息位和已校验的奇偶校验位或奇偶错误指示递送至输入/输出端口。
[0026]根据另一方面,提供一种系统,包含如以上定义的集成收发器设备和例如主微控制器的另一集成设备,其具有由连接总线连接至集成收发器设备的输入/输出端口的输入/输出端口,另一集成设备包含处理装置,该处理装置被配置成当奇偶校验位计算装置处于它们的第一状态时,从非加密的信息位生成并加密将被发送的信息和奇偶校验位、在连接总线上发送加密信息和加密的奇偶校验位、接收来自连接总线的加密的信息位和加密的奇偶校验位并校验加密的奇偶校验位。
[0027]根据实施例,另一集成设备包含控制装置或控制器,被配置成发送控制信号至集成收发器设备,例如特定的控制帧,以将奇偶校验位计算装置设置成它们的第一状态或第二状态,即将收发器设备设置成它的第一或第二操作状态(第一或第二配置)。【专利附图】

【附图说明】
[0028]本发明的其他优点和特征将在仔细阅读【具体实施方式】和附图之后变得明显,该【具体实施方式】绝不意味着限制。其中:
[0029]图1是根据本发明的系统的示意框图。
[0030]图2是如图1所示第一集成设备的更详细的示意方框。
[0031]图3是根据本发明的方法的流程图。
[0032]图4是图3中图示的方法所使用的帧的示意图。
[0033]图5是图4的帧内的字节的示意图。
[0034]图6是根据本发明使用的帧结构的示意图。
[0035]图7是根据本发明的方法的流程图。
[0036]图8是根据本发明的方法的另一流程图。
[0037]图9是根据本发明使用的另一帧结构的示意图。
[0038]图10是根据本发明的方法的又一流程图。
[0039]图11是根据本发明的方法的再一流程图。
【具体实施方式】
[0040]图1中,引用SYS表示包括第一集成设备DISl和第二集成设备DIS2的系统。设备DISl和DIS2在该情况下是分隔的集成电路或芯片,能够在连接总线BS上交换信息。
[0041]在此处描述的示例中,设备DISl是无线电收发器设备,配备有天线ANT并能够发送和/或接收传输信道CH上的信息,该传输信道CH在该情况下是无线电传输信道。
[0042]在传输信道CH上发送的信息以包含分别跟随有奇偶校验位的所述信息的位块的帧的形式发送。这些帧,在它们的结构上,可以例如符合在IS0-14443A标准中描述的帧。系统SYS因此能够根据NFC技术与另一设备进行会话。
[0043]另一集成设备DIS2例如是主微控制器,例如NFC微控制器,生产为芯片形式,独立于DISl芯片。在此所述的示例中,微控制器DIS2是具有常规的8位中央处理单元UC的微控制器,其与各种存储器相关联,其中之一就是程序存储器MM。
[0044]此外,在此所述的示例中,微控制器DIS2也包含附加的存储器MMP,在该情况下是受保护的存储器,该存储器包含用于对将被发送的信息进行加密/解密的算法和用于计算奇偶校验位和对这些奇偶校验位进行加密的算法。
[0045]作为变化,用于对将被发送的信息加密/解密的算法和用于计算奇偶校验位和对这些奇偶校验位进行加密的算法可以由合并于微控制器中的硬连线逻辑模块实施。
[0046]用于加密/解密和用于对奇偶校验位进行计算和加密的该算法例如可以是实施MIF ARE?传输协议的算法。这样一来,也可以使用任何其他形式的、提供并非从实际在信道CH上发送的位而是从非加密的位来计算奇偶校验位的加密算法。
[0047]尽管例如根据IS0-14443标准,每个发送的字节跟有用于检测传输错误的奇偶校验位,并从被发送的字节中计算得到,但是在MIF ARE?协议中的奇偶校验位,如上文提到的Michael Silbermann的文件中作为示例描述的一样,是从非加密的信息位(以英文单词“纯文本”为本领域技术人员公知)中计算得到。然后这些计算得到的奇偶校验位另外被加密。更确切地,与字节N相关联的奇偶校验位能够被利用与加密随后的字节N+1的第一位所使用的密匙相同的密匙来加密。
[0048]除刚刚描述的装置或电路之外,设备DIS2还包括带有总线B S的接口 INT2,总线BS例如可以是SP1、12C、UART总线。
[0049]无线电收发器头DISl具有常规的收发器头结构,例如,与IS0-14443A或B标准兼容,或与IS0-15693或IS0-18092标准兼容,关于奇偶校验位的计算的装置的激活和解激活,会有较少的结构例外,其将在下文被详细处理。
[0050]现在更特别地参照图2,能够看出,收发器头DISl包含带有连接总线BS的输入/输出端口或接口 INTl以及与天线ANT相连的无线电级ETRF。无线电级ETRF的结构本身是常规且公知的,并且尤其包含帧调制/解调装置或电路,以及本地振荡器,使得调整传输信道CH上的载波频率成为可能。
[0051]设备DISl还包含帧控制器CLT,其包含奇偶校验位的计算电路或计算装置MCL,被配置成根据预定的逻辑函数(例如IS0-14443标准定义的函数)来计算奇偶校验位。
[0052]帧控制器CLT还包含处理器或处理装置,能够在传输期间将信息位和奇偶校验位封装在具有与由使用的传输标准所提供的结构相兼容的结构的帧中;并且能够在接收期间提取信息位和奇偶校验位并可能对它们进行校验。设备DISl还常规地包含供电管理模块PCM。
[0053]此外,在图2中能够看到,计算装置MCL可以被例如由微控制器DIS2发送的控制信号SC激活或解激活。该控制信号SC可以由特定的控制帧形成。
[0054]实际上,对计算装置MCL的激活或解激活对应于收发器头DISl的第一或第二操作模式,即对应于该收发器头的第一或第二配置。
[0055]更确切地,当计算装置MCL被激活时,对应于头DISl的第二操作状态,后者以完全常规方式行为,并且将尤其例如根据IS0-14443标准,从实际发送或接收的信息位中计算并校验奇偶校验位,对此下文将有更详细的描述。
[0056]另一方面,当计算装置MCL被解激活时,对应于头DISl的第一操作模式,在发送期间,帧控制器的处理装置MT将仅从在连接总线BS上所接收的加密的奇偶校验位和加密的信息位来生成例如与IS0-14443标准兼容的帧。在接收期间,处理装置将不校验所接收的加密的奇偶校验位,而将仅从所接收的帧中提取加密信息和加密的奇偶校验位,并经由接口 INTl在连接总线BS上将它们发送至微控制器DIS2,该微控制器DIS2将会执行对信息和奇偶校验位的解密和对它们的校验。
[0057]应当适当注意,该结构改变(对奇偶校验位的计算装置的激活或解激活)可以通过对帧控制器的程序存储器所包含的执行程序进行修改来非常简单地实现。
[0058]现在将参照图3的流程图来根据实施例图示方法的第一实施。
[0059]此处假设主微控制器DIS2已将收发器头设置成它的第一操作模式,即奇偶校验位的计算装置MCL被解激活。
[0060]实际上,在该实施中,将被发送到传输信道CH上的信息和它们的奇偶校验位都被例如根据MIF ARE?协议而加密。
[0061]在步骤30中,微控制器DIS2首先根据例如在诸如SM卡的安全元件中或者微控制器的存储器的安全部分中存储和选择的非接触应用,来生成将被发送的信息。[0062]微控制器DIS2的处理装置(中央处理单元UC和受保护的存储器MMP)然后执行对将被发送(步骤31)的信息INF的加密,并且使用MIFARE?加密算法生成和加密相应的奇偶校验位(步骤32)。
[0063]加密的信息位INFC和加密的奇偶校验位PCi然后以TRBSC帧的形式在连接总线BS上被发送。
[0064]更确切地,处理装置将首先形成TRBSC帧(步骤33)。
[0065]此类TRBSC帧的示例在图4中被图解式示出。
[0066]加密的信息位以字节OCTCl-n的形式被发送。此外,每个字节OCTCi被分隔字节或奇偶字节OCTPi分隔开,如图5所示,其包含与信息字节OCTCi相关联的加密的奇偶校验位PCi,该信息字节OCTCi位于加密的奇偶校验位PCi之前。
[0067]更确切地,在此处描述的示例中,加密的奇偶校验位PCi是最高有效位(MSB)b8。
[0068]其他位bl_b7可以是任意值。
[0069]此类加密的奇偶校验位的传输使得在不执行数据压缩的情况下充分利用微控制器的8位结构成为可能,这极大简化了实施例并且避免了计算周期数目的增加。此外,将加密的奇偶校验位放置于最高有效位(通常是符号位)这一事实,使得非常容易和轻松地以常规方式确定该值成为可能。
[0070]如此形成的TRBSC帧在(步骤34)通向收发器头DISl的连接总线BS上被发送。
[0071]后者在输入/输出端口 INTl处接收TRBSC帧(步骤35),并且帧控制器CLT的处理装置MT继而生成用于在传输信道CH上传输的传输帧TRCH。
[0072]此处描述的示例中,帧TRCH与IS0-14443A传输标准兼容,其结构在图6中示出。
[0073]更确切地,TRCH帧以头部S (帧的开头)开始并且以帧的结尾指示(indication)E (帧的结尾)结束。
[0074]包含将被发送的信息位的字节OCTi位于S和E指示之间。此外,每个字节都跟随有奇偶校验位Pi。
[0075]收发器头DISl的帧控制器CLT的处理装置MT将会通过提取表示TRBSC帧中接收到的加密的信息位的字节OCTCi以便放置它们来替代位OCTi (图6),从而形成帧TRCH。它们将另外从分隔位OCTPi中提取相应的加密的奇偶校验位PCi,以便将它们插入TRCH帧的字节OCTCi之间。
[0076]这些帧然后将会被传送至无线电传输级ETRF,以在传输信道CH上发送(步骤37)。
[0077]关于对加密信息和奇偶校验位的接收的实施示例在图7中示出。
[0078]在接收(步骤70)来自传输信道CH的TRCH帧之后,帧控制器CLT的处理装置提取(步骤71)加密的信息位INFC和加密的奇偶校验位PCi,并以与前述方式相似的方式形成TRB SC帧(图4)。
[0079]TRBSC帧然后在总线BS上被发送(步骤73)至微控制器DIS2。
[0080]后者接收(步骤74) TRBSC帧并且微控制器的处理装置继而执行对加密的信息位和加密的奇偶校验位的解密(步骤75),并且还执行对这些奇偶校验位的校验,通常通过重新计算它们并且将重新计算得到的奇偶校验位和实际接收的那些进行对比。
[0081]正如之前提到的,无线电收发器头DISl也可以用于例如依据IS0-14443A型标准以常规方式发送信息,但是带有对奇偶校验位的常规计算。
[0082]在这方面,收发器头DISl将被设置成它的第二操作模式,即带有奇偶校验位计算装置MCL的激活。
[0083]此类情况下的传输方法的实施的示例在图8中图示。
[0084]将被发送的信息INF由主微控制器DIS2首先生成(步骤80),并且然后该信息在此又以在步骤81中形成的TRBS帧的形式在连接总线BS上向收发器头DISl发送。
[0085]关于此处,TRBS帧的示例在图9中以图解方式示出。从该图能够看到,信息INF的字节OCTi在没有任何奇偶校验位插入的情况下被相继发送。
[0086]TRBS帧在连接总线BS上传输(步骤82)之后,被无线电收发器头DISl接收(步骤 83)。
[0087]奇偶校验位Pi然后由计算装置MCL根据所使用的传输标准进行计算(步骤84)。因此,在使用14443A型标准的情况下,传输利用奇校验来执行。
[0088]更确切地,数据字节的位连同奇偶校验位上的逻辑函数XOR的结果必须是奇数。
[0089]一旦奇偶校验位被计算,TRCH帧就由帧控制器CLT以展示图6所示出的结构的方式生成(步骤85)。由此形成的TRCH帧然后被传送至ETRF台,以经由天线ANT在传输信道CH上进行传输(步骤86)。
[0090]在接收时(图10),在接收TRCH帧之后(步骤100),设备DISl的处理装置MT提取(步骤101)信息位INF和奇偶校验位Pi,并且继续进行(步骤102)对奇偶校验位的校验。关于这点,计算装置MCL常规地从信息位INF重新计算奇偶校验位Pi,并且处理装置将这些重新计算得到的奇偶校验位与实际接收的奇偶校验位进行比较,以便检测可能的传输错误。
[0091]然后,TRBS帧(图9)由处理装置MT形成(步骤103),并且在连接总线BS上进行发送(步骤104)。这些帧包含经校验的因而是正确的奇偶校验位或者在校验之后当一个或多个奇偶校验位已被检测为错误时的错误指示(代码)。
[0092]主微控制器DIS2接收(步骤105) TRBS帧并执行对信息INF的处理(步骤106)。
[0093]如上所述,将收发器头设置成其第一或第二操作模式可以取决于以例如主微控制器DIS2内的软件方式形成的、由控制装置递送的控制信号SC。对控制信号SC的传输(步骤110、图11)可以通过特定控制帧在总线BS上的传输来实现。在接收到该特定控制信号时,收发器头的帧控制器CTL的奇偶校验位计算装置MCL继而能够被激活或解激活(步骤111)。
【权利要求】
1.一种用于由集成收发器设备发送信息的方法,所述集成收发器设备能够以帧的形式封装将被发送的信息,所述帧包括跟随有奇偶校验位的所述将被发送的信息的位块,所述集成收发器设备包括从所述实际发送的信息位计算所述奇偶校验位的功能,所述集成收发器设备被总线耦合至另ー集成设备,所述方法包括: 将所述集成收发器设备和所述另ー集成设备设置成第一状态,包括: 在所述另ー集成设备内,生成所述将被发送的信息,加密所述将被发送的信息并从非加密的信息位生成加密的奇偶校验位,并在所述总线上发送加密的信息位和所述加密的奇偶校验位,并且解激活计算所述奇偶校验位的功能,以及 在所述集成收发器设备内,从在所述总线上接收的所述加密的奇偶校验位和所述加密的信息位来生成所述帧。
2.根据权利要求1所述的方法,其中所述加密的信息位以分别被分隔的位组分隔开的连续位组形式在所述总线上被发送,并且与每个位组相关联的所述加密的奇偶校验位被包含在跟随所述位组的分隔的组内。
3.根据权利要求2所述的方法,其中所述位组和所述分隔的位组包括字节。
4.根据权利要求2所述的方法,其中被包含在分隔的组中的所述加密的奇偶校验位是所述分隔的组的符号位。
5.根据权利要求1所述的方法,还包括将所述集成收发器设备和所述另ー集成设备设置成第二状态,其包括: 在所述另ー集成设备内,生成所述将被发送的信息,在所述总线上发送生成的所述信息位,并且激活计算奇偶校验位的所述功能;以及 在所述集成收发器设备内,从 在所述总线上接收的所述信息位以及从由所述功能从这些接收的位所计算的所述奇偶校验位而生成所述帧。
6.一种用于由集成收发器设备接收信息的方法,接收的所述信息以帧的形式被封装,所述帧包括分别跟随有奇偶校验位的所述信息的位块,所述集成收发器设备包括从实际接收的信息位计算所述奇偶校验位的功能,所述集成收发器设备由总线耦合至另ー集成设备并且接收的所述信息和奇偶校验位被加密,所述方法包括: 将所述集成收发器设备和所述另ー集成设备设置成第一状态包括解激活计算所述奇偶校验位的所述功能; 在所述集成收发器设备内从所述帧提取加密的信息位和加密的奇偶校验位; 在所述总线上发送所述加密的信息位和所述加密的奇偶校验位;以及 在所述另ー集成设备中,解密所述加密的信息和所述加密的奇偶校验位,并且从非加密的信息位校验所述加密的奇偶校验位。
7.根据权利要求6所述的方法,其中所述加密的信息位以分别被分隔的位组分隔开的连续位组的形式在总线上被发送,并且与每个位组相关联的所述加密的奇偶校验位在跟随所述位组的分隔的组内被发送。
8.根据权利要求7所述的方法,其中所述位组和所述分隔的位组包括字节。
9.根据权利要求7所述的方法,其中被包含在分隔的组中的所述加密的奇偶校验位是所述分隔的组的符号位。
10.根据权利要求6所述的方法,还包括将所述集成收发器设备设置成第二状态,并且包括激活所述计算所述奇偶校验位的所述功能,在所述集成收发器设备内从所述帧中提取所述信息位和所述奇偶校验位,使用计算所述奇偶校验位的所述功能来校验所述奇偶校验位,以及在所述总线上发送所述信息位和已校验的奇偶校验位或奇偶校验错误指示。
11.ー种集成收发器设备,能够以包括分别跟有奇偶校验位的信息位块的帧的形式封装将被发送的信息,并且能够从接收的帧中提取接收的所述信息位和接收的所述奇偶校验位,所述集成收发器设备包括: 输入/输入端ロ; 计算电路,被配置成从实际发送或接收的信息位计算所述奇偶校验位并且具有第一状态,在所述第一状态中所述计算电路被解激活;以及 处理器,被配置成当所述计算电路处于所述第一状态时,在所述输入/输出端口上接收加密的信息位和加密的奇偶校验位,从在总线上接收的所述加密的信息位和所述加密的奇偶校验位生成所述帧,并且从接收的所述帧中提取所述加密的信息位和加密的奇偶校验位并将它们递送至所述输入/输出端ロ。
12.根据权利要求11所述的集成设备,其中所述加密的信息位以分别被分隔的位组分隔开的连续位组的形式被所述输入/输出端ロ接收以及被传送至所述输入/输出端ロ,并且与每个位组相关联的所述加密的奇偶校验位被包含在跟随所述位组的分隔的组中。
13.根据权利要求12所述的集成设备,其中所述位组和所述分隔位组包括字节。
14.根据权利要求12所述的集成设备,其中被包含在分隔的组的所述加密的奇偶校验位是所述分隔的组的符号位。
15.根据权利要求11所述的集成设备,其中所述计算电路具有第二状态,在所述第二状态中所述计算电路被激活,并且所述处理器被配置成当所述计算电路处于所述第二状态时,在所述输入/输出端 口上接收信息位,从由所述计算电路计算的所述奇偶校验位和所述信息位生成所述帧,从接收的所述帧中提取所述信息位和所述奇偶校验位,使用计算所述奇偶校验位的功能来校验所述奇偶校验位,以及将所述信息位和已校验的奇偶校验位或奇偶错误指示递送至所述输入/输出端ロ。
16.根据权利要求11所述的集成设备,其中所述集成设备包括无线电收发器头。
17.—种系统,包括: 集成收发器设备,能够以包括分别跟有奇偶校验位的信息位块的帧的形式封装将被发送的信息,并且能够从所接收的帧中提取接收的信息位和接收的奇偶校验位,所述集成收发器设备包括: 输入/输出端ロ; 计算电路,被配置成从实际发送或接收的信息位计算所述奇偶校验位并且具有第一状态,在所述第一状态中所述计算电路被解激活,以及 处理器,被配置成当所述计算电路处于所述第一状态时,在所述输入/输出端口上接收加密的信息位和加密的奇偶校验位,从在总线上接收的所述加密的信息位和所述加密的奇偶校验位中生成所述帧,并且从接收的所述帧中提取所述加密的信息位和加密的奇偶校验位并将它们递送至所述输入/输出端ロ; 连接总线;以及 另ー集成设备,包括输入/输出端ロ,其被所述连接总线耦合至所述集成收发器设备的所述输入/输出端ロ; 所述另ー集成设备包括处理器,被配置成当所述计算电路处于所述第一状态时,从非加密的信息位生成并加密所述将被发送的信息和所述奇偶校验位,在所述连接总线上发送所述加密的信息和所述加密的奇偶校验位,接收来自所述连接总线的加密的信息位和加密的奇偶校验位,以及校验所述加密的奇偶校验位。
18.根据权利要求17所述的系统,其中所述加密的信息位以分别被分隔的位组分隔开的连续位组的形式在所述连接总线上被发送,并且与每个位组相关联的所述加密的奇偶校验位被包含在跟随所述位组的分隔的组内。
19.根据权利要求18所述的系统,其中所述位组和所述分隔位组是字节。
20.根据权利要求18所述的系统,其中包含于分隔组的所述加密的奇偶校验位是所述分隔的组的符号位。
21.根据权利要求17所述的系统,其中所述另ー集成设备包括控制器,所述控制器被配置成向所述集成收发器设备发送控制信号,以设置所述奇偶校验位的所述计算电路。
22.根据权利要 求17所述的系统,其中所述另ー集成设备包括微控制器。
【文档编号】H04L1/00GK103427949SQ201310183369
【公开日】2013年12月4日 申请日期:2013年5月9日 优先权日:2012年5月23日
【发明者】T·梅齐亚什 申请人:意法半导体(鲁塞)公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1