一种FSK信号解调及脉冲恢复系统及方法与流程

文档序号:14725315发布日期:2018-06-19 06:06阅读:来源:国知局
技术特征:

1.一种FSK信号解调及脉冲恢复系统,其特征在于,所述系统包括依次连接的本振信号产生模块(1)、混频模块(2)、滤波模块(3)和解调模块(4);

所述本振信号产生模块(1),用于采用锁相技术将输入参考信号f0的频率提高或降低A,输出频率为f0+A或f0-A的本振信号;

所述混频模块(2),用于将接收到的脉冲调幅微波信号Xr进行衰减,得到电平范围内的信号;然后和本振信号产生模块(1)输出的本振信号混频,输出频率范围为发A-df~A+df的中频信号;

所述滤波模块(3),用于对混频模块(2)输出的中频信号进行滤波,并经过限幅放大器放大到最大电平后输出;

所述解调模块(4),用于所述滤波模块(3)输出的信号进行解调,输出三个电压信号,将该电压分别和标准电压比较后输出三路信号DRC、DR1、DR2,三路信号进行逻辑运算,输出4路独立的脉冲信号:DRC、DR1、DR2和DR0。

2.根据权利要求1所述的FSK信号解调及脉冲恢复系统,其特征在于,所述混频模块(2)包括串联的固定衰减器、数控衰减器和混频器;所述脉冲调幅微波信号Xr的每个脉冲内为FSK信号,并以f0为中心载频。

3.根据权利要求1所述的FSK信号解调及脉冲恢复系统,其特征在于,所述解调模块(4)包括两个解调器,一个为检波器,用于采用宽带检波的方式检出频带内的所有脉冲调制信号;一个为窄带解调器,用于检出-df和+df的调制信号,然后所述两个解调器根据带宽将频率转换为电压信号;

所述解调模块(4)还包括三个比较器:DRC比较器、DR1比较器和DR2比较器;所述检波器输出的电压信号进入DRC比较器,若该电压大于V1且小于V6,则输出DRC脉冲;所述窄带解调器输出f0+df电压信号到DR2比较器,若该电压大于V5且小于V6,则DR2比较器输出DR2脉冲;所述窄带解调器输出f0-df电压信号到DR1比较器,若该电压大于V1且小于V2,则输出DR1脉冲;

将DRC、DR1和DR2三路脉冲信号输入逻辑处理单元进行或运算,根据计算DR0,然后输出四路信号DR0、DR1、DR2和DRC信号。

4.根据权利要求3所述的FSK信号解调及脉冲恢复系统,其特征在于,所述V1为-df的最大频偏的边缘电压;V2为-df的最小频偏的电压;+df为f0+df变频到中频的正频偏,V5为最小的正频偏电压,V6为最大的正频偏电压。

5.一种基于权利要求1-4之一所述的系统实现的FSK信号解调及脉冲恢复方法,所述方法包括:

步骤1)将输入参考信号f0输入所述本振信号产生模块(1),输出频率为f0+A或f0-A的本振信号;

步骤2)所述混频模块(2)对接收到的脉冲调幅微波信号Xr进行衰减,然后和所述本振信号产生模块(1)输出的本振信号在混频器中进行混频,输出信号频率范围为A-df至A+df的中频信号;

步骤3)步骤2)中输出的中频信号经滤波模块(3)的滤波器滤波,并经过限幅放大器放大到最大电平,然后输出到解调模块(4);

步骤4)所述检波器解调出所有脉冲调制信号进入DRC比较器,输出DRC脉冲;所述窄带解调器输出f0+df脉冲时进入DR2比较器,输出DR2脉冲,所述窄带解调器输出f0-df脉冲时进入DR1比较器,输出DR1脉冲;三路脉冲信号进入逻辑处理单元进行运算,输出四路信号DR0、DR1、DR2和DRC信号。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1