信号处理装置、信号处理方法及程序的制作方法_4

文档序号:9221985阅读:来源:国知局
nt、Mint、Mint、Mint、Mint 的顺序,按照 Mint、Mint、Mint+1、Mint、Mint、Mint、Mint、Mint 的顺序,按照 Mint、Mint、Mint、Mint+1、Mint、Mint、Mint、Mint 的顺序,按照 Mint、Mint、Mint、Mint、Mint+1、Mint、Mint、Mint 的顺序,按照Mint、Mint、Mint、Mint、Mint、Mint+1、Mint、Mint 的顺序,按照 Mint、Mint、Mint、Mint、Mint、Mint、Mint+1、Mint 的顺序或者按照 Mint、Mint、Mint、Mint、Mint、Mint、Mint、Mint+1的顺序。
[0149]在步骤S66,例如,当余数部分Mrem确定不是I时,例如,处理进行至步骤S68。
[0150]在步骤S68,串行调节部83确定余数部分Mrem是否是2。在步骤S68,例如,当余数部分Mrem被确定是2时,例如,处理进行至步骤S69。
[0151]在步骤S69,串行调节部83改变并输出并行时钟信号的电平L区间和电平H区间,使得区间以具有Mint、Mint、Mint、Mint+1、Mint、Mint、Mint、Mint+Ι的长度的间隔进行重复,并且处理结束。换言之,在图7中的来自右上部的第三行中的具有十个分频率的并行时钟信号中的电平L区间和电平H区间以具有长度Mint、Mint、Mint、Mint+1、Mint、Mint、Mint、Mint+1的间隔进行重复并输出。在以上情形中,如在图7中的左部中示出的,例如,通过以具有Mint、Mint、Mint、Mint、Mint、Mint、Mint、Mint+Ι的长度的间隔重复设置被表示为并行时钟信号的Dint、Dint、Dint、Dint+l中的Dint+1的区间中的串行时钟信号的电平L区间和电平H区间,输出83.0MHz (对应于并行时钟信号的20.8MHz)的串行时钟信号。
[0152]换言之,示出在20.8MHz的情况下通过交替改变电平H和电平L使得在并行时钟信号中,运行时钟的九个分段(即,运行时钟的九个计数的间隔)与运行时钟的十个分段(即,运行时钟的十个计数的间隔)之间的比例是6:2,并且通过重复设置运行时钟的每十个分段中(即,运行时钟的十个计数的间隔中)的串行时钟信号的电平L区间和电平H区间以具有Mint、Mint、Mint、Mint+1、Mint、Mint、Mint、Mint+1的长度的间隔重复来输出83.0MHz (对应于并行时钟信号的20.8MHz)的串行时钟信号的示例。换言之,在运行时钟的十个计数的间隔中,串行时钟信号的电平L和电平H被改变使得串行时钟信号的电平L区间和电平H区间中的单个分段(S卩,运行时钟的单个计数的间隔)与两个分段(即,运行时钟的两个计数的间隔)之间的比例是6:2。
[0153]应注意,仅在设置串行时钟信号的平均频率下是充分的,因此,只要比例类似,即6:2,不同的时钟计数的间隔的顺序可以是不同的。因此,不同的时钟计数的间隔例如可以按照 Mint+1、Mint+1、Mint、Mint、Mint、Mint、Mint、Mint 的顺序,按照 Mint+1、Mint、Mint+1、Mint、Mint、Mint、Mint、Mint 的顺序,按照 Mint+1、Mint、Mint、Mint+1、Mint、Mint、Mint、Mint 的顺序,按照 Mint+1、Mint、Mint、Mint、Mint+1、Mint、Mint、Mint 的顺序,按照Mint+1、Mint、Mint、Mint、Mint、Mint+1、Mint、Mint 的顺序,按照 Mint+1、Mint、Mint、Mint、Mint、Mint、Mint+l、Mint 的顺序,按照 Mint+l、Mint、Mint、Mint、Mint、Mint、Mint、Mint+l的顺序等。
[0154]此外,在步骤S68,例如,当余数部分Mrem确定不是2时,处理进行至步骤S70。
[0155]在步骤S70,串行调节部83确定余数部分Mrem是否是3。在步骤S70,例如,当余数部分Mrem被确定是3时,例如,处理进行至步骤S71。
[0156]在步骤S71,串行调节部83改变并输出并行时钟信号的电平L区间和电平H区间,使得区间以具有Mint、Mint、Mint、Mint+1、Mint、Mint、Mint+1、Mint+Ι的长度的间隔进行重复,并且处理结束。换言之,在并行时钟信号中的运行时钟的十一个计数的间隔中,串行时钟信号的电平L和电平H被改变使得串行时钟信号的电平L区间和电平H区间中的单个分段(即,运行时钟的单个计数的间隔)与两个分段(即,运行时钟的两个计数的间隔)之间的比例是5:3。
[0157]应注意,仅在设置串行时钟信号的平均频率下是充分的,因此,只要运行时钟的单个计数的间隔与运行时钟的两个计数的间隔的比例类似,即,5:3,不同的时钟计数的间隔的顺序可以是不同的。
[0158]在步骤S70,例如,当确定余数部分Mrem不是3时,处理进行至步骤S72。
[0159]在步骤S72,串行调节部83确定余数部分Mrem是否是4。在步骤S72,例如,当确定余数部分Mrem是4时,例如,处理进行至步骤S73。
[0160]在步骤S73,串行调节部83改变并输出并行时钟信号的电平L区间和电平H区间,使得区间以具有 Mint、Mint、Mint+1、Mint+1、Mint、Mint、Mint+1、Mint+1 的长度的间隔重复,并且处理结束。换言之,在并行时钟信号中的运行时钟的十二个计数的间隔中,串行时钟信号的电平L和电平H被改变使得串行时钟信号的电平L区间和电平H区间中的单个分段(即,运行时钟的单个计数的间隔)与两个分段(即,运行时钟的两个计数的间隔)之间的比例是4:4。
[0161]应注意,仅在设置串行时钟信号的平均频率下是充分的,因此,只要运行时钟的单个计数的间隔与运行时钟的两个计数的间隔的比例类似,即,4:4,不同的时钟计数的间隔的顺序可以是不同的。
[0162]此外,在步骤S72,例如,当确定余数部分Mrem不是4时,处理进行至步骤S74。
[0163]在步骤S74,串行调节部83确定余数部分Mrem是否是5。在步骤S74,例如,当确定余数部分Mrem是5时,例如,处理进行至步骤S75。
[0164]在步骤S75,串行调节部83改变并输出并行时钟信号的电平L区间和电平H区间,使得区间以具有 Mint、Mint、Mint+1、Mint+1、Mint、Mint+1、Mint+1、Mint+Ι 的长度的间隔进行重复,并且处理结束。换言之,在并行时钟信号中的运行时钟的十三个计数的间隔中,串行时钟信号的电平L和电平H被改变使得串行时钟信号的电平L区间和电平H区间中的单个分段(即,运行时钟的单个计数的间隔)与两个分段(即,运行时钟的两个计数的间隔)之间的比例是3:5。
[0165]应注意,仅在设置串行时钟信号的平均频率下是充分的,因此,只要运行时钟的单个计数的间隔与运行时钟的两个计数的间隔的比例类似,即,3:5,不同的时钟计数的间隔的顺序可以是不同的。
[0166]在步骤S74,例如,当确定余数部分Mrem不是5时,处理进行至步骤S76。
[0167]在步骤S76,串行调节部83确定余数部分Mrem是否是6。在步骤S76,例如,当确定余数部分Mrem是6时,例如,处理进行至步骤S77。
[0168]在步骤S77,串行调节部83改变并输出并行时钟信号的电平L区间和电平H区间,使得区间以 Mint、Mint+1、Mint+1、Mint+1、Mint、Mint+1、Mint+1、Mint+1 的长度的间隔重复,并且处理结束。换言之,在并行时钟信号中的运行时钟的十四个计数的间隔中,串行时钟信号的电平L和电平H被改变使得串行时钟信号的电平L区间和电平H区间中的单个分段,(即,运行时钟的单个计数的间隔)与两个分段(即,运行时钟的两个计数的间隔)之间的比例是2:6。
[0169]应注意,仅在设置串行时钟信号的平均频率下是充分的,因此,只要运行时钟的单个计数的间隔与运行时钟的两个计数的间隔的比例类似,即,2:6,不同的时钟计数的间隔的顺序可以是不同的。
[0170]此外,在步骤S76,当余数部分Mrem确定不是6时,例如,余数部分Mrem被假定为7,并且处理进行至步骤S78。
[0171]在步骤S78,串行调节部83改变并输出并行时钟信号的电平L区间和电平H区间,使得区间以具有 Mint+1、Mint+1、Mint+1、Mint+1、Mint、Mint+1、Mint+1、Mint+1 的长度的间隔进行重复,并且处理结束。换言之,在并行时钟信号中的运行时钟的十五个计数的间隔中,串行时钟信号的电平L和电平H被改变使得串行时钟信号的电平L区间和电平H区间中的单个分段(即,运行时钟的单个计数的间隔)与两个分段(即,运行时钟的两个计数的间隔)之间的比例是1:7。
[0172]应注意,这仅在设置了串行时钟信号的平均频率下是充分的,因此,只要运行时钟的单个计数的间隔与运行时钟的两个计数的间隔的比例类似,即,1:7,则不同的时钟计数的间隔的顺序可以是不同的。
[0173]利用上述处理,通过组合运行时钟中的具有不同分频率的时钟,可以生成具有基于TS数据速率的各种频率的串行时钟信号。应注意,上述串行时钟信号的生成的频率的示例仅是示例性,并且可以通过组合具有各种分频率的时钟,生成具有不同于上述那些频率的并行时钟信号。
[0174]换言之,如在图9中的左上部中所示出的,传统地,并行时钟信号的电平H和电平L的比例仅可被设置为运行时钟的计数值的50%。
[0175]然而,如在图9中的左下部中所示出的,利用上文所描述的本技术,在运行时钟的计数值中,并行时钟信号的电平H与电平L的比例毋庸置疑的可以以与相关技术类似的方式,设置为如在并行时钟信号的模式A中示出的X:x并且可以设置为如在并行时钟信号的模式B中示出的X:X+1。因此,通过将时钟信号与不同的计数值进行组合,可以设置具有各种平均频率的时钟信号。此外,通过使在图9中的左下部中所示出的并行时钟信号的模式A与并行时钟信号的模式B相结合,可以另外设置不同的并行时钟信号。
[0176]此外,如在图9中的左上部中示出的,仅固定模式可以被用于串行时钟信号的电平H和电平L。
[0177]然而,利用上述本技术,如在图9中的左下部中示出的,可以设置串行时钟信号的电平H和电平L的各种模式。
[0178]因此,虽然迄今为止,仅96MHz等可以被设置作为串行时钟信号,如在图9中的右部中示出的,可以利用本技术的应用设置诸如96MHz、93.1MHz、90.4MHz、87.8MHz、85.3MHz、83ΜΗζ、80.8ΜΗζ、78.8ΜΗζ、76.8ΜΗζ、74.9ΜΗζ、73.IMHz、71.4ΜΗζ 及 69.8ΜΗζ 的频率。此夕卜,以类似方式,同样在并行时钟中,虽然迄今为止仅可以设置12.0MHzU0.7MHz,9.6MHz、8.7MHz等,但如在图9中的右部中示出的,可以设置迄今不能设置的频率,诸如12.0MHz、ll.6MHz、
11.3ΜΗζ、11.0MHz,10.7ΜΗζ、10.4ΜΗζ、10.1ΜΗζ、9.9ΜΗζ、9.6ΜΗζ、9.4ΜΗζ、9.1ΜΗζ、8.9ΜΗζ 以及 8.7ΜΗζο
[0179]应注意,在图9中,在左上部中示出相关技术的TS时钟信号的示例。从顶部,写表示为CK的运行时钟信号、表示为并行的并行时钟信号以及表示为串行的串行时钟信号。此夕卜,在左下部中示出已应用本技术的TS时钟信号的示例。从顶部,写示出为CK的运行时钟信号、示出为并行A的模式A的并行时钟信号以及示出为串行A的模式A的串行时钟信号。此外,在以上下面,写示出作为并行B的模式B的并行时钟信号并且示出了作为串行B的模式B的串行时钟信号。
[0180]此外,在上文中,给出了在使并行时钟信号平滑时,时钟宽度Ddiv被分为整数部分和小
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1