一种实现编码调制的方法及发射机的制作方法_3

文档序号:9767640阅读:来源:国知局
两路),载波频率为 Fc = Fs/4 = 938.04MHz〇
[0087] 数字域的多路单比特信号可以通过多路Serdes实现数字至模拟域的转换,将转 换完成的模拟信号发送到开关功放实现功率放大。
[0088] 最后由6dB合路器将两路信号合并为三电平信号输出,这里合路器为无源合路 器。
[0089] 为清楚的对本发明的编码调制处理进行描述,结合部分图示对处理过程进行补充 说明,其中,以下【附图说明】中的端口 1为合路器输入中功率较高的端口,端口 2为功率相对 较低的端口。以端口 1输入恒定电压为l〇v为例。
[0090] 图4 (a)为6dB合路器的端口 2的输入功率与合路功率损耗之间的关系不意图;如 图4 (a)所示,当端口 2的输入功率等于端口 1时,合路器此时功率损耗为0. 3dB,而随着端 口 2的功率相对端口 1的功率下降时,合路器的功率损耗逐渐增加至1. 2dB。即6dB合路器 在单路输入时功率损耗要比3dB合路器要小。而实际输出的信号,以单路输出比双路输出 的统计概率要大,因此统计下来,6dB合路器的整体功率损耗比3dB合路器要小很多。
[0091] 图4(b)为6dB合路器的端口 2的输入电压从0V增加至10V过程中合路端口输出 电压示意图;如图4(b)所示,在端口 1输入10V电压条件下,端口 2输入为0时,合路输出 的电压幅度为8. 66V,当端口 2输入为10V时,合路输出电压幅度为13. 66V。这样意味着, 在多电平应用场合(以三电平为例),当只有一路输入加载合路器的端口 1时(例如只有低 电平支路有信号时),合路输出电压在[0, 8. 66]之间变化,当有两路输入加载合路器的端 口 1和2时(例如高低电平支路都有信号时),合路输出电压在[8. 66,13. 66]之间变化。 高低电平的变化幅度并不相同,其中低电平变化幅度为8. 66V,高电平为5V。在两端口相同 的输入幅度增量激励下,合路端口的输出增量不是相同的,端口 2激励下输出增量产生了 幅度压缩的效果,这是一个非线性变化的过程。此处合路产生的非线性影响需要通过前级 DSM模块的非均匀量化处理进行抵消。
[0092] 另外,当采用3db合路器时,假设在端口 1存在恒定输入功率。
[0093] 图5(a)为3dB合路器的端口 2的输入功率与合路功率损耗之间的关系示意图;如 图5 (a)所示,在端口 1存在恒定输入功率时,当端口 2的输入功率等于端口 1即OdB时,合 路器此时没有功率损耗,而随着端口 2的功率相对端口 1的功率下降时,合路器的功率损耗 逐渐增加至3dB。
[0094] 图5(b)为3dB合路器的端口 2的输入电压与合路电压之间的关系示意图;如 图5(b)所示,在端口 1输入恒定电压(例如10V)时,端口 2没有输入电压时,合路输出 的电压幅度为A =7,07V,当端口 2输入与端口 1相等时(10V),合路输出电压幅度为 = 这样意味着,在多电平应用场合(以三电平为例),当只有一路输入加载合 路器的端口 1时(例如只有低电平支路有信号时),合路输出电压在[0, 7. 07]之间变化,当 有两路输入加载合路器的端口 1和2时(例如高低电平支路都有信号时),合路输出电压在 [7. 07,14. 14]之间变化。高低电平的变化幅度相同,均为7. 07V,在两端口相同的输入幅度 增量激励下,合路端口的输出增量也是相同的,这是一个线性变化的过程。
[0095] 虽然本申请所揭露的实施方式如上,但所述的内容仅为便于理解本申请而采用的 实施方式,并非用以限定本申请,如本发明实施方式中的具体的实现方法。任何本申请所属 领域内的技术人员,在不脱离本申请所揭露的精神和范围的前提下,可以在实施的形式及 细节上进行任何的修改与变化,但本申请的专利保护范围,仍须以所附的权利要求书所界 定的范围为准。
【主权项】
1. 一种实现编码调制的方法,其特征在于,包括: 对接收多比特数据进行过采样和噪声成形处理,以获得N比特数据; 根据N比特数据作为查找表的地址,查表获得脉宽调制器PWM的脉冲调制信号; 将PWM的脉冲调制信号的同向正交IQ复数数据复用为一路实数信号数据,以实现(采 样率/4)上变频变换; 转换复用的实数信号数据为模拟信号,并将转换的模拟信号按照根据模拟信号所占比 特数的路数的开关功放输出; 所述N为比接收的多比特数据位数小的整数。2. 根据权利要求1所述的方法,其特征在于,所述对接收多比特数据进行噪声成形处 理为:对所述接收多比特数据通过一阶、或二阶、或高阶噪声成形函数进行处理。3. 根据权利要求1所述的方法,其特征在于,当编码调制应用于多电平场合时,在输出 所述开关功放处理的信号之前,该方法还包括:通过合路器对所述开关功放处理后的信息 进行处理输出; 当编码调制应用于2电平场合时,根据N比特数据作为查找表的地址之前,该方法还包 括:对获得的所述N比特数据进行均匀量化处理。4. 根据权利要求3所述的方法,其特征在于,所述合路器为6db的合路器或3db的合路 器; 当所述合路器为6db的合路器时,该方法还包括:获得所述N比特数据之后,对所述N 比特数据进行非均匀量化处理。5. 根据权利要求1或3所述的方法,其特征在于,所述开关功放为D类开关功放、或E 类开关功放、或F类开关功放。6. 根据权利要求1或3所述的方法,其特征在于,利用串行发射器Serdes实现所述复 用的实数信号数据到模拟信号的转换。7. -种发射器,其特征在于,包括:Delta Sigma调制器DSM、脉宽调制器PWM、上变频单 元、转换及功放单元;其中, DSM,用于对接收多比特数据进行过采样和噪声成形处理,以获得N比特数据; PWM,用于根据N比特数据作为查找表的地址,查表获得PWM的脉冲调制信号; 上变频单元,用于将PWM的脉冲调制信号的同向正交IQ复数数据复用为一路实数信号 数据,以实现(采样率/4)上变频变换; 转换及功放单元,用于转换复用的实数信号数据为模拟信号,并将转换的模拟信号按 照根据模拟信号所占比特数的路数的开关功放输出; 所述N为比接收的多比特数据位数小的整数。8. 根据权利要求7所述的发射器,其特征在于,所述DSM具体用于,对所述接收多比特 数据进行过采样和对所述接收多比特数据进行通过一阶、或二阶、或高阶噪声成形函数进 行处理,以获得所述N比特数据。9. 根据权利要求7所述的发射器,其特征在于,所述发射器还包括合路器,用于当发射 器应用于多电平场合时,在输出所述开关功放处理的信号之前,对所述开关功放处理后的 信息进行处理输出。10. 根据权利要求7所述的发射器,其特征在于,所述DSM还用于, 当所述发射器应用于2电平场合时,根据N比特数据作为查找表的地址之前,对获得的 所述N比特数据进行均匀量化或非均匀量化处理。11. 根据权利要求9所述的发射器,其特征在于,所述合路器为6分贝db的合路器或 3 db的合路器; 所述DSM还用于,当所述合路器为6db的合路器时,获得所述N比特数据之后,对所述 N比特数据进行非均匀量化处理。12. 根据权利要求7或9所述的发射器,其特征在于,所述开关功放为D类开关功放、或 E类开关功放、或F类开关功放。13. 根据权利要求7或9所述的发射器,其特征在于,利用串行发射器Serdes实现所述 复用的实数信号数据到模拟信号的转换。
【专利摘要】本申请公开了一种实现编码调制的方法及发射器,包括:对接收多比特数据进行过采样和噪声成形处理,获得N比特数据;以N比特数据作为查找表地址,获得PWM的脉冲调制信号;将PWM的脉冲调制信号的同向正交(IQ)复数数据复用为实数信号数据;转换复用的实数信号数据为模拟信号,并按模拟信号所占比特数的路数通过开关功放处理后输出,N为比接收的多比特数据位数小的整数。本发明通过DSM和PWM的结合,在DSM的过采样处理,使输入的多比特数据位宽受到压缩,只采用较小规模的查找表就获得PWM的脉冲调制信号,提高了系统的精确度和性能,编码调制效率得到提高。另外,通过DSM过采样,获得了编码调制容易实现的工作时钟速率,降低了系统编码调制的实现难度。
【IPC分类】H04B1/04, H04L1/00
【公开号】CN105530070
【申请号】CN201410515112
【发明人】董鹏, 陶俊
【申请人】中兴通讯股份有限公司
【公开日】2016年4月27日
【申请日】2014年9月29日
【公告号】WO2016050046A1
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1