应用于高速背板芯片间电互连系统的网格编码调制方法

文档序号:8265181阅读:354来源:国知局
应用于高速背板芯片间电互连系统的网格编码调制方法
【技术领域】
[0001] 本发明涉及高速背板芯片间电互连系统领域,具体是将网格编码调制(Trellis Coded Modulation,TCM)技术用于高速背板芯片间电互连系统,通过编码的纠错能力获取 编码增益,从而提高芯片间电互连串行单链路系统的可靠性。
【背景技术】
[0002] 高性能并行计算机系统的性能快速发展,对互连I/O带宽能力的需求与日俱增, 高速串行器/解串器技术正在取代传统并行总线成为芯片间高速电互连接口技术的主流。 高速串行器/解串器技术利用内部集成电路将并行数据流转化为串行流,要求高速背板电 互连信道的数据传输速率达到20?40Gbit/s,通过均衡和时钟数据恢复技术提高数据传 输速率。芯片间串行数据传输速率的提高和信道距离的增大给传输的有效性和可靠性带来 了挑战,信号在传输过程中受到信道损耗、反射、串扰和噪声的影响,使得接收端接收到的 信号码间干扰严重,从而导致高误码率。为了满足芯片间高速串行链路的低误码率需求,我 们希望通过引入纠错控制编码使系统具有一定的纠错和抗干扰能力,提高传输的可靠性。
[0003] 纠错码通过在发送端对原码字增加多余的码字来扩大发送码字之间的差别,在 接收端根据编码规则判定接收到的码字是否有错误,从而极大地避免码流传送中误码的 发生。纠错编码会使信息数据的传输效率降低,所以一般的纠错编码技术如汉明码、卷积 码、里德所罗门(Reed-Solomon,RS)码对信息传输性能的改善是建立在带宽扩展的基础 上,然而在带宽受限的高速串行信道中,频带资源是宝贵的,依靠传统的纠错编码技术难于 提高信道利用率从而改善系统性能。网格编码调制技术把纠错编码和调制结合在一起进 行整体方案的最佳设计,可以在不增加系统带宽、不降低有效信息传输速率的情况下取得 一定的编码增益。随着高速串行链路通信数据传输速率要求的不断提高,系统的调制和 编码技术成为提高数据传输速率的解决可选方案,例如四电平脉冲幅度调制(Four Pulse Amplitude Modulation,PAM4)和前向纠错编码(Forward Error Correction,FEC)。如何 把纠错编码这一有效的技术方案应用于高速串行电互连系统,在不改变有效数据传输速率 的同时,降低系统误码率,提高系统性能成为目前迫切需解决的问题。

【发明内容】

[0004] 本发明要解决的技术问题是提供一种简单的应用于高速背板芯片间电互连系统 的网格编码调制方法。
[0005] 为了解决上述技术问题,本发明提供一种应用于高速背板芯片间电互连系统的网 格编码调制方法;该方法使用发送端和接收端;所述发送端包括数据并转串模块、网格编 码调制模块和前向反馈均衡器;所述接收端包括连续时间线性均衡器、判决反馈均衡器、时 钟数据恢复模块、软判决维特比译码模块、数据串转并模块;所述数据并转串模块将输入的 N位并行数据a[l:N]通过并串转换器转换为串行的二进制比特{Xn,Xn= 0, 1};所述网格 编码调制模块将二进制比特{Xn,Xn= 〇, 1}转换为四种电平脉冲波形s0(t);所述前向反 馈均衡器通过
【主权项】
1. 应用于高速背板芯片间电互连系统的网格编码调制方法;该方法使用发送端(1)和 接收端(2);其特征是:所述发送端(1)包括数据并转串模块(11)、网格编码调制模块(12) 和前向反馈均衡器(13); 所述接收端(2)包括连续时间线性均衡器(21)、判决反馈均衡器(22)、时钟数据恢复 模块(23)、软判决维特比译码模块(24)、数据串转并模块(25); 所述数据并转串模块(11)将输入的N位并行数据a[l:N]通过并串转换器转换为串行 的二进制比特{Xn,Xn= 0, 1}; 所述网格编码调制模块(12)将二进制比特{Xn,Xn= 0, 1}转换为四种电平脉冲波形s0(t); 所述前向反馈均衡器(13)通过
输出信号si(t); 所述信道⑶通过
输出信号r0⑴; 所述连续时间线性均衡器(21)通过
输出信号rl(t); 所述判决反馈均衡器(22)通过
输出信号r2 (t); 所述时钟数据恢复模块(23)从连续时间线性均衡器(21)的输出信号rl(t)提取时 钟,获得最佳采样时刻提供给判决反馈均衡器(22); 所述软判决维特比译码模块(24)通过输出信号r2(t)输出串行二进制比特
>并反馈误差信号e(k)至判决反馈均衡器(22); 所述数据串转并模块(25)将串行二进制比特
转换为N位并行数据 d[l:jV]。
2. 根据权利要求1所述的应用于高速背板芯片间电互连系统的网格编码调制方法,其 特征是:所述网格编码调制模块(12)包括卷积编码器(121)和四电平脉冲调制电路; 所述卷积编码器(121)将二进制比特{Xn,Xn= 0, 1}的每一个比特输入经过
码率的 卷积编码后,得到两比特输出{Yn(l),Yn(0),Yn=0,l}; 所述卷积编码器(121)输出的码字{Yn(l),Yn(0),Yn= 0, 1}映射到四电平脉冲幅度调 制的星座图中,编码比特{Yn(l),Yn(0),Yn=0,l}经过四电平脉冲幅度调制后得到四种电 平脉冲波形s0(t)。
3. 根据权利要求1所述的应用于高速背板芯片间电互连系统的网格编码调制方法,其 特征是:所述连续时间线性均衡器(21)包括放大器和比较器; 通过对放大器和比较器的电容和电阻调节,改变零点和第一极点的位置,进而改变频 率响应hCM(t),最后输出
4. 根据权利要求1所述的应用于高速背板芯片间电互连系统的网格编码调制方法,其 特征是:所述判决反馈均衡器(22)包括内置反馈支路的反馈滤波器和判决器; 反馈支路的输入是判决器对前一组码元的判决输出结果
连续时间线性均 衡器(21)的输入减去反馈滤波器的输出得到判决器的输入。
5. 根据权利要求4所述的应用于高速背板芯片间电互连系统的网格编码调制方法,其 特征是:判决反馈均衡器(22)中,在自适应状态下,首先自动调用调节滤波器系数的自适 应训练步骤,然后利用滤波系数加权延迟线上各信号来产生输出信号,将输出信号与期望 信号相比,所得的误差通过自适应控制算法再来调整权值,确保反馈滤波器处在最佳状态。
6. 根据权利要求5所述的应用于高速背板芯片间电互连系统的网格编码调制方法,其 特征是:所述软判决维特比译码模块(24)接收到判决反馈器(22)的一个输出码元r2(k), 进行一次度量计算,更新一次路径,直到接收完一帧数据后进行回溯译码,并输出串行二进 制比特
同时,软判决维特比译码模块(24)将译码输出的期望信号与判决反馈器(22)的 输出r2(k)通过减法器得到误差信号e(k),误差信号e(k)反馈至判决反馈均衡器(22)的 自适应控制算法从而更新其滤波器系数。
【专利摘要】本发明公开了一种应用于高速背板芯片间电互连系统的网格编码调制方法,该方法涉及应用于高速背板芯片间电互连系统的网格编码调制技术,该方法通过信道编码和信号调制的协同设计,可以在既不增加信道频带宽度,也不降低有效信息传输速率的情况下获得编码增益,提高芯片间串行单链路的性能。该系统发送端包括数据并转串、网格编码调制、前向反馈均衡器,其中网格编码调制采取卷积编码和四电平脉冲幅度调制相结合的手段;接收端包括连续时间线性均衡器、判决反馈均衡器、时钟数据恢复、软判决维特比译码、数据串转并,其中判决反馈均衡器滤波器的系数更新基于软判决维特比译码后的纠错信号。
【IPC分类】H04L1-00
【公开号】CN104579574
【申请号】CN201510033143
【发明人】刘鹏, 史航, 王维东, 郭俊, 李顺斌, 邬可俊, 方兴, 吴东, 江国范, 谢向辉
【申请人】浙江大学
【公开日】2015年4月29日
【申请日】2015年1月22日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1