一种连接凸阵探头的便携式b超发射接收系统及方法

文档序号:766920阅读:468来源:国知局
一种连接凸阵探头的便携式b超发射接收系统及方法
【专利摘要】一种连接凸阵探头的便携式B超发射接收系统及方法,属于医疗器械领域。该系统包括:FPGA、高压脉冲发生电路、高压收/发隔离开关电路和高压多路复用开关电路,回波处理电路,凸阵探头;FPGA产生的低压脉冲激励信号经过高压脉冲发生电路后产生高压脉冲信号,该信号通过高压收/发隔离开关电路的高压发送通道传至高压多路复用开关电路,高压多路复用开关电路将其复用到凸阵探头上,激励凸阵探头阵元的各组子阵发射声波束;声波束遇到被测物体后会产生回波,回波信号通过高压多路复用开关电路和高压收/发隔离开关电路的低压接收通道传至回波处理电路。为B超诊断仪的“便携”提供可能,并在信噪比及回波信号质量方面大幅优越于分立方案。
【专利说明】一种连接凸阵探头的便携式B超发射接收系统及方法

【技术领域】
[0001]本发明属于医疗器械领域,具体涉及一种连接凸阵探头的便携式B超发射接收系统及方法。

【背景技术】
[0002]在家庭医疗、户外急诊,甚至于军事急救等特殊诊治环境下,通常需要通过超声仪器来迅速诊断病情,以降低患者和伤员的死亡率。传统的超声设备因体积大、携带不便等原因往往不能满足实际需求,因此,就需要体积小、携带方便的便携式超声诊断仪。
[0003]传统B超仪体积大的一个原因就是其发射接收部分采用分立元件的方案实现,分立器件实现的B超发射接收系统具有信噪比低、功耗大、占用PCB面积大、性能受环境影响较大等一系列缺点。


【发明内容】

[0004]针对现有技术存在的不足,本发明提供一种连接凸阵探头的便携式B超发射接收系统及方法。
[0005]本发明的技术方案:
[0006]一种连接凸阵探头的便携式B超发射接收系统,该系统包括:FPGA、高压脉冲发生电路、高压收/发隔离开关电路和高压多路复用开关电路,回波处理电路,凸阵探头;
[0007]所述FPGA的控制和输出端与高压脉冲发生器的信号输入端相连接,同时,FPGA的控制端还连接高压收/发隔离开关电路和高压多路复用开关电路;所述高压脉冲发生电路与高压收/发隔离开关电路相连接,所述高压收/发隔离开关电路同时与高压多路复用开关电路和回波处理电路相连接;所述高压多路复用开关电路连接凸阵探头;
[0008]所述高压脉冲发生电路,用于从FPGA接收一定路数的低压脉冲激励信号、将该信号转换成能够激励凸阵探头发射声波的相应路数的高压脉冲信号、将该高压脉冲信号传至高压收/发隔离开关电路;
[0009]所述高压收/发隔离开关电路,包括多个高压收/发隔离开关,用于将接收的高压脉冲信号从高压发送通道传至高压多路复用开关电路、将接收的回波信号从低压接收通道传至回波处理电路;所述高压收/发隔离开关用于隔离低压信号流通所用的低压接收通道和高压信号流通所用的高压发送通道;
[0010]所述高压多路复用开关电路,包括多个高压开关,用于通过切换各个高压开关的通断状态,依次将接收到的一定路数的高压脉冲信号作用在凸阵探头阵元的各组子阵上,依次激励凸阵探头阵元的各组子阵发射所需的声波束;所述各组子阵为凸阵探头的阵元中相邻的与该高压脉冲信号的路数相同个数的阵元的组合;与声波束对应的回波信号依次通过相应的高压开关传至高压收/发隔离开关电路;
[0011 ] 所述FPGA,包括:脉冲激励信号发射控制模块、高压收/发隔离开关初始化配置模块和闻压多路复用开关切换控制1?块;
[0012]所述脉冲激励信号发射控制模块,用于产生所需的低压脉冲激励信号,并将该信号传至高压脉冲发生电路;
[0013]所述高压收/发隔离开关初始化配置模块,用于配置高压收/发隔离开关的通断状态、钳位电流;
[0014]所述高压多路复用开关切换控制模块,用于控制高压多路复用开关电路中多个高压开关的通断状态;
[0015]采用所述的连接凸阵探头的便携式B超发射接收系统发射声波与接收回波的方法,包括如下步骤:
[0016]步骤1:初始化高压收/发隔离开关电路;
[0017]对高压收/发隔离开关电路中各个高压收/发隔离开关的通断状态和钳位电流进行初始化配置;
[0018]步骤2:第一次配置高压多路复用开关电路;
[0019]将高压多路复用开关电路中,所需的高压开关均配置为导通状态;
[0020]步骤3 =FPGA发出η路低压脉冲激励信号并传至高压脉冲发生电路;
[0021]步骤4:根据接收的低压脉冲激励信号,高压脉冲发生电路产生η路高压脉冲信号;
[0022]步骤5:步骤4产生的η路高压脉冲信号通过高压收/发隔离开关电路和高压多路复用开关电路作用在凸阵探头阵元的第I组子阵;
[0023]凸阵探头共有m个阵元,以相邻的η个阵元组成一组子阵,则共有m_n+l组子阵;
[0024]步骤6:凸阵探头阵元的第I组子阵受到激励后发出一束声波;
[0025]步骤7:步骤6发射的声波束经过被测物体的反射产生回波;
[0026]步骤8:凸阵探头将接收的回波转换成电信号,即回波信号;
[0027]步骤9:回波信号经过高压多路复用开关电路和高压收/发隔离开关电路,传至回波处理电路;
[0028]步骤10:按照步骤2至步骤9的方法,依次重复执行步骤2至步骤9,依次完成凸阵探头阵元的第2组、第3组、直至第m-n+1组子阵的声波发射与回波接收。
[0029]本发明的工作原理为:所述FPGA产生一定路数的低压脉冲激励信号,并将该一定路数的低压脉冲激励信号发送至高压脉冲发生电路,高压脉冲发生电路产生相应路数的高压脉冲信号,该一定高压脉冲信号通过高压收/发隔离开关电路的高压发送通道传至高压多路复用开关电路,高压多路复用开关电路将该一定路数的高压脉冲信号复用到阵元数高于该高压脉冲信号的路数的凸阵探头上,即按照凸阵探头中相邻阵元依次组成多组子阵,依次将该一定路数的高压脉冲信号作用在各组子阵上,依次激励凸阵探头阵元的各组子阵发射所需的声波束;所述各组子阵为凸阵探头中相邻的与高压脉冲信号的路数相同个数的阵元的组合;声波束遇到被测物体后会产生回波,凸阵探头接收回波并将该回波转换成电信号得到回波信号,回波信号通过高压多路复用开关电路传至高压收/发隔离开关电路,再通过高压收/发隔离开关电路的低压接收通道传至回波处理电路进行处理。
[0030]有益效果:本发明的连接凸阵探头的便携式B超发射接收系统及方法与现有技术相比具有以下优势:采用全集成化方案,为B超诊断仪的“便携”提供可能,同时降低了系统功耗,并在信噪比及回波信号质量方面大幅优越于分立方案。

【专利附图】

【附图说明】
[0031]图1为本发明【具体实施方式】的连接凸阵探头的便携式B超发射接收系统的结构示意图;
[0032]图2为本发明【具体实施方式】的FPGA与高压脉冲发生电路的连接关系示意图;
[0033]图3为本发明【具体实施方式】的FPGA与高压收/发隔离开关电路的连接关系示意图;
[0034]图4为本发明【具体实施方式】的FPGA与高压多路复用开关电路的连接关系示意图;
[0035]图5为本发明【具体实施方式】的高压脉冲发生电路与高压收/发隔离开关电路的连接关系不意图;
[0036]图6为本发明【具体实施方式】的高压收/发隔离开关电路与高压多路复用开关电路的连接关系不意图;
[0037]图7为本发明【具体实施方式】的高压多路复用开关电路与凸阵探头的连接关系示意图;
[0038]图8为本发明【具体实施方式】的采用连接凸阵探头的B超发射接收系统发射声波与接收回波的方法流程图;
[0039]图9为本发明【具体实施方式】的高压收/发隔离开关初始化结果仿真图;
[0040]图10为本发明【具体实施方式】的高压复用开关电路配置信号以及脉冲激励信号仿真图;
[0041]图11为本发明【具体实施方式】的高压复用开关电路配置信号的示波器波形图;
[0042]图12为本发明【具体实施方式】的某一路高压脉冲信号的示波器波形图。
[0043]图13为本发明【具体实施方式】的回波信号图。

【具体实施方式】
[0044]下面结合附图对本发明的【具体实施方式】进行详细说明。
[0045]本实施方式的一种连接凸阵探头的便携式B超发射接收系统,如图1所示,该系统包括:FPGA、高压脉冲发生电路、高压收/发隔离开关电路和高压多路复用开关电路、回波处理电路,凸阵探头;
[0046]本实施方式的FPGA选用的是Altera公司的型号为EP2C5Q208C8N的FPGA。本实施方式的高压脉冲发生电路主要由4片型号为MAX4940的高压脉冲发生器构成。本实施方式的高压收/发隔离开关电路电路主要由2片型号为MAX4936的高压收/发隔离开关构成。本实施方式的高压多路复用开关电路主要由5片型号为MAX4968的高压多路复用开关构成。
[0047]本实施方式的回波处理电路主要有型号为AFE5805EVM和型号为TSW1250的评估电路板构成。本实施方案的凸阵探头是由海鹰公司生产的中心频率为3.5MHz的凸阵探头。
[0048]本实施方式的EP2C5Q208C8N型FPGA与4片MAX4940芯片构成的高压脉冲发生电路的连接关系如图2所示,FPGA的引脚1/00?1/03分别与第一 MAX4940芯片的引脚PULSER_CP0?PULSER_CP3引脚依次相连、FPGA的引脚1/04?1/07分别与第一 MAX4940芯片的引脚TOLSERJM)?PULSER_CN3引脚依次相连、FPGA的引脚1/08?1/011分别与第二MAX4940芯片的引脚PULSER_CP4?PULSER_CP7引脚依次相连、FPGA的引脚1/012?1/015分别与第二 MAX4940芯片的引脚PULSER_CN4?PULSER_CN7引脚依次相连、FPGA的引脚I/016?1/019分别与第三MAX4940芯片的PULSER_CP8?PULSER_CP11引脚依次相连、FPGA的引脚1/020?1/023分别与第三MAX4940芯片的PULSER_CN8?PULSER_CN11引脚依次相连、FPGA 的引脚 1/024 ?1/027 分别与第四 MAX4940 芯片的 PULSER_CP12 ?PULSER_CP15引脚依次相连、FPGA的引脚1/028?1/031分别与第四MAX4940芯片的PULSER_CN12?PULSER_CN15引脚依次相连;
[0049]本实施方式的EP2C5Q208C8N型FPGA与2片MAX4936芯片构成的高压收/发隔离开关电路的连接关系以及2片MAX4936芯片构成的闻压收/发隔尚开关电路内部连接关系如图3所示,FPGA的引脚1/032与第一 MAX4936芯片的TR_SW_LE引脚和第二 MAX4936芯片的TR_SW_LE引脚共同相连、引脚1/033与第一 MAX4936芯片的TR_SW_CLR引脚和第二MAX4936芯片的TR_SW_CLR引脚共同相连、引脚1/034与第一 MAX4936芯片的TR_SW_CLK引脚和第二 MAX4936芯片的TR_SW_CLK引脚共同相连、引脚1/035与第一 MAX4936芯片的TR_Sff_DIN相连;第一 MAX4936芯片的TR_SW_D0UT引脚和第二 MAX4936芯片的TR_SW_DIN弓丨脚相连;
[0050]本实施方式的EP2C5Q208C8N型FPGA与5片MAX4968芯片构成的高压多路复用开关电路的连接关系以及5片MAX4968芯片构成的闻压多路复用开关电路内部连接关系如图4所示,FPGA的引脚1/036与第一、第二、第三、第四、第五MAX4968芯片的MUX_LE引脚共同相连、引脚1/037与第一、第二、第三、第四、第五MAX4968芯片的MUX_CLR引脚共同相连、引脚1/038与第一、第二、第三、第四、第五MAX4968芯片的MUX_CLK引脚共同相连、引脚I/039与第一 MAX4968芯片的MUX_DIN引脚相连;第一 MAX4968芯片的MUX_D0UT引脚和第二MAX4968芯片的MUX_DIN引脚相连;第二 MAX4968芯片的MUX_D0UT引脚和第三MAX4968芯片的MUX_DIN引脚相连;第三MAX4968芯片的MUX_D0UT引脚和第四MAX4968芯片的MUX_DIN引脚相连;第四MAX4968芯片的MUX_D0UT引脚和第五MAX4968芯片的MUX_DIN引脚相连;
[0051]本实施方式的由4片MAX4940芯片构成的高压脉冲发生电路和由2片MAX4936芯片构成的高压收/发隔离开关电路的连接关系如图5所示,高压脉冲发生电路中的第一 MAX4940芯片的引脚HV_PULSE_0?HV_PULSE_3依次与高压收/发隔离开关电路中的第一 MAX4968芯片的引脚HVI?HV4相连;第二 MAX4940芯片的引脚HV_PULSE_4?HV_PULSE_7依次与高压收/发隔离开关电路中的第一 MAX4968芯片的引脚HV5?HV8相连;第三MAX4940芯片的引脚HV_PULSE_8?HV_PULSE_11依次与高压收/发隔离开关电路中的第二 MAX4968芯片的引脚HVl?HV4相连;第四MAX4940芯片的引脚HV_PULSE_12?HV_PULSE_15依次与高压收/发隔离开关电路中的第二 MAX4968芯片的引脚HV5?HV8相连;
[0052]本实施方式的由2片MAX4936芯片构成的高压收/发隔离开关电路和由5片MAX4968芯片构成的闻压多路复用开关电路的连接关系如图6所不,闻压收/发隔尚开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_0与高压多路复用开关电路中第一 MAX4968芯片的引脚SWOA?SW4A相连;高压收/发隔离开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_1与高压多路复用开关电路中第一 MAX4968芯片的引脚SW5A?SW9A相连;高压收/发隔离开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_2与高压多路复用开关电路中第一 MAX4968芯片的引脚SWlOA?SW14A相连;高压收/发隔离开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_3与高压多路复用开关电路中第一 MAX4968芯片的引脚SW15A?SW3A相连;高压收/发隔离开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_4与高压多路复用开关电路中第二 MAX4968芯片的引脚SW4A?SW8A相连;高压收/发隔离开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_5与高压多路复用开关电路的中第二MAX4968芯片的引脚SW9A?SW13A相连;高压收/发隔离开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_6与高压多路复用开关电路中第二 MAX4968芯片的引脚SW14A?SW15A、第三MAX4968芯片的引脚SWOA?W2A相连;高压收/发隔离开关电路中的第一 MAX4936芯片的引脚HVMUX_IN_7与高压多路复用开关电路中第三MAX4968芯片的引脚SW3A?SW7A相连;高压收/发隔离开关电路中的第二 MAX4936芯片的引脚HVMUX_IN_8与高压多路复用开关电路中第三MAX4968芯片的引脚SW8A?SW12A相连;高压收/发隔离开关电路中的第二 MAX4936芯片的引脚HVMUX_IN_9与高压多路复用开关电路中第三MAX4968芯片的引脚SW13A?SW15A、第四MAX4968芯片的引脚SWOA?SWlA相连;高压收/发隔离开关电路中的第二 MAX4936芯片的引脚HVMUX_IN_10与高压多路复用开关电路中第四MAX4968芯片的引脚SW2A?SW6A相连;高压收/发隔离开关电路中的第二 MAX4936芯片的引脚HVMUX_IN_11与高压多路复用开关电路中第四MAX4968芯片的引脚SW7A?SWllA相连;高压收/发隔离开关电路中的第二 MAX4936芯片的引脚HVMUX_IN_12与高压多路复用开关电路中第四MAX4968芯片的引脚SWl2A?SWl5A、第五MAX4968芯片的引脚SWOA相连;高压收/发隔离开关电路中的第二 MAX4936芯片的引脚HVMUX_IN_13与高压多路复用开关电路中第五MAX4968芯片的引脚SWlA?SW5A相连;高压收/发隔离开关电路中的第二 MAX4936芯片的弓丨脚HVMUX_IN_14与高压多路复用开关电路中第五MAX4968芯片的引脚SW6A?SWlOA相连;高压收/发隔离开关电路中的第二 MAX4936芯片的引脚HVMUX_IN_15与高压多路复用开关电路中第五MAX4968芯片的引脚SWllA?SW15A相连;
[0053]本实施方式的由5片MAX4968芯片构成的高压多路复用开关电路和凸阵探头的连接关系如图7所示,高压多路复用开关电路中第一 MAX4968芯片的引脚SWOB?SW15B依次与凸阵探头的弓 I 脚 PR0BE_0、PR0BE_16、PR0BE_32、PR0BE_48、PR0BE_64、PR0BE_1、PR0BE_17、PR0BE_33、PR0BE_49、PR0BE_65、PR0BE_2、PR0BE_18、PR0BE_34、PR0BE_50、PR0BE_66、PR0BE_3相连;高压多路复用开关电路中的第二 MAX4968芯片的引脚SWOB?SW15B依次与凸阵探头的弓 I 脚 PR0BE_19、PR0BE_35、PR0BE_51、PR0BE_67、PR0BE_4、PR0BE_20、PR0BE_36、PR0BE_52、PR0BE_68、PR0BE_5、PR0BE_21、PR0BE_37、PR0BE_53、PR0BE_69、PR0BE_6、PR0BE_22相连;高压多路复用开关电路中的第三MAX4968芯片的引脚SWOB?SWl5B依次与凸阵探头的弓 I 脚 PR0BE_38、PR0BE_54、PR0BE_70、PR0BE_7、PR0BE_23、PR0BE_39、PR0BE_55、PR0BE_71、PR0BE_8、PR0BE_24、PR0BE_40、PR0BE_56、PR0BE_72、PR0BE_9、PR0BE_25、PR0BE_41相连;高压多路复用开关电路中的第四MAX4968芯片的引脚SWOB?SWl5B依次与凸阵探头的引脚 PR0BE_57、PR0BE_73、PR0BE_10、PR0BE_26、PR0BE_42、PR0BE_58、PR0BE_74、PR0BE_11、PR0BE_27、PR0BE_43、PR0BE_59、PR0BE_75、PR0BE_12、PR0BE_28、PR0BE_44、PR0BE_60相连;高压多路复用开关电路中的第五MAX4968芯片的引脚SWOB?SWl5B依次与凸阵探头的弓 I 脚 PR0BE_76、PR0BE_13、PR0BE_29、PR0BE_45、PR0BE_61、PR0BE_77、PR0BE_14、PR0BE_30、PR0BE_46、PR0BE_62、PR0BE_78、PR0BE_15、PR0BE_31、PR0BE_47、PR0BE_63、PR0BE_79 相连;
[0054]采用本实施方式的连接凸阵探头的B超发射接收系统发射声波与接收回波的方法,如图8所示,其包括如下步骤:
[0055]步骤1:初始化高压收/发隔离开关电路;
[0056]EP2C5Q208C8N型FPGA通过SPI接口对2片采用菊花链式连接的高压收/发隔离开关MAX4936芯片的通断状态、钳位电流等进行初始化配置,仿真结果如图9所示;
[0057]步骤2:第一次配置高压多路复用开关电路;
[0058]EP2C5Q208C8N型FPGA通过SPI接口对5片采用菊花链式连接的高压多路复用开关MAX4968芯片的通断状态进行第一次配置,使得高压激励信号可以通过特定的16个开关通道,作用在凸阵探头的前16号阵元,仿真结果如图10所示;示波器测试的配置信号波形如图11所示;
[0059]步骤3:EP2C5Q208C8N型FPGA发出16路低压脉冲激励信号并传至高压脉冲发生电路;
[0060]在FPGA内部,通过使用原图输入方式和Verilog语言编程方式,产生一组16路脉冲激励信号,每一路脉冲激励信号分别由一个P型脉冲和一个N型脉冲组成;脉冲激励信号频率为3.5MHz,死区等待时间约为30ns ;仿真结果如图10所示;
[0061]步骤4:根据接收的低压脉冲激励信号,高压脉冲发生电路产生16路高压脉冲信号;
[0062]步骤3产生的低压脉冲激励信号输入高压脉冲发生电路后,产生相对应的高压、高频双极性脉冲输出;示波器测出的一路高压脉冲信号如图12所示;
[0063]步骤5:步骤4产生的16路高压脉冲信号通过高压收/发隔离开关电路和高压多路复用开关电路作用在凸阵探头的第一组子阵;
[0064]凸阵探头共有80个阵元,以相邻的16个阵元组成一组子阵,共65组子阵;
[0065]步骤6:凸阵探头的第一组子阵中的16个阵元受到激励后发出一束声波;
[0066]步骤7:步骤6发射的声波经过被测物体的反射产生回波信号;
[0067]根据被测物体的不同,声波会在被测物体的表面产生多次回波,例如图13所示的回波信号。
[0068]步骤8:凸阵探头将接收的回波转换成电信号;
[0069]步骤9:回波信号经过高压多路复用开关电路和高压收/发隔离开关电路,高压信号被隔离,低压的有用的信号传至回波处理电路;
[0070]本实施方式的回波处理电路,包括AFE5805EVM和TSW1250FPGA,首先AFE对接收到的回波信号进行低噪声放大,以提高回波信号的信噪比;经过抗混叠滤波后被高速AD采集量化为数字信号并通过高速LVDS接口将数字信号传送至FPGA中进行回波信号预处理。
[0071]步骤10:按照步骤2至步骤9的方法,依次重复执行步骤2至步骤9,依次完成凸阵探头的第2组、第3组、直至第65组子阵的声波发射。
【权利要求】
1.一种连接凸阵探头的便携式B超发射接收系统,其特征在于:该系统包括:FPGA、高压脉冲发生电路、高压收/发隔离开关电路和高压多路复用开关电路,回波处理电路,凸阵探头; 所述FPGA同时与高压脉冲发生器、高压收/发隔离开关电路和高压多路复用开关电路相连接;所述高压脉冲发生电路与高压收/发隔离开关电路相连接,所述高压收/发隔离开关电路同时与闻压多路复用开关电路和回波处理电路相连接;所述闻压多路复用开关电路连接凸阵探头; 所述高压脉冲发生电路,用于从FPGA接收一定路数的低压脉冲激励信号、将该信号转换成能够激励凸阵探头发射声波的相应路数的高压脉冲信号、将该高压脉冲信号传至高压收/发隔离开关电路; 所述高压收/发隔离开关电路,包括多个高压收/发隔离开关,用于将接收的高压脉冲信号从高压发送通道传至高压多路复用开关电路、将接收的回波信号从低压接收通道传至回波处理电路;所述高压收/发隔离开关用于隔离低压信号流通所用的低压接收通道和高压信号流通所用的高压发送通道; 所述高压多路复用开关电路,包括多个高压开关,用于通过切换各个高压开关的通断状态,依次将接收到的一定路数的高压脉冲信号作用在凸阵探头阵元的各组子阵上,依次激励凸阵探头阵元的各组子阵发射所需的声波束;所述各组子阵为凸阵探头的阵元中相邻的与该高压脉冲信号的路数相同个数的阵元的组合;与声波束对应的回波信号依次通过相应的高压开关传至高压收/发隔离开关电路。
2.根据权利要求1所述的连接凸阵探头的便携式B超发射接收系统,其特征在于:所述FPGA,包括:脉冲激励信号发射控制模块、高压收/发隔离开关初始化配置模块和高压多路复用开关切换控制模块; 所述脉冲激励信号发射控制模块,用于产生所需的低压脉冲激励信号,并将该信号传至高压脉冲发生电路; 所述高压收/发隔离开关初始化配置模块,用于配置高压收/发隔离开关的通断状态、钳位电流; 所述高压多路复用开关切换控制模块,用于控制高压多路复用开关电路中多个高压开关的通断状态。
3.采用权利要求1所述的连接凸阵探头的便携式B超发射接收系统发射声波与接收回波的方法,其特征在于:包括如下步骤: 步骤1:初始化高压收/发隔离开关电路; 步骤2:配置高压多路复用开关电路; 将高压多路复用开关电路中,所需的高压开关均配置为导通状态; 步骤3 =FPGA发出η路低压脉冲激励信号并传至高压脉冲发生电路; 步骤4:根据接收的低压脉冲激励信号,高压脉冲发生电路产生η路高压脉冲信号;步骤5:步骤4产生的η路高压脉冲信号通过高压收/发隔离开关电路和高压多路复用开关电路作用在凸阵探头阵元的一组子阵上; 凸阵探头共有m个阵元,以相邻的η个阵元组成一组子阵,则共有m-n+1组子阵; 步骤6:步骤5所述的凸阵探头阵元的一组子阵受到激励后发出一束声波; 步骤7:步骤6发射的声波束经过被测物体的反射产生回波; 步骤8:凸阵探头将接收的回波转换成电信号,即回波信号; 步骤9:回波信号经过高压多路复用开关电路和高压收/发隔离开关电路,传至回波处理电路; 步骤10:按照步骤2至步骤9的方法,依次重复执行步骤2至步骤9,依次完成凸阵探头阵元的各组子阵的声波发射与相应的回波接收。
【文档编号】A61B8/00GK104337548SQ201410604081
【公开日】2015年2月11日 申请日期:2014年10月31日 优先权日:2014年10月31日
【发明者】张石, 阮宇航, 孙东征, 毛萍, 殷立磊, 张潇予, 陈钰文 申请人:东北大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1