数据驱动集成电路、发光显示器及其驱动方法

文档序号:2618677阅读:103来源:国知局
专利名称:数据驱动集成电路、发光显示器及其驱动方法
技术领域
本发明涉及数据驱动集成电路(IC)、使用该IC的发光显示器和驱动该发光显示器的方法,更具体地,涉及显示具有预期亮度的图像的数据驱动IC、使用该IC的发光显示器和驱动该发光显示器的方法。
背景技术
最近已经研发出各种平板显示器作为相对笨重和庞大的阴极射线管(CRT)显示器的替代品。该平板显示器包括液晶显示器(LCD)、场发射显示器(FED)、等离子体显示板(PDP)、发光显示器(OLED)等。
在平板显示器当中,发光显示器能够通过电子空穴复合(electron holerecombination)而自身发光。这种发光显示器具有反应时间相对较快和能耗相对较低的优点。一般地,该发光显示器应用每个像素中提供的晶体管而将对应于数据信号的电流提供给发光器件,从而使得发光器件发光。
发光显示器包括像素部分,具有在通过扫描线和数据线的交叉而限定的区域中形成的多个像素;扫描驱动器,用于驱动所述扫描线;数据驱动器,用于驱动所述数据线;和定时控制器,用于控制该扫描驱动器和数据驱动器。
定时控制器根据外部同步信号生成数据控制信号(DCS)和扫描控制信号(SCS)。该DCS和SCS从定时控制器分别提供给该数据驱动器和扫描驱动器。另外,定时控制器将外部数据提供给该数据驱动器。
扫描驱动器从定时控制器接收扫描控制信号SCS。该扫描驱动器基于扫描控制信号SCS生成扫描信号并将所述扫描信号提供给扫描线。
数据驱动器从定时控制器接收DCS。该数据驱动器基于DCS生成数据信号,并与扫描信号同步地将数据信号提供给数据线。
该显示部件从外部电源接收第一电压ELVDD和第二电压ELVSS,并且将它们提供给各个像素。当第一电压ELVDD和第二电压ELVSS被提供到所述像素时,每个像素控制与数据信号相对应的电流而经由发光器件从第一电压ELVDD流向第二电压ELVSS,从而发出对应于数据信号的光。
也就是说,在这种发光显示器中,每个像素发出具有对应于数据信号的预定亮度的光,但是不能发出具有期望亮度的光,这是因为各个像素中提供的晶体管的阈值电压彼此不同。而且,在这种发光显示器中,没有测量和控制每个像素中流动的、与数据信号相对应的实际电流的方法。

发明内容
因而,本发明的一个方面是提供一种显示具有所期望亮度的图像的数据驱动集成电路、一种使用该数据驱动集成电路的发光显示器、和一种驱动该发光显示器的方法。
本发明的前述和/或其他方面可以通过提供一种数据驱动集成电路来实现,所述数据驱动集成电路包括适于依次生成采样信号的移位寄存器;适于响应该采样信号而存储外部数据的锁存器;适于临时存储该锁存器中所存储数据的寄存器;适于生成与该寄存器中所存储数据相对应的灰度电压(gradationvoltage)的电压数模转换器;适于生成与该寄存器中所存储数据相对应的灰度电流(gradation current)的电流数模转换器;适于将该灰度电压作为数据信号提供给像素的缓冲器;和数据控制器,适于接收与该灰度电压相对应的、在该像素中流动并从该像素反馈的像素电流,以及调节该寄存器中所存储数据的比特值。
该数据控制器优选地适于将该像素电流与该灰度电流相比较,并且基于该比较结果增加或减少该寄存器中所存储数据的比特值。
该数据控制器优选地适于将该寄存器中所存储数据的比特值增加或减少预先设定的常数值。
该锁存器优选地包括采样锁存器,适于响应于该采样信号而依次存储该数据;和保持锁存器,适于存储在采样锁存器中存储的数据并同时将该存储数据提供给该寄存器。
该数据控制器优选地包括适于调节j个数据的比特值的j个数据控制器(其中j是自然数)。
每个数据控制器优选地包括比较器,适于将该像素电流与该灰度电流相比较;和数据调节器,适于基于该比较器的控制调节该寄存器中所存储数据的比特值。
该数据调节器优选地适于调节该数据的比特值以使该像素电流等于该灰度电流。
该数据驱动集成电路优选地进一步包括,布置在该寄存器和电流数模转换器之间的选择器。
该选择器优选地包括j个开关器件,每个开关器件适于在一个水平周期的第一周期被接通以便将来自该寄存器的数据提供给该电流数模转换器,并且在一个水平周期的除第一周期之外的第二周期被断开,以防止来自该寄存器的具有被调节的比特值的数据提供给该电流数模转换器。
本发明的前述和/或其他方面也可以通过提供一种发光显示器来实现,所述发光显示器包括多条扫描线;布置成与所述扫描线交叉的多条数据线和反馈线;包含连接到所述扫描线、数据线和反馈线的多个像素的像素部分;扫描驱动器,适于依次向所述扫描线提供扫描信号;和数据驱动器,连接到所述数据线和反馈线,并且适于将外部数据转换成灰度电压以及将该灰度电压提供给所述数据线;其中该数据驱动器适于接收在每个像素中流动的、与该灰度电压相对应的像素电流,并且根据该接收的像素电流调节该数据的比特值。
该数据驱动器优选地包括至少一个数据驱动集成电路,每个数据驱动集成电路包括适于依次生成采样信号的移位寄存器;适于响应于该采样信号而存储外部数据的锁存器;适于临时存储该锁存器中所存储数据的寄存器;适于生成与该寄存器中所存储数据相对应的灰度电压的电压数模转换器;适于生成与该寄存器中所存储数据相对应的灰度电流的电流数模转换器;适于将该灰度电压作为数据信号提供给像素的缓冲器;和数据控制器,适于接收与该灰度电压相对应的、在该像素中流动并从该像素反馈的像素电流,以及调节该寄存器中所存储数据的比特值。
该数据控制器优选地适于将该像素电流与该灰度电流相比较,并且基于该比较结果将该寄存器中所存储数据的比特值增加或减少预先设定的常数值。
该数据控制器优选地包括适于调节j个数据的比特值的j个数据控制器(其中j是自然数)。
每个数据控制器优选地包括比较器,适于将该像素电流与该灰度电流相比较;和数据调节器,适于基于该比较器的控制调节该寄存器中所存储数据的比特值。
该数据调节器优选地适于调节该数据的比特值以使该像素电流等于该灰度电流。
本发明的前述和/或其他方面也可以通过提供一种驱动发光显示器的方法来实现,该方法包括生成与数据对应的灰度电压和灰度电流;将该灰度电压提供给像素;将在一个像素中流动的、与该灰度电压相对应的像素电流与该灰度电流相比较;和基于比较结果调节该数据的比特值。
基于比较结果调节该数据的比特值包括增加或减少该数据的比特值以使得该像素电流等于该灰度电流。
基于比较结果调节该数据的比特值包括将该数据的比特值增加或减少预先设定的常数值。


通过结合以下参照附图进行的详细说明,本发明的更完整理解及其许多伴随的优点将变得清楚,而使本发明变得更好理解,附图中相似的参考标记表示相同或相似的部件,其中图1是发光显示器的示图;图2是根据本发明实施例的发光显示器的示图;图3是图2的数据驱动集成电路的实施例的框图;图4是图3的数据控制模块的详细框图;图5是在图2的电流数模转换器之前提供的选择器的框图;
图6是提供给图5的选择器的选择信号的波形的示图;和图7是图4的比较器的电路图。
具体实施例方式
参照图1,发光显示器包括像素部分30,具有在由扫描线S1-Sn和数据线D1-Dm的交叉限定的区域中形成的多个像素40;扫描驱动器10,用于驱动所述扫描线S1-Sn;数据驱动器20,用于驱动所述数据线D1-Dm;和定时控制器50,用于控制扫描驱动器10和数据驱动器20。
定时控制器50对应于外部同步信号生成数据控制信号(DCS)和扫描控制信号(SCS)。DCS和SCS从定时控制器50分别提供给数据驱动器20和扫描驱动器10。另外,定时控制器50将外部数据提供给数据驱动器20。
扫描驱动器10从定时控制器50接收扫描控制信号SCS。扫描驱动器10基于扫描控制信号SCS生成扫描信号并将所述扫描信号提供给扫描线S1-Sn。
数据驱动器20从定时控制器50接收DCS。数据驱动器20基于DCS生成数据信号,并与所述扫描信号同步地将所述数据信号提供给数据线D1-Dm。
显示部件30从外部电源接收第一电压ELVDD和第二电压ELVSS,并且将它们提供给各个像素40。当第一电压ELVDD和第二电压ELVSS被供给到像素40时,每个像素40控制与数据信号对应的电流经由发光器件从第一电压ELVDD流向第二电压ELVSS,从而发出对应于数据信号的光。
也就是说,在这种发光显示器中,每个像素40发出具有与数据信号对应的预定亮度的光,但是不能发出具有期望亮度的光,这是因为各个像素40中所提供的晶体管的阈值电压彼此不同。而且,在这种发光显示器中,没有用于测量和控制每个像素40中流动的、与数据信号对应的实际电流的方法。
在下文中,将参照

根据本发明的示例性实施例,其中已提供本发明的示例性实施例以使得本领域普通技术人员容易理解。
图2是根据本发明实施例的发光显示器的示图。
参照图2,根据本发明实施例的发光显示器包括像素部分130,具有在通过扫描线S1-Sn、数据线D1-Dm和反馈线Fl-Fm的交叉而限定的区域中形成的像素140;扫描驱动器110,用于驱动扫描线S1-Sn;数据驱动器120,用于驱动数据线D1-Dm;和定时控制器,用于控制数据驱动器120。
像素部分130包括连接到扫描线S1-Sn、数据线D1-Dm和反馈线F1-Fm的多个像素140。扫描线S1-Sn水平形成并且向像素140提供扫描信号。数据线D1-Dm垂直形成并将数据信号提供给像素140。反馈线F1-Fm从像素140接收像素电流并提供给与数据信号对应的数据驱动器120。反馈线F1-Fm是以与数据线D1-Dm相同的方向(垂直方向)形成的。反馈线F1-Fm从当前被供给数据信号的像素140接收电流。也就是说,像素电流是由当前接收扫描信号的像素140生成的,并且经由反馈线F1-Fm返回到数据驱动器120。
提供第一外部电压ELVDD和第二外部电压ELVSS到像素140。当提供第一外部电压ELVDD和第二外部电压ELVSS到像素140时,每个像素140控制与数据线D中的数据信号对应的像素电流经由发光器件从第一电压ELVDD流向第二电压ELVSS。另外,多个像素140在一个水平周期的预定周期期间提供像素电流。
定时控制器150对应于外部同步信号生成数据驱动控制信号DCS和扫描驱动控制信号SCS。在定时控制器150中生成的数据驱动控制信号DCS和扫描驱动控制信号SCS分别被提供给数据驱动器120和扫描驱动器110。另外,定时控制器150将外部数据提供给数据驱动器120。
扫描驱动器110从定时控制器150接收扫描驱动控制信号SCS并生成扫描信号,从而将该扫描信号依次提供给扫描线S1-Sn。
数据驱动器120从定时控制器150接收数据驱动控制信号DCS并生成数据信号,从而与扫描信号同步地将数据信号供给到数据线D1-Dm。数据驱动器120将预定灰度电压作为数据信号提供给数据线D。
另外,数据驱动器120经由反馈线F1-Fm从像素140接收像素电流。数据驱动器120接收像素电流并检验该像素电流的强度是否对应于该数据。例如,当像素140中流动的像素电流应当具有对应于该数据的比特值(或灰度值)的10微安强度时,数据驱动器120检验从像素140供给的像素电流是否为10微安。当没有向每个像素140提供期望的电流时,数据驱动器120调节该数据的比特值(或灰度值),以使得对于每个像素140有所期望的电流流动。数据驱动器120包括至少一个具有j个通道的数据驱动集成电路129(其中j是自然数)。
图3是图2的数据驱动集成电路的框图。
参照图3,数据驱动集成电路129包括用于依次生成采样信号的移位寄存器200;用于响应于该采样信号而依次存储数据的采样锁存器210;用于临时存储采样锁存器210的数据并传输其中所存储的数据的保持锁存器220;用于临时存储从保持锁存器220传输的数据的寄存器230;用于增加或减少寄存器230中所存储数据的比特值的数据控制模块240;用于生成与寄存器230中所存储数据Vdata的比特值相对应的灰度电压Vdata的电压数模转换器(VDAC)250;用于生成与寄存器230中所存储数据的比特值相对应的灰度电流Idata的电流数模转换器(IDAC)260;用于将从VDAC 250提供的灰度电压Vdata供给到数据线D1-Dj的缓冲器270。
移位寄存器200从定时控制器150接收源移位时钟(SSC)和源起始脉冲(SSP),以及当源移位时钟SSC的每一个周期移位源起始脉冲SSP时,依次接收j个采样信号。移位寄存器200包括j个移位寄存器(2001-200j)。
采样锁存器210响应于从移位寄存器200依次传输的采样信号而存储数据Data。该采样锁存器210包括j个采样锁存器2101-210j以便存储j个数据。而且,每个采样锁存器2101-210j具有对应于该数据的比特值的尺寸。例如,在k比特数据的情况下,每个采样锁存器2101-210j被设置成具有对应于k比特的尺寸。
寄存器230临时存储从保持锁存器220提供的数据。寄存器230中存储的数据被提供给数据控制器240、VDAC 250和IDAC 260。寄存器230包括j个寄存器2301-230j,每个被设置成具有对应于k比特的尺寸。
数据控制模块240接收灰度电流Idata、像素电流Ipixel和数据Data,并且比较灰度电流Idata和像素电流Ipixel。然后,数据控制器240基于该比较的电流差来调节数据Data的比特值。优选地,数据控制器240调节该数据的比特值以使得灰度电流Idata等于像素电流Ipixel。数据控制器240中调节的数据(下文中称为“复位数据”)被返回到寄存器230。数据控制器240包括j个数据控制器2401-240j。
VDAC 250生成对应于数据Data或复位数据的比特值的灰度电压Vdata,并将灰度电压Vdata提供给缓冲器270。VDAC 250生成对应于从寄存器230传输的j个数据(或复位数据)的j个灰度电压Vdata。VDAC 250包括j个灰度电压生成器2501-250j。
IDAC 260生成对应于数据Data的比特值的灰度电流Idata,并将其提供给数据控制器240。IDAC 260生成与从寄存器230传输的j个数据相对应的j个灰度电流Idata。IDAC 260包括j个灰度电流生成器2601-260j。
缓冲器270将从VDAC 250提供的灰度电压提供给j个数据线D1-Dj。缓冲器270包括j个缓冲器2701-270j。
图4是图3的数据控制器的详细框图。为了方便起见,显示了第j数据控制器。
参照图4,本发明的数据控制器240j包括比较器241和数据调节器242。比较器241分别从灰度电流生成器260j和像素140接收灰度电流Idata和像素电流Ipixel。像素电流Ipixel是从正在接收当前灰度电压Vdata(即数据信号)的像素140提供的。然后,比较器241比较像素电流Ipixel和灰度电流Idata,并且基于该比较结果将第一控制信号或第二控制信号提供给数据调节器242。例如,当灰度电流Idata高于像素电流Ipixel时,比较器241会生成第一控制信号。另一方面,当灰度电流Idata低于像素电流Ipixel时,比较器241会生成第二控制信号。
数据调节器242从寄存器230j接收数据Data并将它存储在其中。而且,数据调节器242从比较器241接收第一控制信号或第二控制信号,并从外部接收常数值CN。然后,数据调节器242对数据Data的比特值增加或减少常数值CN,从而调整数据Data。由数据调节器242调节的数据Data被提供给寄存器230j。
该数据控制器如下工作。寄存器230j将来自保持锁存器220j的数据Data提供给数据调节器242、灰度电压生成器250j和灰度电流生成器260j。灰度电压生成器250j接收数据Data,生成对应于数据Data的比特值的灰度电压Vdata,并将灰度电压Vdata提供给缓冲器270j。灰度电压Vdata从缓冲器270j经由数据线Dj提供给像素140。像素140将对应于该数据信号的像素电流Ipixel提供给反馈线Fj。
灰度电流生成器260j接收数据Data并生成对应于该数据Data的比特值的灰度电流Idata。灰度电流Idata被提供给比较器241。然后,比较器241分别从反馈线Fj和灰度电流生成器260j接收像素电流Ipixel和灰度电流Idata。灰度电流Idata是在像素140中流动的与该数据相对应的理想电流,而像素电流Ipixel是在像素140中流动的实际电流。然后,比较器241比较像素电流Ipixel和灰度电流Idata,并基于该比较结果生成第一控制信号或第二控制信号,进而将第一控制信号或第二控制信号提供给数据调节器242。
数据调节器242接收第一控制信号或第二控制信号,并对所存储的数据Data增加或减少常数值CN,进而生成复位数据Data。复位数据Data被提供给寄存器230j。数据调节器242调节数据Data的比特值以使得像素电流Ipixel近似等于灰度电流Idata。例如,在数据调节器242接收第一控制信号的情况下,数据调节器242对数据Data的比特值减少常数值CN,从而增加像素电流Ipixel。另一方面,在数据调节器242接收第二控制信号的情况下,数据调节器242对数据Data的比特值增加常数值CN,从而减少像素电流Ipixel。常数值CN被预先设定为预定值。
复位数据Data从数据调节器242提供给寄存器230j。然后,寄存器230j将复位数据Data提供给灰度电压生成器250j。然后,灰度电压生成器250j使用复位数据Data生成灰度电压Vdata,并通过缓冲器270j将灰度电压Vdata提供给像素140。像素140接收灰度电压Vdata并生成与灰度电压Vdata相对应的像素电流Ipixel,进而将像素电流Ipixel提供给比较器241。实质上,对于每个水平周期1H重复前述过程预定次数,从而控制在像素140中流动期望的像素电流Ipixel。
参照图4,灰度电流生成器260j能够生成与复位数据Data相对应的复位电流Idata。实际上,所生成的与复位数据Data相对应的灰度电流Idata不是在像素140中应当流动的理想电流。因此,当与复位数据Data相对应的灰度电流Idata被提供给比较器141时,在像素140中流动不期望的像素电流Ipixel。为了解决这个问题,如图5所示,可以在寄存器230和IDAC 260之间提供选择器255。选择器255包括对应于各个通道而提供的开关器件SW1。例如,选择器255包括j个开关器件SW1。参照图6,响应于第三控制信号CS3,开关器件SW1在一个水平周期的第一周期被接通,并且在一个水平周期的剩余部分即第二周期被断开。在接通开关器件SW1的第一周期期间,IDAC 260从寄存器230接收数据Data。此外,在用于将复位数据存储在寄存器230中的第二周期期间,开关器件SW1被断开。从而,IDAC 260仅生成对应于数据Data的灰度电流Idata,并且控制像素电流Ipixel在像素140中流动。
图7是图4的比较器的电路图。电气与电子工程师协会(IEEE)在1992年公开了图7所示的比较器。然而,根据本发明实施例的比较器并不限于IEEE所提出的这一种。替代地,在本发明中可以使用各种已知的比较器。
参照图7,与像素电流Ipixel和灰度电流Idata之间的差相对应的电流被提供给第二节点N2。然后,该电流从第二节点N2提供给第四晶体管M4和第五晶体管M5的栅极端,所述第四晶体管M4和第五晶体管M5形成为反相器。然后,第四晶体管M4或第五晶体管M5的任一个被接通,从而将高电压VDD或低电压GND提供给输出端。提供给输出端的电压被提供给第二和第三晶体管M2和M3的栅极端,从而稳定地保持提供给输出端的电压。
如上所述,本发明提供一种数据驱动集成电路、一种使用该数据驱动集成电路的发光显示器及其驱动方法,其将与数据对应的灰度电流和像素中流动的像素电流相比较,并基于该比较结果调节该数据的比特值,以使得该像素电流近似等于该灰度电流,从而以所期望的亮度显示图像。特别地,根据本发明的实施例,基于从每个像素反馈的像素电流调节该数据的比特值,从而以所期望的亮度显示图像,而不管晶体管之间的不一致阈值电压。
虽然已经展示和说明了本发明的多个实施例,但是本领域普通技术人员将会理解,在不脱离本发明的原理和精神的情况下可以对实施例进行修改,本发明的范围由所附权利要求限定。
权利要求
1.一种数据驱动集成电路,包括适于依次生成采样信号的移位寄存器;适于响应于该采样信号而存储外部数据的锁存器;适于临时存储在该锁存器中的所存储数据的寄存器;电压数模转换器,适于生成与该寄存器中所存储数据相对应的灰度电压;电流数模转换器,适于生成与该寄存器中所存储数据相对应的灰度电流;缓冲器,适于将该灰度电压作为数据信号提供给像素;和数据控制器,适于接收与该灰度电压相对应的、在该像素中流动并从该像素反馈的像素电流,以及调节该寄存器中所存储数据的比特值。
2.根据权利要求1的数据驱动集成电路,其中该数据控制器适于比较该像素电流和灰度电流,并基于比较结果增加或减少该寄存器中所存储数据的比特值。
3.根据权利要求2的数据驱动集成电路,其中该数据控制器适于对该数据的比特值增加或减少预先设定的常数值。
4.根据权利要求1的数据驱动集成电路,其中该锁存器包括采样锁存器,适于响应于该采样信号而依次存储该数据;和保持锁存器,适于存储该采样锁存器中所存储的数据,同时将该所存储的数据提供给该寄存器。
5.根据权利要求2的数据驱动集成电路,其中该数据控制器包括适于调节j个数据的比特值的j个数据控制器(其中j是自然数)。
6.根据权利要求5的数据驱动集成电路,其中每个数据控制器包括比较器,适于比较该像素电流和灰度电流;和数据调节器,适于基于该比较器的控制而调节该寄存器中所存储数据的比特值。
7.根据权利要求6的数据驱动集成电路,其中该数据调节器适于调节该数据的比特值以使得该像素电流等于该灰度电流。
8.根据权利要求6的数据驱动集成电路,进一步包括设置在该寄存器和电流数模转换器之间的选择器。
9.根据权利要求8的数据驱动集成电路,其中该选择器包括j个开关器件,每个开关器件适于在一个水平周期的第一周期被接通,以便将来自该寄存器的数据提供给该电流数模转换器,而在一个水平周期的除该第一周期之外的第二周期被断开,以防止来自该寄存器的具有被调节的比特值的数据被提供给该电流数模转换器。
10.一种发光显示器,包括多条扫描线;布置成与所述扫描线交叉的多条数据线和反馈线;像素部分,包含连接到所述扫描线、数据线和反馈线的多个像素;扫描驱动器,适应于依次向所述扫描线提供扫描信号;和数据驱动器,连接到所述数据线和反馈线,并且适于将外部数据转换成灰度电压以及将所述灰度电压提供给所述数据线;其中该数据驱动器适于接收在每个像素中流动的、与所述灰度电压相对应的像素电流,并且根据该接收的像素电流来调节该数据的比特值。
11.根据权利要求10的发光显示器,其中该数据驱动器包括至少一个数据驱动集成电路,每个数据驱动集成电路包括适于依次生成采样信号的移位寄存器;适于响应于该采样信号而存储外部数据的锁存器;适于临时存储该锁存器中所存储数据的寄存器;电压数模转换器,适于生成与该寄存器中所存储数据相对应的灰度电压;电流数模转换器,适于生成与该寄存器中所存储数据相对应的灰度电流;缓冲器,适于将该灰度电压作为数据信号提供给像素;和数据控制器,适于接收与该灰度电压相对应的、在该像素中流动并从该像素反馈的像素电流,以及调节该寄存器中所存储数据的比特值。
12.根据权利要求11的发光显示器,其中数据控制器适于比较该像素电流和灰度电流,并基于比较结果以预先设定的常数值增加或减少该寄存器中所存储数据的比特值。
13.根据权利要求12的发光显示器,其中该数据控制器包括适于调节j个数据的比特值的j个数据控制器(其中j是自然数)。
14.根据权利要求13的发光显示器,其中每个数据控制器包括比较器,适于比较该像素电流和灰度电流;和数据调节器,适于基于该比较器的控制而调节该寄存器中所存储数据的比特值。
15.根据权利要求14的发光显示器,其中该数据调节器适于调节该数据的比特值以使得该像素电流等于该灰度电流。
16.一种驱动发光显示器的方法,该方法包括生成与数据对应的灰度电压和灰度电流;将该灰度电压提供给像素;将在一个像素中流动的、与该灰度电压相对应的像素电流与该灰度电流相比较;和基于比较结果调节该数据的比特值。
17.根据权利要求16的方法,其中基于比较结果调节该数据的比特值包括,增加或减少该数据的比特值以使得该像素电流等于该灰度电流。
18.根据权利要求17的方法,其中基于比较结果调节该数据的比特值包括,将该数据的比特值增加或减少预先设定的常数值。
全文摘要
一种以所期望的亮度显示图像的数据驱动集成电路,包括适于依次生成采样信号的移位寄存器;适于响应于该采样信号而存储外部数据的锁存器;适于临时存储该锁存器中所存储数据的寄存器;适于生成与该寄存器中所存储数据相对应的灰度电压的电压数模转换器;适于生成与该寄存器中所存储数据相对应的灰度电流的电流数模转换器;适于将该灰度电压作为数据信号提供给像素的缓冲器;和数据控制器,适于接收与该灰度电压相对应的、在该像素中流动并从该像素反馈的像素电流,以及调节该寄存器中所存储数据的比特值。
文档编号G09G3/30GK1808532SQ200510121599
公开日2006年7月26日 申请日期2005年12月26日 优先权日2004年12月24日
发明者崔相武, 权五敬 申请人:三星Sdi株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1