扫描驱动电路以及采用其的有机发光显示器的制作方法

文档序号:2652150阅读:196来源:国知局
专利名称:扫描驱动电路以及采用其的有机发光显示器的制作方法
技术领域
本发明涉及扫描驱动电路以及使用该扫描驱动电路的有机发光显示器。
背景技术
总体来说,诸如有机发光显示器这类有源矩阵型显示设备包括按矩阵图案配置于各数据线和各扫描线两者间的各交叉位置的像素阵列。
扫描线包括具有各像素矩阵的显示区域的水平线(即行线),并将扫描驱动电路的预定信号即扫描信号顺序提供给该像素阵列。
图1是示出现有扫描驱动电路的框图。参照图1,现有扫描驱动电路包括以从属方式与启动脉冲SP输入线相连接的多级ST1至STn。多级ST1至STn分别响应启动脉冲SP依次使时钟信号C移位来产生各输出信号SO1至SOn。这种情况下,第2级至第n级ST2至STn其中每一级将前一级的输出信号作为启动脉冲接收并移位。
因而,各级以启动脉冲依次移位这种方式产生各输出信号SO1至SOn,并将各输出信号提供给像素阵列。
图2是图1所示的扫描驱动电路其中一级的电路图。图3是图2所示的该级的时序图。参照图2和图3,以往扫描驱动电路的每一级使用主从触发器(master-slave flip-flop)。当时钟CLK处于低电平时,这样一种触发器继续接收输入并保持前一输出。
与此相反,当时钟CLK处于高电平时,该触发器保持输入端在时钟CLK处于低电平时所接收到的输入IN,并输出该接收到的输入,但不再接收该输入IN。
上述电路中,触发器中包括的反相器其问题在于,当其输入处于低电平时有静态电流流过。此外,触发器中接收到高电平输入的反相器其数目与接收到低电平输入的反相器的数目相同。因而,该触发器中全部反相器其中一半有静态电流流过,由此造成功率消耗增加。
此外,图2A电路中,电源VDD和接地GND两者间连接的电阻(即晶体管M1’和M2’)按其电阻比分压的电压值决定输出电压OUT的高电平。输出电压OUT的低电平设定为相对于接地GND电平高出晶体管M2’的阈值电压。
举例来说,由于各晶体管的特性偏差,输入电压的各电平随各自级而有所不同,因而在使用图2和图2A电路的情况下输出电压处于高电平时发生偏差,结果可能造成该电路误动作。
而且,输出电压低电平的偏差造成图2电路中包括的反相器其输入晶体管的导通电阻有偏差发生,由此加重输出电压的高电平偏差。尤其是,有机发光显示器的屏板使用的是具有很大特性偏差的晶体管,因而这样一种问题尤为严重。
此外,反相器中经输入晶体管流过的电流用以对输出端充电,而经负载晶体管流过的电流则用以对输出端放电。一旦对输出端放电,负载晶体管的源极-栅极电压便渐渐减小,因而放电电流迅速减小。这造成放电效率变差。

发明内容
因而,本发明其中一个实施例的一个方面在于提供一种扫描驱动电路和使用该扫描驱动电路的有机发光显示器。该扫描驱动电路可以用将该扫描驱动电路的输出电压从正电源电压切换至负电源电压的PMOS晶体管和NMOS晶体管来实施。
本发明其中一个实施例的上述和/或其他方面是通过提供一种包括多级的扫描驱动电路来实现的。该多级适于接收4个时钟。该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号。该多级中的每一级的输入端与各级的前一级的输出端相连接。该多级中的每一级包括晶体管、开关部分以及存储部分。该晶体管随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入。开关部分随各时钟当中的第一时钟将第一电压送至输出端,并随输入信号防止第一电压送至输出端,该第一时钟用于经第一时钟端输入。存储部分将输出端的电压保持一预定时间,并随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
根据本发明的第二方面,提供一种具有多级的扫描驱动电路。该多级适于接收4个时钟。该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号。该多级中的每一级的输入端与各级的前一级的输出端相连接。该多级中的每一级包括晶体管、开关部分以及存储部分。晶体管随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入。开关部分随各时钟当中的第一时钟将第一电压送至输出端,该第一时钟用于经第一时钟端输入。存储部分将输出端的电压保持一预定时间,并随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
根据本发明的第三方面,提供一种具有显示区域的有机发光显示器,该显示区域具有用于显示图像的多个像素。该有机发光显示器同时包括扫描驱动电路和数据驱动电路。该扫描驱动电路用于将扫描信号送至该显示区域,数据驱动电路用于将数据信号送至该显示区域。该扫描驱动电路包括多级。该多级适于接收4个时钟。该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号。该多级中的每一级的输入端与各级的前一级的输出端相连接。该多级中的每一级包括晶体管、开关部分以及存储部分。该晶体管随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入。开关部分随各时钟当中的第一时钟将第一电压送至输出端,并随输入信号防止第一电压送至输出端,该第一时钟用于经第一时钟端输入。存储部分将输出端的电压保持一预定时间,并随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
所提供的是一种具有显示区域的有机发光显示器,该显示区域具有用于显示图像的多个像素。该有机发光显示器同时包括扫描驱动电路和数据驱动电路。该扫描驱动电路用于将扫描信号送至该显示区域,数据驱动电路用于将数据信号送至该显示区域。该扫描驱动电路包括多级。该多级适于接收4个时钟。该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号。该多级中的每一级的输入端与各级的前一级的输出端相连接。该多级中的每一级包括晶体管、开关部分以及存储部分。该晶体管随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入。开关部分随各时钟当中的第一时钟将第一电压送至输出端,该第一时钟用于经第一时钟端输入。存储部分将输出端的电压保持一预定时间,并随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
附图简述本发明的上述和其他方面和特征通过下面参照下列附图对某些示范性实施例的说明会变得明显而且更为容易理解图1是示出现有扫描驱动电路的框图;图2是图1所示的扫描驱动电路其中一级的电路图;图2A是图2所示的该级中的反相器的电路图;图3是图2所示的该级的时序图;图4是示出本发明一实施例的有机发光显示器的框图;图5是示出本发明一实施例的扫描驱动电路构成的框图;图6是示出图5所示的扫描驱动电路其中一级的第一实施例的电路图;图7是示出图6所示的该级的输入/输出波形其第一实施例的时序图;图8是示出图5所示的扫描驱动电路其中一级的第二实施例的电路图;图9是示出图5所示的扫描驱动电路其中一级的第三实施例的电路图;
图10是示出图5所示的扫描驱动电路其中一级的第四实施例的电路图;图11是示出图5所示的扫描驱动电路其中一级的第五实施例的电路图;图12是图11所示的该级的时序图;图13是示出图5所示的扫描驱动电路其中一级的第六实施例的电路图;以及图14是图13所示的该级的时序图。
具体实施例方式
下面参照


本发明各示范性实施例。这里,第一元件说明为与第二元件连接时,第一元件不仅可以是与第二元件直接连接,而且可以是通过第三元件与第二元件间接连接。此外,为了清楚起见省略对本发明进行完整理解不需要的各元件。而且,同样的参照标号指代全部同样的元件。
图4是示出本发明一实施例的有机发光显示器的框图。参照图4,该有机发光显示器包括显示区域30、扫描驱动电路10、数据驱动电路20、以及时序控制器50。
显示区域30包括各扫描线S1至Sn和各数据线D1至Dm两者间交叉区所形成的多个像素40。扫描驱动电路10驱动各扫描线S1至Sn。数据驱动电路20驱动各数据线D1至Dm。时序控制器50控制扫描驱动电路10和数据驱动电路20。
时序控制器50随外部提供的同步信号生成一数据驱动控制信号DCS和一扫描驱动控制信号SCS。该时序控制器50所生成的该数据驱动控制信号DCS提供给数据驱动电路20,扫描驱动控制信号SCS提供给扫描驱动电路10。此外,时序控制器50将外部提供的数据“数据”提供给数据驱动电路20。
数据驱动电路20接收时序控制器50的数据驱动控制信号DCS。一旦接收到数据驱动控制信号DCS,数据驱动电路20生成各数据信号,并将所生成的各数据信号提供给各数据线D1至Dm。本实施例中,数据驱动电路20每一行周期将所生成的各数据信号提供给各数据线D1至Dm。
显示区域30接收外部源的第一电源ELVDD的第一电力和第二电源ELVSS的第二电力,并将其提供给各像素40。一旦接收到第一电力ELVDD和第二电力ELVSS,各像素40便控制第一电源ELVDD经与数据信号相对应的发光元件流至第二电压电源ELVSS的电流量,因而产生与数据信号相对应的光。
扫描驱动电路10响应时序控制器50输出的扫描驱动控制信号SCS生成一扫描信号,将所生成的扫描信号顺序提供给各扫描线S1至Sn。具体来说,扫描驱动电路10顺序生成扫描信号来驱动多个像素,并将该扫描信号提供给显示区域30。
下面说明本发明一实施例的有机发光显示器的扫描驱动电路的构成和动作。
图5是示出本发明一实施例的扫描驱动电路30其配置的框图。参照图5,扫描驱动电路包括以从属方式与一启动脉冲输入线相连接以便驱动m×n像素阵列的n级。
第1至第n级的各第一输出线与像素阵列中包括的第1至第n扫描线(即各行线)相连接。有一启动脉冲SP提供给第1级。第1至第n-1级的各输出信号分别作为启动脉冲提供给各自下一级。每一级随第一时钟CLK1、第二时钟CLK2、以及第三时钟CLK3;或随第二时钟CLK2、第三时钟CLK3、以及第四时钟CLK4;或随第三时钟CLK3、第四时钟CLK4、以及第一时钟CLK1;或随第四时钟CLK4、第一时钟CLK1、以及第二时钟CLK2进行接收并动作。每一级包括第一时钟端ck1、第二时钟端ck2、以及第三时钟端ck3。如图所示,这里第一时钟CLK1、第二时钟CLK2、以及第三时钟CLK3分别送至第(4k-3)级的第一时钟端ck1、第二时钟端ck2、以及第三时钟端ck3。第二时钟CLK2、第三时钟CLK3、以及第四时钟CLK4分别送至第(4k-2)级的第一时钟端ck1、第二时钟端ck2、以及第三时钟端ck3。第一时钟CLK1、第三时钟CLK3、以及第四时钟CLK4分别送至第(4k-1)级的第三时钟端ck3、第一时钟端ck1、以及第二时钟端ck2。第一时钟CLK1、第二时钟CLK2、以及第四时钟CLK4分别送至第(4k)级的第二时钟端ck2、第三时钟端ck3、以及第一时钟端ck1。其中k为自然数。
也就是说,每一级响应4个时钟第一时钟CLK1、第二时钟CLK2、第三时钟CLK3、以及第四时钟CLK4其中的3个动作。
此外,当第1级响应第一时钟CLK1、第二时钟CLK2、以及第三时钟CLK3输出一信号时,第2级随第二时钟CLK2、第三时钟CLK3、以及第四时钟CLK4进行接收并动作。当第2级响应第二时钟CLK2、第三时钟CLK3、以及第四时钟CLK4输出一信号时,第3级随第三时钟CLK3、第四时钟CLK4、以及第一时钟CLK1进行接收并动作。当第3级响应第三时钟CLK3、第四时钟CLK4、以及第一时钟CLK1输出一信号时,第4级随第四时钟CLK4、第一时钟CLK1、以及第二时钟CLK2进行接收并动作。也就是说,第1级、第2级、第3级、以及第4级顺序输出信号以便依次由各线驱动有机发光显示器的显示区域。
有一外部控制电路(未图示)提供该驱动电路的各输入信号,即启动脉冲SP、第一至第四时钟CLK1至CLK4、以及电源电压VDD。
图6是示出图5所示的扫描驱动电路其中一级的第一实施例的电路图。图7是示出图6所示的该级的输入/输出波形其第一实施例的时序图。
如图6所示,本发明实施例中,每一级其中包括的各晶体管全部为PMOS晶体管。每一级通过扫描驱动电路顺序发送一低电平输出。具体来说,本发明一实施例的扫描驱动电路对多数时候为诸如有机发光显示器这类有源矩阵型显示设备的显示区域输出一高电平,并通过如图6和图7所示的多级顺序输出一低电平脉冲。
参照图6,该级包括第一PMOS晶体管M1、第二PMOS晶体管M2、第三PMOS晶体管M3、第四PMOS晶体管M4、第五PMOS晶体管M5、以及第一电容器C1。第一PMOS晶体管M1包括与第二时钟端ck2相连接的栅极,接收前一级的输出电压Si或第一启动脉冲SP,并有选择地将前一级的输出电压Si或第一启动脉冲SP送至第一节点N1。第二PMOS晶体管M2包括与第一节点N1相连接的栅极,并连接于第三时钟端ck3和第二节点N2两者间。第三PMOS晶体管M3包括与第一时钟端ck1相连接的栅极,并连接于接地和第三节点N3两者间。第四PMOS晶体管M4包括与第一节点N1相连接的栅极,并连接于第一时钟端ck1和第三节点N3两者间。第五PMOS晶体管M5包括与第三节点N3相连接的栅极,并连接于电源线VDD和第二节点N2两者间。第一电容器C1连接于第一节点N1和第二节点N2两者间,并保持一预定电压。
尽管示出M3与地连接,但M3也可以作为替代与负电压VSS连接。
下面通过图6所示的各级当中的第(4k-3)级电路配置、具体参照第1级来说明各级的动作,该第1级其具有的第一时钟端ck1与第一时钟CLK1连接,第二时钟端ck2与第二时钟CLK2连接,第三时钟端ck3与第三时钟CLK3连接。
参照图6和图7,扫描驱动电路的每一级可以随第一时钟CLK1、第二时钟CLK2、第三时钟CLK3、以及第四时钟CLK4将一个周期分为预充电时间、输入时间、评估时间、以及静态时间。预充电时间期间,有一低电平信号输入至该级的第一时钟端ck1,有一高电平信号输入至第二时钟端ck2和第三时钟端ck3对该级的电容器C1进行预充电。输入时间期间,有一低电平信号输入至第二时钟端ck2,有一高电平信号输入至第一时钟端ck1和第三时钟端ck3。接着,有一启动脉冲SP或前一级的一扫描信号Si经输入端输入至第一节点N1,并存储于电容器C1中。评估时间期间,有一低电平信号输入至第三时钟端ck3,有一高电平信号输入至第一时钟端ck1和第二时钟端ck2,以便该级在预定时间内输出一低电平信号。接着,有一启动脉冲SP或前一级的一扫描信号Si经输入端输入。评估时间期间,有一低电平信号输入至第三时钟端ck3,有一高电平信号经第一时钟端ck1和第二时钟端ck2输入,以便该级使一低电平脉冲的扫描信号移位一预定时间输出。此外,静态时间为未输入至该级的第四时钟CLK4具有低电平这一时间周期。
预充电时间期间,当第一时钟CLK1为低电平时,第三PMOS晶体管M3导通以便第三节点N3的电压为接地电压。因而,第五PMOS晶体管M5导通以便经一输出端out输出电源电压VDD的电压,其结果是有一高电平电压输出给输出端out。也就是说,所输出的扫描信号具有高电平。接着,输入时间期间,第二时钟CLK2变为低电平,启动脉冲SP或前一级的扫描信号Si经第一PMOS晶体管M1送至第一节点N1,并将启动脉冲SP或前一级的扫描信号Si存储于电容器C1中。此时,启动脉冲SP或前一级的扫描信号Si较低,因而第二PMOS晶体管M2和第四PMOS晶体管M4导通。接下来,第一时钟CLK1变为高电平来使第三PMOS晶体管M3截止。当第三PMOS晶体管M3截止和第四PMOS晶体管M4导通时,高电平的第一时钟CLK1送至第三节点N3以使第五PMOS晶体管M5截止。此时,第二PMOS晶体管M2截止,以便输出端随高电平的第三时钟CLK3输出高电平信号。而且,评估时间期间,第三时钟CLK变为低电平来使第一PMOS晶体管M1浮动。这使得电容器C1保持低电平信号,由此使第二PMOS晶体管M2和第四PMOS晶体管M4导通。与之相反,第三PMOS晶体管M3和第五PMOS晶体管M5截止。因此,有一低电平信号随低电平的第三时钟CLK3输出至输出端out。
也就是说,输出端out在预充电时间期间由电源线VDD输出一高电平电压,并在输入时间期间由电容器C1保持一高电平电压。接着,评估时间期间,输出与低电平的第三时钟CLK3相对应的电压。当第三时钟CLK3为低电平时,输出端out其电压降低。与之相反,当第三时钟CLK3变为高电平时,输出端out其电压再次变为高电平。因而,输出端out输出一扫描信号。接着,静态时间期间,所传送的第一时钟CLK1、第二时钟CLK2、以及第三时钟CLK3具有高电平,但低电平的第四时钟CLK4未送至该级,以便该级响应各时钟不动作。
因而,当没有低电平信号输入至每一级中的输入端时,第二PMOS晶体管M2截止,以便输出端out保持一高电平信号。因而,仅当每一级接收启动脉冲SP或前一级的低电平信号时,便输出一其结果是顺序输出该扫描信号的低电平信号。
图8是示出图5所示的扫描驱动电路其中一级的第二实施例的电路图。参照图8,一级的第二实施例其中包括第一PMOS晶体管M1、第二PMOS晶体管M2、第三PMOS晶体管M3、第四PMOS晶体管M4、第五PMOS晶体管M5、以及电容器C1。
第一PMOS晶体管M1响应第二时钟CLK2将一输入信号送至第一节点N1,第二PMOS晶体管M2将第三时钟CLK3送至与第一节点N1的电压相对应的第二节点N2。第三PMOS晶体管M3响应第一时钟CLK1将接地电压送至第五PMOS晶体管M5的栅极。第四PMOS晶体管M4的栅极与输出端out连接,第四晶体管M4将第一时钟CLK1送至第五PMOS晶体管M5其与输出端out的电压相对应的栅极。此外,第五PMOS晶体管M5将电源线VDD的电压送至与其栅极的电压相对应的输出端。而且,电容器C1连接于第一节点N1和第二节点N2两者间,并保持一预定电压。
如上所述具有此构成的该级随图7所示的第一至第三时钟CLK1至CLK3进行接收并动作。预充电时间期间,第五PMOS晶体管M5响应第一时钟CLK1导通,以按电源线VDD的电压将一高电平信号输出给输出端out。输入时间期间,响应第二时钟CLK2将启动脉冲SP或前一级的扫描信号Si存储于电容器C1。接下来,电容器C1存储的电压导致第三时钟CLK3的电压输出,以便输出端out保持一高电平信号。此时,当输出端的电压具有低电平时,第四PMOS晶体管M4将一高电平信号送至第五PMOS晶体管M5的栅极,由此防止电源线VDD的电压送至输出端。
图9是示出图5所示的扫描驱动电路其中一级的第三实施例的电路图。图9所示的该级具有与图6情形大体相同的构成和功能。图9中该级与图6情形不同之处在于,第六PMOS晶体管M6与第四PMOS晶体管M4的源极连接,电源线VDD与第六PMOS晶体管M6的源极连接。因而,当第三时钟CLK3具有低电平时,第四PMOS晶体管M4导通,以便电源线VDD的电压送至第三节点N3,以使第五PMOS晶体管M5截止。换言之,并非时钟的电源线VDD电压送至第五PMOS晶体管M5以确保第五PMOS晶体管M5的截止状态。因而,当第三时钟CLK3具有低电平时,该级防止电源线VDD的电压经第五PMOS晶体管M5送至输出端。因而,当第三时钟CLK3具有低电平时,该级确保该输出端的电压降低至低电平。
图10是示出图5所示的扫描驱动电路其中一级的第四实施例的电路图。参照图10,图10中的一级具有与图9情形大体相同的构成和功能。具体来说,当第三时钟CLK3具有低电平时,电源线VDD的电压按与图9情形相同的方式送至第三节点N3。图10中的一级与图9情形不同之处在于,第三时钟CLK3送至第四PMOS晶体管M4的栅极,第六PMOS晶体管M6的栅极与第三节点N3连接。
图11是示出图5所示的扫描驱动电路其中一级的第五实施例的电路图。参照图11,除了第三PMOS晶体管M3的源极和栅极接收第一时钟CLK1以外,图11中的一级具有与图8情形大体相同的构成和功能。因而,当第一时钟CLK1具有低电平时,第五PMOS晶体管M5导通。图11中所示的该级的其余动作与图8情形相同。
图12是图11所示的该级的时序图。参照图12,图12中的信号波形适用于图8至图11中的各级。图11示出当第一至第四时钟CLK1至CLK4其中至少两个因外部影响而彼此重叠时该级的动作。
图11中,由于第二至第四时钟CLK2至CLK4,第一和第二时钟CLK1和CLK2、第二和第三时钟CLK2和CLK3、以及第三和第四时钟CLK3和CLK4彼此重叠。预充电时间、输入时间、评估时间、以及静态时间当中的评估时间期间,扫描信号与第三时钟CLK3的动作相对应动作。根据第四时钟CLK4的静态时间期间,第四时钟CLK4未输入至该级,因而该第四时钟CLK4不影响该级的动作。因而,该级所输出的扫描信号随第三时钟CLK3的波形而变化。结果是,即便各自时钟的某些部分彼此重叠,该扫描信号的波形也不至变差。
但响应第四时钟CLK4评估时间结束未到达静态时间以后,当预充电时间再次出现时,驱动电源其电压便响应第一时钟CLK1送至输出端out,由此使扫描信号其波形变差。这防止预充电时间以后的静态时间期间扫描信号其波形变差。
图13是示出图5所示的扫描驱动电路其中一级的第六实施例的电路图。图14是图13所示的该级的时序图。参照图13和图14,该级由NMOS晶体管M6、M7、M8、M9、以及M10构成。图13中的一级具有与图6情形大体相同的构成,相应晶体管进行与图6情形大体相同的动作。换言之,各晶体管M6、M7、M8、M9、以及M10分别起到与M1、M2、M3、M4、以及M5大体相同的作用。
本发明各示范性实施例的扫描驱动电路和使用该扫描驱动电路的有机发光显示器将输出电压从正电源电压切换至负电源电压,因而工作速度有所提高。而且,即便是送至该扫描驱动电路的时钟有误动作,扫描信号其波形的变化也不大。
尽管图示说明了本发明某些示范性实施例,本领域技术人员会理解,可以在不背离本发明原理和实质、以及权利要求及其等同方案所限定的范围的情况下对上述实施例进行种种变化。
权利要求
1.一种扫描驱动电路,包括多级,该多级用于接收4个时钟,其中该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号,其中该多级中的每一级的输入端与各级的前一级的输出端相连接,其中该多级中的每一级包括晶体管,用于随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入;开关部分,用于随各时钟当中的第一时钟将第一电压送至输出端,并用于随输入信号防止第一电压送至输出端,该第一时钟用于经第一时钟端输入;以及存储部分,用于将输出端的电压保持一预定时间,并用于随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
2.如权利要求1所述的扫描驱动电路,其特征在于,存储部分包括第二晶体管,与用于随接收到输入信号的第一节点的电压将第三时钟送至第二节点的晶体管连接;以及电容器,用于保持第一节点和第二节点两者间的电压。
3.如权利要求1所述的扫描驱动电路,其特征在于,开关部分包括第二晶体管,用于随第一时钟的电压将第二电压送至一节点;第三晶体管,用于随输入信号将第一时钟的电压送至该节点,其中该节点处于第二晶体管和第三晶体管两者之间;第四晶体管,包括与该节点连接的栅极,第四晶体管用于随该节点的电压将第一电压送至输出端。
4.如权利要求3所述的扫描驱动电路,其特征在于,第二电压为接地电压。
5.如权利要求1所述的扫描驱动电路,其特征在于,开关部分包括第二晶体管,包括与第一时钟端连接的栅极、与第二电压连接的源极、以及与第二节点连接的漏极;第三晶体管,包括与第一节点连接的栅极、与第一时钟端连接的源极、以及与第二节点连接的漏极;第四晶体管,包括与第二节点连接的栅极、与第一电压连接的源极、以及与输出端连接的漏极。
6.如权利要求1所述的扫描驱动电路,其特征在于,开关部分包括第二晶体管,包括与第一时钟端连接的栅极、与第二电压连接的源极、以及与第二节点连接的漏极;第三晶体管,包括与同该晶体管连接的第一节点相连接的栅极、用于接收第一电压的源极、以及与第二节点连接的漏极;第四晶体管,包括与第二节点连接的栅极、与第一电压连接的源极、以及与输出端连接的漏极;以及第五晶体管,包括与第三时钟端连接的栅极和与第一电压连接的源极,该第五晶体管用于将第一电压送至第三晶体管的源极。
7.如权利要求1所述的扫描驱动电路,其特征在于,开关部分包括第二晶体管,包括与第一时钟端连接的栅极、与第二电压连接的源极、以及与第二节点连接的漏极;第三晶体管,包括与第三时钟端连接的栅极、用于接收第一电压的源极、以及与第二节点连接的漏极;第四晶体管,包括与第二节点连接的栅极、与第一电压连接的源极、以及与输出端连接的漏极;以及第五晶体管,包括与同该晶体管连接的第一节点相连接的栅极和与第一电压连接的源极,该第五晶体管用于将第一电压送至第三晶体管的源极。
8.如权利要求1所述的扫描驱动电路,其特征在于,多级适于在预充电时间、输入时间、评估时间、以及静态时间期间动作,其中该多级中的每一级适于在预充电时间期间使存储部分初始化,适于在输入时间期间接收并存储一预定信号,适于在评估时间期间输出与该预定信号相对应的扫描信号,适于在静态时间期间响应第一时钟、第二时钟、以及第三时钟不动作。
9.如权利要求8所述的扫描驱动电路,其特征在于,多级中每一级适于在各级中的前一级输出低电平信号这一输入时间期间动作。
10.如权利要求1所述的扫描驱动电路,其特征在于,第四时钟具有相同时间周期,但彼此相位存在移位。
11.如权利要求10所述的扫描驱动电路,其特征在于,第一电压是驱动电源的电压。
12.一种扫描驱动电路,包括多级,该多级用于接收4个时钟,其中该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号,其中该多级中的每一级的输入端与各级的前一级的输出端相连接,其中该多级中的每一级包括晶体管,用于随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入;开关部分,用于随各时钟当中的第一时钟将第一电压送至输出端,该第一时钟用于经第一时钟端输入;以及存储部分,用于将输出端的电压保持一预定时间,并用于随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
13.如权利要求12所述的扫描驱动电路,其特征在于,存储部分包括第二晶体管,与晶体管连接,第二晶体管用于随接收到输入信号的第一节点的电压将第三时钟送至第二节点;以及电容器,用于保持第一节点和第二节点两者间的电压。
14.如权利要求12所述的扫描驱动电路,其特征在于,开关部分包括第二晶体管,用于随第一时钟的电压将第二电压送至一节点;第三晶体管,包括与输出端连接的栅极、与第一时钟端连接的源极、以及与节点连接的漏极;以及第四晶体管,包括与该节点连接的栅极、与第一电压连接的源极、以及与输出端连接的漏极。
15.如权利要求14所述的扫描驱动电路,其特征在于,第二电压为接地电压。
16.如权利要求12所述的扫描驱动电路,其特征在于,开关部分包括第二晶体管,包括与第一时钟端连接的栅极和源极、以及与一节点连接的漏极;第三晶体管,包括与输出端连接的栅极、与第一时钟端连接的源极、以及与节点连接的漏极;以及第四晶体管,包括与该节点连接的栅极、与第一电压连接的源极、以及与输出端连接的漏极。
17.如权利要求12所述的扫描驱动电路,其特征在于,多级适于在预充电时间、输入时间、评估时间、以及静态时间期间动作,其中该多级中的每一级适于在预充电时间期间使存储部分初始化,适于在输入时间期间接收并存储一预定信号,适于在评估时间期间输出与该预定信号相对应的扫描信号,适于在静态时间期间响应第一时钟、第二时钟、以及第三时钟不动作。
18.如权利要求12所述的扫描驱动电路,其特征在于,第一时钟、第二时钟、以及第三时钟具有相同时间周期,但彼此相位存在移位。
19.如权利要求12所述的扫描驱动电路,其特征在于,多级中每一级适于在各级中的前一级输出低电平信号这一输入时间期间动作。
20.如权利要求12所述的扫描驱动电路,其特征在于,第一电压是驱动电源的电压。
21.一种有机发光显示器,包括显示区域,具有用于显示图像的多个像素;扫描驱动电路,用于将扫描信号送至该显示区域;以及数据驱动电路,用于将数据信号送至该显示区域;其中该扫描驱动电路,包括多级,该多级用于接收4个时钟,其中该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号,其中该多级中的每一级的输入端与各级的前一级的输出端相连接,其中该多级中的每一级包括晶体管,用于随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入;开关部分,用于随各时钟当中的第一时钟将第一电压送至输出端,并用于随输入信号防止第一电压送至输出端,该第一时钟用于经第一时钟端输入;以及存储部分,用于将输出端的电压保持一预定时间,并用于随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
22.如权利要求21所述的有机发光显示器,其特征在于,多级适于在预充电时间、输入时间、以及评估时间期间动作,其中该多级中的每一级适于在预充电时间期间使存储部分初始化并输出一高电平电压,适于在输入时间期间接收输入信号并保持该高电平电压,适于在评估时间期间输出一低电平电压。
23.一种有机发光显示器,包括显示区域,具有用于显示图像的多个像素;扫描驱动电路,用于将扫描信号送至该显示区域;以及数据驱动电路,用于将数据信号送至该显示区域;其中该扫描驱动电路,包括多级,该多级用于接收4个时钟,其中该多级中的每一级配置为接收4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号,其中该多级中的每一级的输入端与各级的前一级的输出端相连接,其中该多级中的每一级包括晶体管,用于随各时钟当中的第二时钟使输入端的连接导通/截止,该第二时钟用于经第二时钟端输入;开关部分,用于随各时钟当中的第一时钟将第一电压送至输出端,该第一时钟用于经第一时钟端输入;以及存储部分,用于将输出端的电压保持一预定时间,并用于随输入信号将各时钟当中的第三时钟的电压送至输出端,该第三时钟用于经第三时钟端输入。
24.如权利要求23所述的有机发光显示器,其特征在于,多级适于在预充电时间、输入时间、以及评估时间期间动作,其中该多级中的每一级适于在预充电时间期间使存储部分初始化并输出一高电平电压,适于在输入时间期间接收输入信号并保持高电平电压,适于在评估时间期间输出一低电平电压。
全文摘要
本发明提供的扫描驱动电路包括多级。每一级接收可以顺序产生的4个时钟中的3个,经输入端接收并延迟一输入信号,并经输出端输出一输出信号。每一级的输入端与各级的前一级的输出端相连接。每一级包括晶体管、开关部分以及存储部分。该晶体管随第二时钟使输入端的连接导通/截止。该开关部分随第一时钟将第一电压送至输出端,并随输入信号防止第一电压送至输出端。该存储部分将输出端的电压保持一预定时间,并随输入信号将第三时钟的电压送至输出端。
文档编号G09G3/22GK101059933SQ20071009717
公开日2007年10月24日 申请日期2007年4月10日 优先权日2006年4月18日
发明者申东蓉 申请人:三星Sdi株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1