多重接口视频处理电路的制作方法

文档序号:2652157阅读:248来源:国知局
专利名称:多重接口视频处理电路的制作方法
技术领域
本发明涉及一种视频处理电路的装置,尤其涉及一种多重接口视频处理电 路的装置。
背景技术
图1为现有技术的视频处理电路。传统视频处理电路具有一接口 iio、 一时序控制器(TC0N)120、 一选择器125及一暂存器140。时序控制器120可接 受从縮放器150来的LVDS (低电压差动信号)、RSDS(小幅度摆动差动信号)类 型或TTL (晶体管-晶体管逻辑)信号。暂存器140耦合至接口 110、时序控制 器120、选择器125及缩放器150,使得接口 110适用于输出信号给平面显示 器160的源极驱动器。源极驱动器有许多种类,某些源极驱动器是使用RSDS/TTL信号,而某些 源极驱动器则是使用LVDS/TTL信号。所以,根据源极驱动器160的种类,选 择器125被用来选择输入到接口 110的信号。在传统视频处理电路,为了与不同种类的源极驱动器一起操作,接口 110 需要二套连接点来传送不同种类的信号。但是,这种设计需要许多连接点。因 此,需要具多重接口的视频处理电路以减少连接点的数量。发明内容本发明所要解决的技术问题在于提供一种多重接口视频处理电路,适用于 输出不同类型的信号到源极驱动器,从而减少设计时间及制造费用。根据本发明的一实施例,多重接口视频处理电路具有一多重接口元件、一 时序控制器及一暂存器。时序控制器能够排序及传送一个低电压差动信号、小 幅度摆动差动信号或TTL信号至多重接口元件。经由暂存器的设定,多重接 口元件得以适用于输出不同种类的信号到源极驱动器。采用本发明可使得视频处理电路提供信号的不同类型至具有相同硬件的不同源极驱动器。在没有改变电路设计的情形下,设计者能改变暂存器的设定 使得视频处理电路供应不同的信号给源极驱动器。此发明可以因此而减少设计 时间及制造费用。


为让本发明的上述及其它目的、特征、优点与实施例能更明显易懂,所附 附图的详细说明如下图1为现有技术的视频处理电路;图2为根据本发明的一实施例所绘示的多重接口视频处理电路;以及 图3为根据本发明的一实施例所绘示的多重接口元件。其中,附图标记110、210:多重接口元件230:导线100、200:视频处理电路140、240:暂存器120、220:时序控制器150、250:縮放器160、260:平面显示器125:选择器310:LVDS转换器330、340、 350、 360:320:RSDS转换器连接点群组具体实施方式
图2为根据本发明的一实施例所绘示的多重接口视频处理电路。多重接口 视频处理电路有一多重接口元件210、时序控制器220、及暂存器240。时序 控制器220可排序及传送(由导线230传送)LVDS、 RSDS或TTL信号至多重接 口元件210。暂存器240与多重接口元件210相互耦合,并且经由暂存器的设 定可使得多重接口元件210适用于输出不同种类的信号至平面显示器260的源 极驱动器。多重接口视频处理电路包含一縮放器250以处理及输出LVDS、RSDS或TTL 类型的信号至时序控制器220。縮放器250根据平面显示器260的需求提供最 佳的分辨率。需传送的信号包括多个图像信号(即红色、绿色及蓝色图像信号)、 一时序 信号及多个控制信号。 一般而言,从縮放器250来的图像信号可为LVDS、 RSDS或TTL信号,而时序信号及控制信号则是TTL信号。但是,由源极驱动器所 处理的图像信号有时是LVDS或RSDS信号。所以,当縮放器250输入TTL信 号至时序控制器220,且源极驱动器只能处理LVDS或RSDS信号时,视频处理 电路便需要一些转换器去转换信号。图3是根据本发明的一实施例所绘示的多重接口元件210。多重接口视频 处理电路更进一步具有一低电压差动信号转换器(LVDS转换器)310将TTL信号 (如TTL—CLK)转换成低电压差动信号(如LVDS—CLK、 LVDS—DATA),以及具有小 幅度摆动差动信号转换器(RSDS转换器)320将TTL信号(如TTL—CLK、 TTL—DAT_R、 TTL—DAT—G、 TTL—DAT—B)转换成小幅度摆动差动信号(如RSDS—CLK、 RSDS_DATA—R、 RSDS—DATA—B) 。 LVDS转换器310及RSDS转换器320可能埋置 于如图2所示的时序控制器(TC0N) 220之内。多重接口元件210具有数个连 接点。根据不同(譬如时序及图像信号类型)的信号种类,这些连接点可能划分 成几个群组。举例来说,连接点群组330、 340、 350及360各自地传送至少一 个时序信号、至少一个红色图像信号、至少一个绿色图像信号及至少一个蓝色 图像信号。另外,为了使连接点的数量减到最小及设计上灵活度,控制信号(没 被显示)可能由不同的连接点群组330、 340、 350及360分开地传送。设计者能根据要求或规格而将接口设定储存起来。 一般来说,设计者能使 用常规设定协议,譬如12C协议或MCU(微处理器控制单元)并行接口协议来设 定接口。借此,同样的连接点便能传送LVDS、RSDS或TTL信号等不同的信号。LVDS转换器310耦合至时序控制器220、时序信号连接点群组330、控制 信号连接点(分别位于群组340、 350或360)及图像信号连接点群组340、 350 或360。 RSDS转换器320耦合至时序控制器220、时序信号连接点群组330、 控制信号连接点(分开地位于群组340、350或360)及图像信号连接点群组340、 350或360。一般来说,视频处理电路处理一个时序信号、数个图像信号及数个控制信 号。所以,对于TTL类型的信号来说,视频处理电路需要一个时序信号连接点, 而对于LVDS/RSDS类型来说,视频处理电路需要一对时序信号连接点。视频处 理电路也需要几个控制信号连接点及几个图像信号连接点。但是,如果视频处 理电路需要不同的时序信号,时序信号连接点的数量就可能需要修改。更进一步而言,在把信号输入至连接点之前,需要排列(map)信号而得到正确序列。排列过程譬如MSB/LSB (最重大的位/最不重大的位)交换、数据 反转或红/蓝交换都可能使用。另外,根据不同的接口类型,信号也需要不同 的排列过程。举例来说,如果接口是一个双信道RSDS接口,信号需要前后交 换;如果接口是一个双信道LVDS/TTL接口,信号需要奇偶交换。由上面所叙述,通过多重接口元件210协同暂存器240的设定,不同的信 号可以传送到对应的连接点。所以,视频处理电路可以提供正确的信号类型至 平面显示器260的源极驱动器。在这里被提出的实施例可使得视频处理电路提供信号的不同类型至具有 相同硬件的不同源极驱动器。在没有改变电路设计的情形下,设计者能改变暂 存器的设定使得视频处理电路供应不同的信号给源极驱动器。此发明可以因此 而减少设计时间及制造费用。当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情 况下,熟悉本领域的普通技术人员当可根据本发明做出各种相应的改变和变 形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
权利要求
1.一种多重接口视频处理电路,其特征在于,包括一多重接口元件;一时序控制器,用以排序并传送属于一低电压差动信号类型、一小幅度摆动差动信号类型或一晶体管-晶体管逻辑信号类型的一信号至该多重接口元件;以及一暂存器,设定该多重接口元件以适用于输出该种类的该信号至一源极驱动器。
2. 根据权利要求1所述的多重接口视频处理电路,其特征在于,还包含 一縮放器,处理及输出属于该低电压差动信号类型、该小幅度摆动差动信号类 型或该晶体管-晶体管逻辑信号类型的该信号至该时序控制器。
3. 根据权利要求1所述的多重接口视频处理电路,其特征在于,还包含 一低电压差动信号转换器,将一图像信号的类型从该晶体管-晶体管逻辑信号 类型转换成该低电压差动信号类型。
4. 根据权利要求3所述的多重接口视频处理电路,其特征在于,该低电 压差动信号转换器用以将一时序信号的类型从该晶体管-晶体管逻辑信号类型 转换成该低电压差动信号类型。
5. 根据权利要求3所述的多重接口视频处理电路,其特征在于,该低电 压差动信号转换器用以将一控制信号的类型从该晶体管-晶体管逻辑信号类型 转换成该低电压差动信号类型。
6. 根据权利要求1所述的多重接口视频处理电路,其特征在于,还包含 一小幅度摆动差动信号转换器,将一图像信号的类型从该晶体管-晶体管逻辑 信号类型转换成该小幅度摆动差动信号类型。
7. 根据权利要求6所述的多重接口视频处理电路,其特征在于,该小幅 度摆动差动信号转换器用于将一时序信号的类型从将该晶体管-晶体管逻辑信 号类型转换成该小幅度摆动差动信号类型。
8. 根据权利要求6所述的多重接口视频处理电路,其特征在于,该小幅 度摆动差动信号转换器用于将一控制信号的类型从将该晶体管-晶体管逻辑信 号类型转换成小幅度摆动差动信号类型。
9. 根据权利要求1所述的多重接口视频处理电路,其特征在于,该多重 接口元件包括多个连接点,用以传送至少一时序信号,至少一控制信号,至少 一红色图像信号,至少一绿色图像信号及至少一蓝色图像信号。
10. 根据权利要求9所述的多重接口视频处理电路,其特征在于,该时序 信号、该控制信号、该红色图像信号、该绿色图像信号及该蓝色图像信号其中 一部分根据该暂存器的设定共享该连接点。
11. 根据权利要求3所述的多重接口视频处理电路,其特征在于,该低压差动信号转换器耦合至该时序控制器、 一时序信号连接点、 一控制信号连接点 及一图像信号连接点。
12. 根据权利要求6所述的多重接口视频处理电路,其特征在于,该小幅 度摆动差动信号转换器耦合至该时序控制器、 一时序信号连接点、 一控制信号 连接点及一图像信号连接点。
全文摘要
本发明公开了一种多重接口视频处理电路具有一多重接口元件、一时序控制器,及一缓存器。时序控制器能够排序及传送一个低电压差动信号、小幅度摆动差动信号或晶体管-晶体管逻辑信号至多重接口元件。经由缓存器的设定,多重接口元件得以适用于输出不同类型的信号到源极驱动器。采用本发明可使得视频处理电路提供信号的不同类型至具有相同硬件的不同源极驱动器。在没有改变电路设计的情形下,设计者能改变暂存器的设定使得视频处理电路供应不同的信号给源极驱动器。此发明可以因此而减少设计时间及制造费用。
文档编号G09G5/00GK101295491SQ20071009765
公开日2008年10月29日 申请日期2007年4月27日 优先权日2007年4月27日
发明者陈贵祥, 黄崇勋 申请人:奇景光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1