显示装置及用于驱动该显示装置的存储驱动电路的制作方法

文档序号:2585549阅读:189来源:国知局
专利名称:显示装置及用于驱动该显示装置的存储驱动电路的制作方法
技术领域
本发明涉及一种显示装置。更具体地讲,本发明涉及一种显示装置和一 种用于驱动该显示装置的存储驱动电路。
背景技术
通常,液晶显示(LCD)装置包括具有像素电极的阵列基底、具有共电极 的相对基底和置于阵列基底和相对基底之间的液晶层。液晶层包含具有介电 各向异性的液晶。液晶层的液晶的取向响应施加到液晶的电场而变化,/人而 改变液晶层的光透射率并显示图像。LCD装置具有各种有利的特性,例如厚度薄、功筹毛低、分辨率高等,因 而,LCD装置已用于笔记本电脑、监视器等中的电子装置领域中。另外,移 动通信装置包括显示信息及静止图像、运动图像、广播等的LCD装置。然而,随着LCD装置的分辨率提高,LCD装置的功耗增加。另外,为 了显示运动图像,要求LCD装置具有更快的响应速度。发明内容本发明提供了 一种可以能够降低功耗并提高响应速度的显示装置。 本发明还提供了一种用于驱动该显示装置的存储驱动电路。 本发明的另外的特征将在以下的描述中进行阐述,部分将通过描述是清 楚的,或者可通过实践本发明而了解。本发明公开了一种显示装置,该显示装置包括显示面板、栅极驱动电路、 数据驱动电路和存储驱动电路。显示面板包括多条栅极线、多条数据线和多 条存储线,所述多条存储线沿着与栅极线大体平行的方向延伸。栅极驱动电 路分别向栅极线施加多个栅极信号。数据驱动电路分别向数据线施加多个数 据信号。存储驱动电路包括多个级,用于分别向存储线施加被每帧反转的多 个存储电压。所述级中的第k级包括反充电部分、升压部分和保持部分。反 充电部分基于第k栅极信号将第一驱动电压施加到第k存储线。升压部分基
于第(k+2)栅极信号将第二驱动电压施加到第k存储线。保持部分在一帧内基 于第(k+l)栅极信号将存储电压施加到第k存储线。存储电压的电平对应于第 二驱动电压。本发明还公开了一种集成在显示面板上的存储驱动电路,该显示面板包括多条栅极线,接收多个栅极信号;多条数据线;多条存储线,沿着与栅 极线大体平行的方向延伸。存储驱动电路包括多个级,用于分别向存储线施 加被每帧反转的多个存储电压。所述级中的第k级包括反充电部分,基于 第k栅极信号将第一驱动电压施加到第k存储线;升压部分,基于第(k+2)栅 极信号将第二驱动电压施加到第k存储线;保持部分,在一帧内基于第(k+l) 栅极信号将存储电压施加到第k存储线。存储电压的电平对应于第二驱动电 压,其中,k为自然数。要理解,前面的大体描述和以下的详细描述是示例性的和说明性的,并 意图对所保护的本发明提供进一 步的解释。


附图示出了本发明的实施例,并与描述一起用于解释本发明的原理,其 中,包括的附图用于提供对本发明的进一步的理解,并且附图包含在该说明 书中并构成该说明书的一部分。图1是示出了才艮据本发明示例性实施例的显示装置的平面图。图2是示出了图1中所示的驱动部分的框图。图3是示出了根据本发明示例性实施例的存储驱动电路的框图。图4是示出了图3中所示的级的电路图。图5是示出了图4所示的级的操作的波形图。
具体实施方式
在下文,将参照附图来更充分地描述本发明,在附图中示出了本发明的 实施例。然而,本发明可以以许多不同的形式来实施,而不应该被理解为局 限于在这里阐述的实施例。当然,提供这些实施例使得本公开将是彻底的且 完全的,并将本发明的范围充分地传达给本领域的技术人员。在附图中,为 了清晰起见,会夸大层和区域的尺寸和相对尺寸。应该理解,当元件或层被称作"在"另一元件或层"上"、"连接到"另
一元件或层或"结合到"另一元件或层时,该元件或层可直接在另一元件或 层上、直接连接到另一元件或层或直接结合到另一元件或层,或者可存在中 间元件或中间层。相反,当元件或层被称作"直接在,,另一元件或层"上"、"直接连接到"另一元件或层或"直接结合到"另一元件或层时,不存在中 间元件或中间层。相同的标号始终表示相同的元件。如这里所用的,术语"和 /或"包括相关的所列项的一个或多个的任意组合和全部组合。应该理解,尽管在这里会用术语第一、第二、第三等来描述不同的元件、 组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应被 这些术语所限制。这些术语仅用来将一个元件、组件、区域、层或部分与另 一元件、组件、区域、层或部分区别开来。因此,在不脱离本发明的教导的 情况下,下面讨论的第一元件、组件、区域、层或部分可被称为第二元件、 组件、区域、层或部分。为了易于描述如附图中示出的一个元件或特征与其它元件或特征的关 系,在这里可使用空间相对术语,例如"在…之下"、"在…下方"、"下面的"、"在…上方"、"上面的,,等。应该理解,空间相对术语意在包含除了附图中 描述的方位之外的装置在使用或操作中的不同方位。例如,如果将附图中的 装置翻转,则被描述为在其它元件或特征"下方"或"之下"的元件将随后 会位于其它元件或特征"上方"。因此,示例性术语"在…下方"可包含"在…上方"和"在…下方"两种方位。该装置可被另外定位(旋转90度或在其它方位)并相应地解释这里使用的空间相对描述符。这里所用的术语仅是出于描述具体的实施例的目的,而不意图对本发明 进行限制。如这里所用的,除非上下文另外明确地指明,否则单数形式也意 图包括复数形式。还应该理解,术语"包括"用在该说明书中时说明存在所 述特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或多 个其它特征、整体、步骤、操作、元件、组件和/或它们的组。在这里参照剖视图来描述本发明的实施例,剖视图是本发明的理想化实 施例(和中间结构)的示意性图示。这样,预计会出现例如由制造技术和/或公 差引起的图示的形状变化。因此,本发明的实施例不应被理解为局限于这里 图示的区域的特定形状,而是包括例如由制造所造成的形状上的偏差。除非另有定义,否则这里所用的所有术语(包括:技术和科学术语)具有与 本发明所属领域的普通技术人员所通常理解的意思相同的意思。应该进一步 理解,除非这里明确定义,否则术语例如在通用的词典中定义的术语应被解 释为与相关领域的上下文中它们的意思相一致的意思,而不是理想地或过于 正式地解释它们的意思。在下文中,将参照附图来详细描述本发明的示例性实施例。 图1是示出了根据本发明示例性实施例的显示装置的平面图。参照图1,显示装置包括柔性电路板500、显示面板IOO、驱动部分400、 栅极驱动电路300和存储驱动电路200。柔性电路板500接收同步信号和图像数据信号并将上述信号传输到驱动 部分400。同步信号包括垂直同步信号Vsync、水平同步信号Hsync、主时钟 信号MCLK和数据使能信号DE。显示面板100包括阵列基底110、相对基底120和液晶层(未示出)。相对 基底120可以是滤色器基底。液晶层置于阵列基底IIO和相对基底120之间。 显示区DA、第一外围区PA1、第二外围区PA2和第三外围区PA3限定在显 示面板100上。第一外围区PA1、第二外围区PA2和第三外围区PA3环绕显 示区DA。多个像素部分限定在显示区DA中。阵列基底110包括多条栅极线GL1..... GLn和与栅极线GLl..... GLn相比沿着不同方向延伸的多条数据线DL1.....DLm。与栅极线GL1、 ...、 GLn沿着大体相同的方向延伸的多条存储线SL1.....SLn形成在显示区DA中。存^f诸线SL1.....SLn与沿着大体平行于4册极线GL1..... GLn的水平方向排列的像素部分叠置。每个像素部分包括作为开关元件的薄膜晶体管TFT、液晶电容器CLC和存储电容 器CST。TFT形成在阵列基底110中,TFT的栅电极和源电极分别连接到栅极线GL1..... GLn中的一条和数据线DL1.....DLm中的一条。液晶电容器CLC形成在阵列基底110中,并通过像素电极和与像素电极叠置的共电极来 限定。像素电极连接到TFT的漏电极。存储电容器CST通过每条存储线 SL1..... SLn和像素电极来限定。驱动部分400形成在其内设置有数据线DL1、 ...、 DLm的第一端部的第 一外围区PA1中。驱动部分400可包括安装在第一外围区PA1中的驱动芯片。驱动部分400向每条数据线DL1.....DLm输出与图像数据信号DATA对应的数据电压。另外,驱动部分400施加用于驱动栅极驱动电路300的栅极控
栅极驱动电路300形成在其内设置有栅极线GL1.....GLn的第 一端部的第二外围区PA2中。栅极驱动电路300可作为集成电路直接集成在阵列基 底110上。基于来自驱动部分400的栅极控制信号和栅极驱动电压,栅极驱动电路300向栅极线GL1..... GLn顺序地输出栅极信号。栅极控制信号包括垂直起始信号STV、第一时钟信号CK和第二时钟信号CKB。栅极驱动电 压包括栅极导通电压VDD和栅极截止电压VSS。存储驱动电路200形成在其内设置有栅极线GL1.....GLn的第二端部的第三外围区PA3中。存储驱动电路200可作为集成电路直接集成在阵列基 底110上。基于来自驱动部分400的存储驱动电压,存储驱动电路200向存储线SL1..... SLn输出存储电压。存储电压的电平被每帧反转。施加到存储线SL1..... SLn的存储电压的电平对应于数据电压的极性。每个存储电压的电平在数据电压被充在每个像素部分中之后被反转。例如,当具有正极 性(+)的数据电压被充在像素部分中时,存储电压的电平在像素部分正在被充 电时为低,而在完成像素部分的充电后为高。图2是示出了图1中所示的驱动部分的框图。参照图1和图2,驱动部分400包括控制部分410、栅极控制部分420、 数据控制电路430、电源部分440和存储器450。控制部分410接收同步信号CONT和数据信号DATA。同步信号CONT 包括垂直同步信号Vsync、水平同步信号Hsync、主时钟信号MCLK和凝:据 使能信号DE。控制部分410基于同步信号CONT存储数据信号DATA,并将 栅极控制信号410a施加到栅极控制部分420。另外,控制部分410将数据控 制信号410c施加到数据驱动电路430。栅极控制信号410a包括垂直起始信号 STV、第一时钟信号CK和第二时钟信号CKB。数据控制信号410c包括水平 起始信号STH、负载信号LEAD和反转信号POL。此外,控制部分410读取存储器450中存储的数据信号DATA,以将数 据信号DATA施加到数据驱动电路430,并将电压控制信号410b施加到电源 部分440。电压控制信号410b包括主时钟信号MCLK和反转信号POL。存储器450临时存储数据信号DATA。例如,存储器450存储用于单位 帧或单位行的数据信号DATA。控制部分410控制存储器450写入或读取数 据信号DATA。 栅极控制部分420将来自控制部分410的栅极控制信号410a和来自电源 部分440的栅极驱动电压440a施加到栅极驱动电路300。数据驱动电路430从电源部分440接收基准伽玛电压440b,并从控制部 分410接收数据控制信号410c和数据信号410d。数据驱动电路430基于基准 伽玛电压440b将数据信号410d变成模拟类型的数据电压。数据电压被分别施加到数据线DL1.....DLm。数据驱动电路430可通过反转驱动方法来操作。在反转驱动方法中,数据驱动电路430将数据电压的电平相对于共电压 Vcom进行反转,这样可防止液晶的劣化。例如,数据驱动电路430将数据电电源部分440基于电压控制信号410b产生驱动电压,以驱动显示面板 100。电压控制信号410b从控制部分410接收。例如,电源部分440将包括 栅极导通电压VDD和栅极截止电压VSS的棚-极驱动电压440a施加到栅极控 制部分420,并将用于数据电压的基准伽玛电压440b施加到数据驱动电路 430。另外,电源部分440产生共电压Vcom,以将共电压Vcom施加到形成 在相对基底120中的共电极,并将存储驱动电压440c施加到存储驱动电路 200。存储驱动电压440c驱动存储驱动电路200,并包括第一驱动电压、第二 驱动电压、第一存储电压、第二存储电压、第一开关电压和第二开关电压。在下文,将参照图3和图4来详细解释存储驱动电路200。图3是示出了根据本发明示例性实施例的存储驱动电路的框图。图4是 示出了图3中所示的级(stage)的电路图。参照图3和图4,存储驱动电路200包括分别与多条存储线SL1.....SLn对应的多个级SRV。存储驱动电路200还可包括将存储驱动电压440c施 加到级SRV的多条电压线VL1、 ...、 VL6。电压线VL1.....VL6包括第一电压线VL1、第二电压线VL2、第三电压线VL3、第四电压线VL4、第五电压线VL5和第六电压线VL6。第一电压 线VL1和第二电压线VL2分别接收第一驱动电压和第二驱动电压。第三电压 线VL3和第四电压线VL4分别接收第一存储电压和第二存储电压。第五电压 线VL5和第六电压线VL6分别接收第一开关电压和第二开关电压。级SRV都可以大体相同,因而,第k级SRVk将被如下解释,其中,k 为小于n的自然iL
第k级SRVk从第k栅极线GLk、第(k+l)栅极线GLk+l和第(k+"栅极
线GLk+2接收栅极信号,从电压线VL1.....VL6接收存储驱动电压440c。
因而,第k级SRVk向第k存储线SLk施加存储电压。例如,第k级SRVk 与第k栅极信号、第(k+l)栅极信号和第(k+2)栅极信号同步,以将与第一驱动 电压、第二驱动电压、第一存储电压、第二存储电压、第一开关电压和第二 开关电压对应的存储电压施加到第k存储线SLk。
例如,在图4中,第k级SRVk包括反充电部分(counter charging part)210、 升压部分(boosting part)220和保持部分230。
反充电部分210包括第五开关元件T5,第五开关元件T5具有连接到第 一电压线VL1的输入端、连接到第k栅极线GLk的控制端和连接到第k存储 线SLk的输出端。反充电部分210基于第k栅极信号将来自第一电压线VL1 的第一驱动电压施加到第k存储线SLk。
升压部分220包括第六开关元件T6,第六开关元件T6包括连接到第二 电压线VL2的输入端、连接到第(k+2)栅极线GLk+2的控制端及连接到第五 开关元件T5的输出端和第k存储线SLk的输出端。升压部分220基于第(k+2) 栅极信号将与第一驱动电压相比处于不同电平的第二驱动电压施加到第k存 储线SLk。
保持部分230包括第一开关元件Tl、第二开关元件T2、第三开关元件 T3、第四开关元件T4、第一电容器C1和第二电容器C2。第一开关元件T1 包括连接到第五电压线VL5的输入端和连接到第(k+l)栅极线GLk+l的控制 端。第二开关元件T2包括输入端,连接到第六电压线VL6;控制端,连接 到第一开关元件Tl的控制端和第(k+l)栅极线GLk+l。第三开关元件T3包括 连接到第三电压线VL3的输入端、连接到第一开关元件T1的输出端的控制 端和连接到第k存储线SLk的输出端。第四开关元件T4包括连接到第四电 压线VL4的输入端、连接到第二开关元件T2的输出端的控制端及连接到第 三开关元件T3的输出端和第k存储线SLk的输出端。第一电容器C1连接到 第三开关元件T3的控制端和输入端。第二电容器C2连接到第四开关元件T4 的控制端和输入端。
保持部分230基于第(k+l)栅极信号在一帧期间将存储电压(例如,第一存 储电压或第二存储电压)施加到第k存储线SLk。由保持部分230产生的存储 电压对应于从升压部分220输出的第二驱动电压的电平。
数据电压的极性按像素部分的每行被反转。另外,第三开关元件T3的 输入端和第四开关元件T4的输入端按像素部分的每行被交替地连接到第三 电压线VL3和第四电压线VL4。例如,奇数级的第三开关元件T3和第四开 关元件T4的输入端可分别连接到第三电压线VL3和第四电压线VL4,偶数 级的第三开关元件T3和第四开关元件T4的输入端可分别连接到第四电压线 VL4和第三电压线VL3。此外,奇数级的第一开关元件Tl和第二开关元件 T2的输入端可分别连接到第五电压线VL5和第六电压线VL6,偶数级的第 一开关元件T1和第二开关元件T2的输入端可分别连接到第五电压线VL5和 第六电压线VL6。
图5是示出了图4所示的级的操作的波形图。
在图5中,数据电压具有正极性。
参照图4和图5,第一驱动电压和第二驱动电压被每帧反转。例如,使 第一驱动电压和第二驱动电压在第一电平Vh(例如,高电平)和低于第一电平 VH的第二电平Vl(例如,低电平)之间反转。第二驱动电压的相位与第一驱动 电压的相位相反。例如,当数据电压具有正极性(+)时,第一驱动电压处于第 一屯平Vh,第二驱动电压处于第二电平VL。
第一存储电压和第二存储电压不被反转,并可具有恒定电平。例如,第 一存储电压可保持在第一电平VH,第二存储电压可保持在第二电平VL。
第一开关电压和第二开关电压被每帧反转。例如,第一开关电压和第二
开关电压在导通电平VoN和截止电平VoFF之间被每帧反转,并且具有彼此相
反的电平。例如,当凄t据电压具有正极性(+)时,第一开关电压具有导通电平 VON,第二开关电压具有截止电平V0FF。导通电平VoN是用于导通第三开关 元件T3和第四开关元件T4的电压的电平,截止电平Voff是用于截止第三开 关元件T3和第四开关元件T4的电压的电平。
在第k栅极信号施加到第k栅极线GLk之前的数据电压的空白期期间, 使第一驱动电压和第二驱动电压及第一开关电压和第二开关电压反转。
再参照图1和图5,将参照波形图解释第k级SRVk的操作。当第k栅 极信号处于高电平VH时,第五开关元件T5导通,从而处于第二电平VL的 第一驱动电压被施加到第k存储线SLk。当第k栅极信号处于高电平VH时, 连接到第k栅极线GLk的TFT导通,从而像素电极被充以具有正极性(+)的 数据电压。例如,当像素电极被充以数据电压时,第k存储线SLk处于第二
电平VL。
当第(k+l)栅极信号处于高电平时,第一开关元件T1和第二开关元件T2 导通,从而导通电平VoN的第一开关电压通过第一开关元件Tl被施加到第三 开关元件T3的控制端,截止电平Vo汗的第二开关电压通过第二开关元件T2 被施加到第四开关元件T4的控制端。因而,第四开关元件T4截止,而第三 开关元件T3导通,从而将处于第一电平VH的第一存储电压施加到第k存储 线SLk。如下面所解释的,施加到第k存储线SLk的电压的电平逐渐增大到 第一电平VH。
施加到第三开关元件T3的控制端的第一开关电压和施加到第四开关元 件T4的控制端的第二开关电压被分别充在第一电容器Cl和第二电容器C2 中,从而第三开关元件T3和第四开关元件T4在该帧内被导通/截止。例如, 第三开关元件T3可通过被充以第一开关电压的第一电容器Cl而被导通,从 而在该帧内可将第一存储电压施加到第k存储线SLk。
当第(k+2)4册才及信号具有高电平时,第六开关元件T6导通,从而处于第 一电平VH的第二驱动电压被施加到第k存储线SLk。
然后,除了第三开关元件T3之外的所有开关元件截止,而第三开关元 件T3利用第一电容器C1保持导通状态。因而,将第一电平VH的第一存储 电压施加到第k存储线SLk,从而第k存储线SLk保持第一电平VH。
第五开关元件T5和第六开关元件T6分别控制接收大量电流的反充电部 分210和升压部分220的运行,所以虽然保持部分230的第一开关元件Tl、 第二开关元件T2、第三开关元件T3和第四开关元件T4中的每个的容量 (capacity)可以是第五开关元件T5和第六开关元件T6中的每个的容量的大约 十分之一,但是可使保持部分230的操作稳定。
因而,当将第一电平VH的第一存储电压施加到第三开关元件T3时,施 加到第k存储线SLk的电压的电平逐渐变为第一电平VH。在通过第六开关元 件T6施加第二驱动电压之后,施加到第k存储线SLk的电压的电平等于第 一电平VH。另外,长时间导通的第三开关元件T3的沟道区的宽度/长度的比 减小,从而可降低存储驱动电路的功耗。
数据电压的极性在下一帧内被反转为具有负极性,第 一驱动电压和第二 驱动电压及第一开关电压和第二开关电压被反转。因而,使第k存储线SLk 的电平反转。例如,施加到第k存储线的电压的电平与第k栅极信号同步为处于第一电平VH。然后,使第k存储线的电平与第(k+l)栅极信号同步而从第 一电平VH逐渐变为第二电平VL,然后与第(k+2)栅极信号同步而变为第二电
平VL。施加到第四开关元件T4的第二存储电压保持第k存储线SLk的电平。 当数据电压具有正极性(+)时,处于低电平VL的存储电压在正充以数据 电压时被施加到存储线SL,而处于高电平VH的存储电压在完成数据电压的 充入之后被施加到存储线SL。因而,施加到像素电极的电压的电平升高,从 而可提高响应速度。另外,像素电极和共电极之间的电压差可因像素电极的 升压而增大,所以可增大灰阶电压的范围,从而提高亮度。
根据本发明的示例性实施例,可使存储线的电平在充以数据电压之后被 反转,所以像素电极的电平可升高。因而,可提高液晶的响应速度,可增大 灰阶电压的范围,从而提高亮度。此外,存储线在反转之后没有浮置,而是 将具有恒定电平的电压施加到存储线。因而,即使当液晶电容器的电容改变 时,也可防止因施加到液晶电容器的电压的电平的变化导致的水平串扰。
本领域的技术人员将清楚的是,在不脱离本发明的精神或范围的情况下, 可在本发明中作出各种修改和变化。因而,本发明意在覆盖该发明的修改和 .变化,只要这些修改和变化落入权利要求及其等同物的范围之内。
权利要求
1、 一种显示装置,包括显示面板,包括多条栅极线、多条数据线和多条存储线,存储线沿着与 栅极线大体平行的方向延伸;栅极驱动电路,用于分别向栅极线施加多个栅极信号; 数据驱动电路,用于分别向数据线施加多个数据电压; 存储驱动电路,包括多个级,用于分别向存储线施加被每帧反转的多个 存储电压,所述级中的第k级包括反充电部分,基于第k栅极信号将第一驱动电压施加到第k存储线; 升压部分,基于第(k+2)栅极信号将第二驱动电压施加到第k存储线; 保持部分,在一帧内基于第(k+l)栅极信号将存储电压施加到第k存 储线,存储电压的电平对应于第二驱动电压,其中,k为自然数。
2、 如权利要求1所述的显示装置,其中,数据电压按多个像素部分中的 每行并且按每帧被反转。
3、 如权利要求2所述的显示装置,其中,第一驱动电压和第二驱动电压 被每帧反转。
4、 如权利要求3所述的显示装置,其中,保持部分包括 第一开关元件,基于第(k+l)栅极信号输出第一开关电压; 第二开关元件,基于第(k+l)栅极信号输出第二开关电压; 第三开关元件,基于第一开关电压将第一存储电压输出到第k存储线; 第四开关元件,基于第二开关电压将第二存储电压输出到第k存储线; 第一电容器,被充以第一开关电压,以在所述一帧期间保持第三开关元件的导通/截止状态;第二电容器,被充以第二开关电压,以在所述一帧期间保持第四开关元件的导通/截止状态。
5、 如权利要求4所述的显示装置,其中,第一存储电压和第二存储电压 中的每个为恒定电压。
6、 如权利要求5所述的显示装置,其中,第一开关电压和第二开关电压 被每帧反转。
7、 如权利要求6所述的显示装置,其中,数据电压具有正极性,第二驱动电压和第一驱动电压分别具有第一电平和与第一电平相反的第 二电平,第一存储电压和第二存储电压分别具有第一电平和第二电平, 第一开关电压和第二开关电压具有导通电平和与导通电平相反的截止电平。
8、 如权利要求4所述的显示装置,其中,第三开关元件和第四开关元件 中的每个的沟道区的容量只是反充电部分和升压部分中的每个的开关晶体管 的沟道区的容量的十分之一。
9、 如权利要求4所述的显示装置,其中,存储驱动电路包括 第一电压线和第二电压线,分别接收第一驱动电压和第二驱动电压; 第一存储线和第二存储线,分别接收第一存储电压和第二存储电压; 第一开关线和第二开关线,分别接收第一开关电压和第二开关电压。
10、 如权利要求1所述的显示装置,其中,存储驱动电路作为集成电路 集成在显示面板上。
11、 一种集成在显示面板上的存储驱动电路,显示面板包括 多条栅极线,接收多个栅极信号;多条数据线;多条存储线,沿着与栅极线大体平行的方向延伸, 存储驱动电路包括多个级,用于分别向存储线施加被每帧反转的多个存储电压,所述级中的第k级包括反充电部分,基于第k栅极信号将第一驱动电压施加到第k存储线; 升压部分,基于第(k+2)栅极信号将第二驱动电压施加到第k存储线; 保持部分,在一帧内基于第(k+l)栅极信号将存储电压施加到第k存储线,存储电压的电平对应于第二驱动电压,其中,k为自然数。
12、 如权利要求11所述的存储驱动电路,其中,第一驱动电压和第二驱 动电压纟皮每帧反转。
13、 如权利要求12所述的存储驱动电路,其中,保持部分包括 第一开关元件,基于第(k+l)栅极信号输出第一开关电压; 第二开关元件,基于第(k+l)栅极信号输出第二开关电压; 第三开关元件,基于第一开关电压将第一存储电压输出到第k存储线; 第四开关元件,基于第二开关电压将第二存储电压输出到第k存储线;第一电容器,被充以第一开关电压,以在所述一帧期间保持第三开关元件的导通/截止状态;第二电容器,被充以第二开关电压,以在所述一帧期间保持第四开关元 件的导通/截止状态。
14、 如权利要求13所述的存储驱动电路,其中,第一存储电压和第二存 储电压中的每个为恒定电压。
15、 如权利要求14所述的存储驱动电路,其中,第一开关电压和第二开 关电压^皮每帧反转。
16、 如权利要求15所述的存储驱动电路,其中,数据电压具有正极性, 第二驱动电压和第一驱动电压分别具有第一电平和与第一电平相反的第二电平,第一存储电压和第二存储电压分别具有第一电平和第二电平, 第一开关电压和第二开关电压具有导通电平和与导通电平相反的截止电平。
17、 如权利要求13所述的存储驱动电路,其中,第三开关元件和第四开 关元件中的每个的沟道区的容量只是反充电部分和升压部分中的每个的开关 晶体管的沟道区的容量的十分之一。
18、 如权利要求13所述的存储驱动电路,还包括 第一电压线和第二电压线,分别接收第一驱动电压和第二驱动电压; 第一存储线和第二存储线,分别接收第一存储电压和第二存储电压; 第一开关线和第二开关线,分别接收第一开关电压和第二开关电压。
全文摘要
本发明提供了一种显示装置和一种驱动该显示装置的存储驱动电路。该显示装置包括显示面板、栅极驱动电路、数据驱动电路和存储驱动电路。存储驱动电路包括多个级,用于分别向存储线施加被每帧反转的多个存储电压。级中的第k级包括反充电部分、升压部分和保持部分。反充电部分基于第k栅极信号将第一驱动电压施加到第k存储线。升压部分基于第(k+2)栅极信号将第二驱动电压施加到第k存储线。保持部分在一帧内基于第(k+1)栅极信号将存储电压施加到第k存储线。存储电压的电平对应于第二驱动电压。
文档编号G09G3/36GK101145326SQ20071015409
公开日2008年3月19日 申请日期2007年9月14日 优先权日2006年9月14日
发明者李白云 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1