驱动显示面板的装置和方法

文档序号:2587739阅读:149来源:国知局

专利名称::驱动显示面板的装置和方法
技术领域
:本公开涉及用于驱动显示面板的装置。更具体地,本公开涉及用于驱动具有中央处理单元(CPU)接口模式的显示面板的装置和方法。
背景技术
:紧凑型液晶显示(LCD)装置已在各种领域中被广泛使用,所以LCD装置的各种条件和功能也变得必要。例如像数码相机、数字多媒体广播(digitalmultimediabroadcasting,DMB)设备等这样的紧凑型LCD装置要求高显示分辨率和高显示质量。但是,由于紧凑型LCD装置主要被制造成显示静态图像,所以液晶的响应速度慢并且灰度级的响应速度更慢得多。应用过驱动技术(overdrivingtechnology)来维持通过整个灰度级范围的响应速度以便容易地显示视频图像。在过驱动技术中,通过将当前所输入的帧图像与以帧为单位的图像信号进行比较来补偿当前所输入的帧图像信号。例如,将第(n-l)帧的图像信号与和第(n-l)帧相邻的第n帧的图像信号进行比较,以输出第(n-l)帧的补偿图像信号。因此,在过驱动技术中,输入图像信号与输出的补偿图像信号同步。目前的紧凑型LCD装置经由中央处理单元(CPU)接口处理过程把与从外部系统接收到的外部提供的时钟信号同步的图像信号存储在LCD装置内部的帧存储器中,并把与在LCD装置内部产生的内部时钟信号同步且存储在帧存储器中的图像信号输出到显示面板。因此,图像信号未被实时地从外部系统发送,所以从外部系统接收到的图像信号未与施加到显示面板的图像信号同步。因此,在使用CPU接口处理过程的紧凑型LCD装置中不容易使用过驱动技术。
发明内容本发明的实施例提供了用于驱动显示面板的装置,提高了在中央处理单元(CPU)接口模式中运动图像的显示质量。本发明的实施例还4是供了用于驱动显示面板的方法。在根据本发明实施例的用于驱动显示面板的示例装置中,所述装置包括定时控制部分、行存储器部分、帧存储器部分和图像补偿部分。定时控制部分经由CPU接口处理过程从外部系统接收外部水平同步信号。行存储器部分基于外部水平同步信号以行为单位存储从外部系统发送的第n帧的图像信号。帧存储器部分基于外部水平同步信号存储第(n-l)帧的图像信号。图像补偿部分使用基于外部水平同步信号分别从行存储器部分和帧存储器部分输出的第n帧和第(n-l)帧的图像信号生成第n帧的补偿图像信号。数字n是自然数。在根据本发明实施例的用于驱动显示面板的另一个示例装置中,所述装置包括时钟发生部分、定时控制部分、行存储器部分、帧存储器部分和图像补偿部分。时钟发生部分产生内部水平同步信号和内部垂直同步信号。定时控制部分经由中央处理单元(CPU)接口处理过程把内部水平同步信号和内部垂直同步信号发送到外部系统。行存储器部分以行为单位存储第n帧的图像信号,并且该第n帧的图像信号与内部水平同步信号同步并被从外部系统接收。帧存储器部分基于内部水平同步信号存储第(n-l)帧的图像信号。图像补偿部分使用基于内部水平同步信号分别从行存储器部分和帧存储器部分输出的第n帧和第(n-l)帧的图像信号生成第n帧的补偿图像信号。数字n是自然数。在根据本发明实施例的用于驱动显示面板的示例方法中,经由CPU接口处理过程从外部系统接收外部水平同步信号和第n帧的图像信号。基于外部水平同步信号以行为单位存储第n帧的图像信号。被存储的第n帧和第(n-l)帧的图像信号被基于外部水平同步信号输出。使用第n帧和第(n-l)帧的图像信号生成第n帧的补偿图像信号。第n帧的补偿图像信号被转换为模拟类型的补偿图像信号。该模拟类型的补偿图像信号被输出。数字n是自然数。在根据本发明实施例的用于驱动显示面板的另一个示例方法中,产生内部水平同步信号和内部垂直同步信号。经由CPU接口处理过程把内部水平同步信号和内部垂直同步信号发送到外部系统。以行为单位存储第n帧的图像信号,并且该第n帧的图像信号与内部水平同步信号同步并被从外部系统接收。基于内部水平同步信号输出被存储的第n帧和第(n-l)帧的图像信号。使用第n帧和第(n-l)帧的图像信号生成第n帧的补偿图像信号。把第n帧的补偿图像信号转换为模拟类型的补偿图像信号。输出该模拟类型的补偿图像信号。数字n是自然数。根据本发明的实施例,使用CPU接口处理过程的紧凑型显示装置包括以行为单位存储图像信号的行存储器部分,所以第n帧和第(n-l)帧的图像信号被彼此同步以生成第n帧的补偿图像信号。通过参考附图详细地描述本发明的示例实施例,本发明的上述以及其他特征将变得更为清晰。图1是示出了根据本发明的示例实施例的显示装置的平面图。图2是示出了用于驱动根据图1中显示装置的示例实施例的显示面板的装置的框图。图3是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置的框图。图4是示出了用于驱动图2和图3中的装置的方法的流程图。图5是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置的框图。图6是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置的框图。图7是示出了用于驱动图5和图6中的装置的方法的流程图。图8是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置的框图。图9是示出了用于驱动图8中的装置的方法的流程图。图IO是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置的框图。图11是示出了用于驱动图10中的装置的方法的流程图。具体实施例方式在下文中参考附图更全面地描述本发明的实施例,在附图中示出了本发明的示范性实施例。但是,本发明可以被以很多不同的形式具体实施,并且不应该被理解为限于这里所给出的实施例。将会理解,当元件或层被称为"在另一个元件或层上面"、"连接到"或"耦合到"另一个元件或层时,它可能直接地在另一个元件或层上面、连接或耦合到另一个元件或层,或者,可能存在居间的元件或层。相似的附图标记通篇指示相似的元件。在下文中,将参考附图详细地说明本发明的示范性实施例。图1是示出了根据本发明的示例实施例的显示装置的平面图。参考图1,显示装置包括显示面板100、用于驱动显示面板的装置200和柔性印刷电路板(flexibleprintedcircuitboard,FPC)300。FPC将外部系统(未示出)与用于驱动显示面板100的装置200电连接。外部系统经由中央处理单元(CPU)接口处理过程连接到装置200以便接收和发送图像信号和控制信号。显示面板IOO包括具有多个像素部分的显示区域DA和包围(enclose)显示区域DA的外围区域PA。每一个像素部分P均包括被电连接到栅极线GL和源极线DL的开关元件TFT、被电连接到开关元件TFT的液体电容器CLC和被电连接到液体电容器CLC的存储电容器CST。装置200和栅极驱动部分110被置于外围区域PA中。装置200被以芯片形式固定在与源极线DL的末端部分相对应的外围区域PA上。栅极驱动部分IIO被集成在与栅级线GL的末端部分相对应的外围区域PA中,或者被以芯片形式固定在外围区域PA上。装置200使用经由CPU接口处理过程发送的第n帧的图像信号和所存储的第(n-1)帧的图像信号生成第n帧的补偿图像信号,并把第n帧的补偿图像信号输出到源极线。数字n是自然数。栅极驱动部分110基于从装置200提供的栅极控制信号,将栅极信号输出到每一条栅极线。图2是示出了用于驱动根据图1中的显示装置的示例实施例的显示面板的装置200a的框图。参考图1和图2,根据本示例实施例的装置200a包括定时控制部分210、电阻器213、时钟发生部分215、电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270。定时控制部分210基于经由CPU接口处理过程从外部系统发送的外部时钟信号ECK和外部水平同步信号EHS输出控制装置200a的控制信号。该控制信号包括源极控制信号210d,其控制行存储器部分230、帧存储器部分240、图像补偿部分250和源极驱动部分260;和栅极控制信号210g,其控制栅极控制部分270。电阻器213使用外部水平同步信号EHS记录帧图像信号的起始点。时钟发生部分215基于记录在电阻器213中的帧图像信号的起始点,产生内部垂直同步信号IVS,并把内部垂直同步信号IVS发送到定时控制部分210。从而,定时控制部分210基于外部时钟信号ECK、外部水平同步信号EHS和内部垂直同步信号IVS生成源极控制信号210d和栅极控制信号210g。电压发生部分220依赖于定时控制部分210的控制而产生驱动电压。驱动电压包括施加到栅极控制部分270的栅极电压VL和VH、施加到源极驱动部分260的基准伽马电压(referencegammavoltage)VREF、和施加到显示面板100的公共电压VCOM。行存储器部分230基于和外部水平同步信号EHS同步的源极控制信号210d以行为单位存储从外部系统发送的第n帧Fn的图像信号Fn—DATA,并把以行为单位的第n帧Fn的图像信号输出到图像补偿部分250和帧存储器部分240。行存储器部分230可以是行锁存器或行存储器,并且可以存储至少两行以上图像信号。帧存储器部分240基于和外部水平同步信号EHS同步的源极控制信号210d把所存储的第(n-1)帧Fn-1的图像信号输出到以行为单位的图像补偿部分250,并存储从行存储器部分230输出的第n帧Fn的图像信号。例如,当第n帧Fn的第k行图像信号被存储在行存储器部分230中时,行存储器部分230把第n帧的第k行图像信号输出到图像补偿部分250,并把第n帧的第k行图像信号存储在帧存储器部分240中。帧存储器部分240把第(n-1)帧Fn-l的第k行图像信号输出到图像补偿部分250。第n帧Fn的第k行图像信号230L和第(n-1)帧Fn-l的第k行图像信号240L被输入到图像补偿部分250。图像补偿部分250包括查找表(look-uptable,LUT),在查找表中,补偿图像信号或操作参数被对应于第(n-1)帧的图像信号和第n帧的图像信号映射。图像补偿部分250使用LUT生成第n帧的第k行补偿图像信号Fn',并把补偿图像信号Fn'输出到源极驱动部分260。源极驱动部分260把以行为单位的补偿图像信号转换为模拟类型的补偿图像信号D1、D2、...Dk,并把模拟类型的补偿图像信号输出到显示面板100的源极线。数字k是自然数。栅极控制部分270转移从定时控制部分210提供的栅极控制信号210g和从电压发生部分220提供的栅极电压VL和VH的电平,以便将栅极控制信号210g和栅极电压VL和VH施加到栅极驱动部分110。例如,垂直启动信号STV、第一时钟信号CK、第二时钟信号CKB、栅极开启电压VDD和栅极关闭电压vss^皮施加到栅极驱动部分110。图3是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置200b的框图。参考图1和图3,根据本示例实施例的装置200b包括定时控制部分210、电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270。定时控制部分210产生与经由CPU接口处理过程从外部系统发送的外部时钟信号ECK、外部水平同步信号EHS和外部垂直同步信号EVS同步的控制信号来控制装置200b。例如,装置200b还从外部系统接收外部垂直同步信号EVS。因此,装置200b不需要像在根据前一个示例实施例的装置200a中那样使用电阻器213来产生内部垂直同步信号IVS。根据本示例实施例的电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270以和第一示例实施例中大致相同的方式工作。因此,将省略关于上面元件的所有进一步的重复说明。图4是示出了用于驱动图2和图3中的装置200a和200b的方法的流程图。将参考图2中的装置200a描述根据本示例实施例的方法。参考图1、图2和图4,在装置200a中,与外部时钟信号ECK和外部垂直同步信号EHS同步并且被从外部系统接收的第n帧Fn的第k行图像信号被存储在行存储器部分230中(步骤S410)。当第n帧Fn的第k行图像信号被存储在行存储器部分230中时,第n帧Fn的第k行图像信号230L被输出到图像补偿部分250(步骤S420)。帧存储器部分240把所存储的与外部水平同步信号EHS同步的第(n-l)帧Fn-l的第k行图像信号240L输出到图像补偿部分250(步骤S420)。图像补偿部分250使用第n帧Fn的第k行图像信号230L和第(n-l)帧Fn-l的第k行图像信号240L输出第n帧的第k行补偿图像信号Fn'(步骤S430)。源极驱动部分260使用基准伽马电压VREF把第n帧的第k行补偿图像信号Fn'转换为模拟类型的补偿图像信号Dl、D2.....Dk(步骤S440)。源极驱动部分260把第n帧的模拟类型的第k行补偿图像信号Dl、D2、…、Dk输出到源极线(步骤S450)。栅极驱动部分110基于定时控制部分210的控制,把栅极信号输出到显示面板IOO的栅极线。当第k行补偿图像信号Fn'被输出到源极线时,栅极信号被施加到到与第k行对应的栅极线GLK。从而,补偿图像^皮基于补偿图像信号显示在显示面板100上(步骤S460)。图5是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置200c的框图。参考图1和图5,根据本示例实施例的装置200c包括定时控制部分210、电阻器213、时钟发生部分215、电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270。定时控制部分210产生与经由CPU接口处理过程从外部系统发送的外部时钟信号ECK和外部水平同步信号EHS同步的控制信号来控制装置200c。控制信号包括源极控制信号210d,其控制行存储器部分230、帧存储器部分240、图像补偿部分250和源极驱动部分260;和栅极控制信号210g,其控制栅极控制部分270。电阻器213使用外部水平同步信号EHS记录帧图像信号的起始点。时钟发生部分215使用记录在电阻器213中的帧图像信号的起始点生成内部垂直同步信号IVS。时钟发生部分215把外部水平同步信号EHS分频以生成像素时钟信号PCK。时钟发生部分215将内部垂直同步信号IVS和像素时钟信号PCK施加到定时控制部分210。从而,定时控制部分210基于外部时钟信号ECK、外部水平同步信号EHS、内部垂直同步信号IVS和像素时钟信号PCK生成源极控制信号210d和栅极控制信号210g。电压发生部分220基于定时控制部分210的控制产生驱动电压。驱动电压包括施加到栅板控制部分270的栅极电压VL和VH、施加到源极驱动部分260的基准伽马电压VREF、施加到显示面板100的公共电压VCOM。行存储器部分230基于和外部水平同步信号EHS和像素时钟信号PCK同步的源极控制信号210d以行为单位存储从外部系统发送的第n帧Fn的图像信号Fn_DATA,并把第n帧Fn的图像信号以像素为单位输出到图像补偿部分250以及输出到帧存储器部分240。帧存储器部分240基于和外部水平同步信号EHS和像素时钟信号PCK同步的源极控制信号210d把所存储的第(n-1)帧Fn-l的图像信号输出到以像素为单位的图像补偿部分250。此外,帧存储器部分240存储从行存储器部分230输出的第n帧Fn的图像信号。例如,在第n帧Fn的第k行图像信号被存储在行存储器部分230中以后,行存储器部分230把第n帧的第k行像素图像信号230P输出到图像补偿部分250。帧存储器部分240把第(n-1)帧的第k行像素图像信号240P输出到图像补偿部分250。第n帧Fn的像素图像信号230P和第(n-l)帧Fn-l的像素图像信号240P被输入图像补偿部分250。图像补偿部分250把对应于第n帧的像素图像信号230P和第(n-1)帧的像素图像信号240P的第n帧的像素补偿图像信号Fn'输出到源极驱动部分260。源极驱动部分260把以像素为单位的补偿图像信号分组为以行为单位的补偿图像信号,并把以行为单位的补偿图像信号转换为模拟类型的补偿图像信号D1、D2.....Dk以便把模拟类型的补偿图像信号输出到显示面板100的源极线。栅极控制部分270转移从定时控制部分210提供的栅极控制信号210g和从电压发生部分220提供的栅极电压VL和VH的电平,以便将栅极控制信号21Og和栅极电压VL和VH施加到栅极驱动部分110。例如,垂直启动信号STV、第一时钟信号CK、第二时钟信号CKB、栅极开启电压VDD和栅极关闭电压VSS^皮施加到栅极驱动部分110。图6是示出了用于驱动根据图1中的显示装置的另一个示例实施例的显示面板的装置200d的框图。参考图1和图6,根据本示例实施例的装置200d包括定时控制部分210、时钟发生部分215、电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270。定时控制部分210产生从外部系统接收的外部时钟信号ECK,并产生与外部水平同步信号EHS和外部垂直同步信号EVS同步的控制信号,以便控制装置200d。例如,与根据前一个示例实施例的装置200b相比,装置200d还从外部系统接收外部垂直同步信号EVS。从而,装置200d不需要像在根据另外的前一个示例实施例的装置200c中那样使用电阻器213来生成内部垂直同步信号IVS。根据本示例实施例,产生像素时钟信号PCK的时钟发生部分215、电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270以和图2的示例实施例中大致相同的方式工作。因此,将省略关于上面元件的所有进一步的重复说明。在图2和图3的示例实施例中,图像信号被以行为单位补偿,但是在图5和图6的示例实施例中,图像信号被以像素为单位补偿。因此,在图像补偿部分中处理的数据量减少,所以图像补偿部分的逻辑电路的大小也减小了。图7是示出了用于驱动图5和图6中的装置200c和200d的方法的流程图。将参考图5中的装置200c描述根据本示例实施例的方法。参考图1、图5和图7,从外部系统接收的外部时钟信号ECK和与外部水平同步信号EHS同步的第n帧的第k行图像信号被存储在装置200c的行存储器部分230中(步骤S510)。当第n帧Fn的第k行图像信号被存储在行存储器部分230中时,与通过将外部水平同步信号EHS分频而生成的像素时钟信号PCK同步的第n帧Fn的第k行图像信号被以像素为单位输出。例如,行存储器部分230把第n帧Fn的像素图像信号230P输出到图像补偿部分250(步骤S520)。帧存储器部分240输出所存储的第(n-l)帧Fn-l的第k行图像信号,该信号与以像素为单位的像素时钟信号PCK同步。例如,帧存储器部分240把第(n-l)帧Fn-l的像素图像信号240P输出到图像补偿部分250(步骤S520)。图像补偿部分250使用第n帧Fn的像素图像信号230P和第(n-1)帧Fn-1的像素图像信号240P输出第n帧的像素补偿图像信号Fn'(步骤S530)。源极驱动部分260把第n帧的像素补偿图像信号Fn'以行为单位分组,并使用基准伽马电压VREF把第n帧的补偿图像信号Fn'转换为模拟类型的补偿图像信号D1、D2.....Dk(步骤S540)。源极驱动部分260把第n帧的模拟类型的第k行补偿图像信号Dl、D2、…、Dk输出到源极线(步骤S550)。栅极驱动部分110基于定时控制部分210的控制,把栅极信号输出到显示面板100的栅极线。当第k行补偿图像信号Fn'被输出到源极线时,栅极信号被施加到与第k行相对应的栅极线GLK。因此,补偿图像被基于补偿图像信号显示在显示面板100上(步骤S560)。图8是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置200e的框图。参考图1和图8,根据本示例实施例的装置200e包括定时控制部分210、时钟发生部分215、电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270。定时控制部分210把从时钟发生部分215产生的内部水平同步信号IHS和内部垂直同步信号IVS发送到外部系统。外部系统把与内部水平同步信号IHS和内部垂直同步信号IVS同步的图像信号Fn一DATA发送到装置200e。定时控制部分210产生与内部水平同步信号IHS和内部垂直同步信号IVS同步的控制信号来控制装置200e。控制信号包括源极控制信号210d,其控制行存储器部分230、帧存储器部分240、图像补偿部分250和源极驱动部分260;和栅极控制信号210g,其控制栅极控制部分270。电压发生部分220基于定时控制部分210的控制产生驱动电压。驱动电压包括施加到栅极控制部分270的栅极电压VL和VH、施加到源极驱动部分260的基准伽马电压VREF和施加到显示面板100的公共电压VCOM。行存储器部分230以行为单位存储第n帧Fn的图像信号,该第n帧Fn的图像信号和内部水平同步信号IHS以及内部垂直同步信号IVS同步并被从外部系统接收。行存储器部分230把第n帧Fn的图像信号以行为单位输出到图像补偿部分250以及输出到帧存储器部分240。帧存储器部分240基于和内部水平同步信号IHS以及内部垂直同步信号IVS同步的源极控制信号210d把所存储的第(n-l)帧Fn-l的图像信号输出到以行为单位的图像补偿部分250。此外,从行存储器部分230输出的第n帧Fn的图像信号被存储在帧存储器部分240中。例如,在第n帧Fn的第k行图像信号被存储在行存储器230中以后,行存储器部分230把第n帧Fn的第k行图像信号输出到图像补偿部分250,并且第n帧的第k行图像信号被存储在帧存储器部分240中。帧存储器部分240把第(n-l)帧Fn-l的第k行图像信号输出到图像补偿部分250。第n帧Fn的第k行图像信号230L和第(n-l)帧Fn-l的第k行图像信号240L被输入到图像补偿部分250。图像补偿部分250包括LUT,在该LUT中,补偿图像信号或操作参数被对应于第(n-l)帧的图像信号和第n帧的图像信号映射。图像补偿部分250使用LUT把第n帧的第k行补偿图像信号Fn'输出到源极驱动部分260。源极驱动部分260把以行为单位的补偿图像信号转换为模拟类型的补偿图像信号Dl、D2.....Dk,以便把模拟类型的补偿图像信号输出到显示面板100的源极线。数字k是自然数。栅极控制部分270转移从定时控制部分210提供的栅极控制信号210g和从电压发生部分220提供的栅极电压VL和VH的电平,以便将栅极控制信号210g和栅极电压VL和VH施加到栅极驱动部分110。例如,垂直启动信号STV、第一时钟信号CK、第二时钟信号CKB、栅极开启电压VDD和栅极关闭电压VSS被施加到栅极驱动部分110。图9是示出了根据本发明的实施例用于驱动图8中的装置200e的方法的流程图。参考图1、图8和图9,装置200e把内部水平同步信号IHS和内部垂直同步信号IVS发送到外部系统(步骤S610)。在装置200e中,行存储器部分230存储第n帧Fn的第k行图像信号,该第n帧Fn的第k行图像信号与内部水平同步信号IHS和内部垂直同步信号IVS同步,并经由CPU接口处理过程从外部系统接收(步骤S620)。当第n帧Fn的第k行图像信号被存储在行存储器部分230中时,与内部水平同步信号IHS同步的第n帧Fn的第k行图像信号230L被输出到图像补偿部分250(步骤S630)。帧存储器部分240把所存储的与内部水平同步信号IHS同步的第(n-l)帧Fn-l的第k行图像信号240L输出到图像补偿部分250(步骤S630)。图像补偿部分250使用第n帧Fn的第k行图像信号230L和第(n-l)帧Fn-l的第k行图像信号240L输出第n帧的第k行补偿图像信号Fn'(步骤S640)。源极驱动部分260使用基准伽马电压VREF把第n帧的第k行补偿图像信号Fn'转换为模拟类型的补偿图像信号Dl、D2.....Dk(步骤S650)。源极驱动部分260把模拟类型的第n帧第k行补偿图像信号D1、D2、...、Dk输出到源极线(步骤S660)。当第k行补偿图像信号Fn'被输出到源极线时,栅极驱动部分110把栅极信号施加到对应于第k行的栅极线。因此,补偿图像被基于补偿图像信号显示在显示面板100上(步骤S670)。图IO是示出了用于驱动根据图1中显示装置的另一个示例实施例的显示面板的装置200f的框图。参考图1和图10,根据本示例实施例的装置200f包括定时控制部分210、时钟发生部分215、电压发生部分220、行存储器部分230、帧存储器部分240、图像补偿部分250、源极驱动部分260和栅极控制部分270。定时控制部分210把从时钟发生部分215产生的内部水平同步信号IHS、内部垂直同步信号IVS和像素时钟信号PCK发送到外部系统。外部系统把与内部水平同步信号IHS、内部垂直同步信号IVS和像素时钟信号PCK同步的图像信号Fn—DATA发送到装置200f。例如,在本示例实施例中,像素时钟信号PCK还被发送到外部系统,以使从外部系统发送的图像信号以像素为单位同步。定时控制部分210产生与内部水平同步信号IHS、内部垂直同步信号IVS和像素时钟信号PCK同步的控制信号来控制装置200f。控制信号包括源极控制信号210d,其控制行存储器部分230、帧存储器部分240、图像补偿部分250和处理图像信号的源极驱动部分260;和栅极控制信号210g,其控制栅极控制部分270。电压发生部分220基于定时控制部分210的控制产生驱动电压。驱动电压包括施加到栅极控制部分270的栅极电压VL和VH、施加到源极驱动部分260的基准伽马电压VREF和施加到显示面板100的公共电压VCOM。行存储器部分230以行为单位存储第n帧Fn的图像信号,该第n帧Fn的图像信号和内部水平同步信号IHS、内部垂直同步信号IVS和像素时钟信号PCK同步并被从外部系统接收。行存储器部分230把第n帧Fn的图像信号以像素为单位输出到图像补偿部分250以及输出到帧存储器部分240。帧存储器部分240基于和像素时钟信号PCK同步的源极控制信号210d把所存储的第(n-l)帧Fn-l的图像信号输出到以像素为单位的图像补偿部分250,并存储从行存储器部分230输出的第n帧Fn的图像信号。例如,在第n帧Fn的第k行图像信号被存储在行存储器230中以后,行存储器部分230把第n帧的第k行像素图像信号230P输出到图像补偿部分250。帧存储器部分240把第(n-l)帧Fn-l的第k行像素图像信号240P输出到图像补偿部分250。第n帧Fn像素图像信号230P和第(n-l)帧Fn-l的像素图像信号240P被输入到图像补偿部分250。图像补偿部分250包括LUT,在LUT中,补偿图像信号或操作参数被对应于第(n-l)帧的图像信号和第n帧的图像信号映射。图像补偿部分250使用LUT把对应于第n帧的像素图像信号230P和第(n-l)帧的像素图像信号240P的第n帧的像素补偿图像信号Fn'输出到源极驱动部分260。源极驱动部分260把以像素为单位的补偿图像信号Fn,分組以行为单位的补偿图像信号,并把以行为单位的补偿图像信号转换为模拟类型的补偿图像信号Dl、D2、…、Dk,以便把以行为单位的补偿图像信号输出到显示面板100的源极线。栅极控制部分270转移从定时控制部分210提供的栅极控制信号210g和从电压发生部分220提供的栅极电压VL和VH的电平,以便将栅极控制信号210g和栅极电压VL和VH施加到栅极驱动部分110。例如,垂直启动信号STV、第一时钟信号CK、第二时钟信号CKB、栅极开启电压VDD和栅极关闭电压VSS被输入到栅极驱动部分110。图11是示出了根据本发明的实施例用于驱动图10中的装置200f的方法的流程图。参考图1、图10和图11,装置200f把内部水平同步信号IHS、内部垂直同步信号IVS和像素时钟信号PCK发送到外部系统(步骤S710)。在装置200f中,行存储器部分230存储第n帧Fn的第k行图像信号,第n帧Fn的第k行图像信号与内部水平同步信号IHS、内部垂直同步信号IVS和像素时钟信号PCK同步,并被经由CPU接口处理过程从外部系统接收(步骤S720)。当第n帧Fn的第k行图像信号被施加到行存储器部分230时,与像素时钟信号PCK同步的第n帧Fn的第k行图像信号被以像素为单位输出。例如,行存储器部分230把第n帧Fn的像素图像信号23OP输出到图像补偿部分250(步骤S730)。帧存储器部分240输出所存储的第(n-l)帧Fn-l的第k行图像信号,该图像信号与以像素为单位的像素时钟信号PCK同步。例如,帧存储器部分240把第(n-l)帧Fn-l的像素图像信号240P输出到图像补偿部分250(步骤S730)。图像补偿部分250使用第n帧Fn的像素图像信号230P和第(n-l)帧Fn-l的像素图像信号240P输出第n帧的像素补偿图像信号Fn'(步骤S740)。源极驱动部分260把第n帧的像素补偿的图像信号Fn'分组到行单元中,并使用基准伽马电压VREF把行单元中第n帧的补偿图像信号Fn'转换为模拟类型的补偿图像信号D1、D2、…、Dk(步骤S750)。源极驱动部分260把模拟类型的第n帧第k行补偿图像信号Dl、D2、…'、Dk输出到源极线(步骤S760)。栅极驱动部分110基于定时控制部分210的控制把栅极信号输出到显示面板100的栅极线。当第k行补偿图像信号Fn'被输出到源极线时,栅极信号被施加到与第k行相对应的栅极线GLK。因此,补偿图像被基于补偿图像信号显示在显示面板100上(步骤S770)。根据本发明的实施例,使用CPU接口处理过程的紧凑型显示装置包括以行为单位存储图像信号的行存储器部分,所以第(n-l)帧的图像信号与第n帧的图像信号同步以便生成第n帧的补偿图像信号。因此,在使用CPU接口处理过程的紧凑型显示装置中视频显示质量可以被提高。已经描述了本发明的示例实施例及其特征,要注意的是,在不脱离如所附权利要求所限定的本发明的精神和范围的条件下,可以对其做出各种变化、替代和更改。权利要求1.一种用于驱动显示面板的装置,所述装置包含定时控制部分,其经由中央处理单元(CPU)接口处理过程从外部系统接收外部水平同步信号;行存储器部分,其基于所述外部水平同步信号以行为单位存储第n帧的图像信号,该第n帧的图像信号被从所述外部系统发送;帧存储器部分,其基于所述外部水平同步信号存储第(n-1)帧的图像信号;和图像补偿部分,其使用基于所述外部水平同步信号分别从所述行存储器部分和所述帧存储器部分输出的所述第n帧和第(n-1)帧的图像信号生成第n帧的补偿图像信号,其中n是自然数。2.如权利要求l所述的装置,还包含源极驱动部分,其把所述第n帧的补偿图像信号转换为模拟类型的补偿图像信号,并输出该模拟类型的补偿图像信号。3.如权利要求l所述的装置,还包含电阻器,其使用所述外部水平同步信号记录帧的起始点;和时钟发生部分,其使用所述记录在电阻器中的帧的起始点产生内部垂直同步信号。4.如权利要求3所述的装置,其中,所述定时控制部分使用所迷内部垂直同步信号控制所述行存储器部分、所述帧存储器部分和所述图像补偿部分。5.如权利要求3所述的装置,其中,所述时钟发生部分把所述外部水平同步信号分频以生成像素时钟信号。6.如权利要求5所述的装置,其中,所述行存储器部分将所述第n帧的图像信号与所述像素时钟信号同步以便以像素为单位输出所迷第n帧的图像信号。7.如权利要求6所述的装置,其中,所述帧存储器部分将所述第(n-l)帧的图像信号与所迷像素时钟信号同步以便以像素为单位输出所述第(n-l)帧的图像信号。8.如权利要求7所述的装置,其中,所述图像补偿部分使用以像素为单位的第n帧和第(n-l)帧的图像信号,生成以像素为单位的第n帧的补偿图像信号。9.如权利要求l所述的装置,其中,所述定时控制部分从所述外部系统接收外部垂直同步信号。10.如权利要求9所述的装置,其中,所述定时控制部分基于所述外部垂直同步信号控制所述行存储器部分、所述帧存储器部分和所述图像补偿部分。11.一种用于驱动显示面板的装置,所述装置包含时钟发生部分,其产生内部水平同步信号和内部垂直同步信号;定时控制部分,其经由中央处理单元(CPU)接口处理过程把所述内部水平同步信号和所述内部垂直同步信号发送到外部系统;行存储器部分,其以行为单位存储第n帧的图像信号,该第n帧的图像信号与所述内部水平同步信号同步并被从外部系统接收;帧存储器部分,其基于所述内部水平同步信号存储第(n-l)帧的图像信号;和图像补偿部分,其使用基于所述内部水平同步信号的所述第n帧和第(n-l)帧的图像信号生成第n帧的补偿图像信号,该第n帧和第(n-l)帧的图像信号被分别从所述行存储器部分和所述帧存储器部分输出,其中n是自然数。12.如权利要求ll所述的装置,还包含源极驱动部分,其把所迷第n帧的补偿图像信号转换为模拟类型的补偿图像信号,并输出该模拟类型的补偿图像信号。13.如权利要求11所述的装置,其中,所述时钟发生部分还产生像素时钟信号,并且所述定时控制部分把该像素时钟信号发送到所述外部系统。14.如权利要求13所述的装置,其中,所述外部系统发送与所述像素时钟信号同步的图像信号。15.如权利要求13所述的装置,其中,所述定时控制部分使用所述像素时钟信号控制所述行存储器部分、所述帧存储器部分和所述图像补偿部分。16.如权利要求13所述的装置,其中,所述行存储器部分将所述第n帧的图像信号与所述像素时钟信号同步以便以像素为单位输出所述第n帧的图像信号。17.如权利要求16所述的装置,其中,所述帧存储器部分将所述第(n-l)帧的图像信号与所述像素时钟信号同步以便以像素为单位输出所述第(n-l)帧的图像信号。18.如权利要求17所述的装置,其中,所述图像补偿部分使用以像素为单位的第n帧和第(n-l)帧的图像信号生成以像素为单位的第n帧的补偿图像信号。19.一种驱动显示面板的方法,所迷方法包含接收外部水平同步信号和第n帧的图像信号,该外部水平同步信号和第n帧的图像信号被经由CPU接口处理过程从外部系统发送;基于所述外部水平同步信号,以行为单位存储所述第n帧的图像信号;基于所述外部水平同步信号,输出所存储的第n帧和第(n-l)帧的图像信号;使用所述第n帧和第(n-l)帧的图像信号,生成第n帧的补偿图像信号;把所述第n帧的补偿图像信号转换为模拟类型的补偿图像信号;并且输出该模拟类型的补偿图像信号,其中,n是自然数。20.如权利要求19所述的方法,还包含把所述外部水平同步信号分频以生成像素时钟信号。21.如权利要求20所述的方法,其中,通过基于所述像素时钟信号以像素单位输出所存储的第n帧和第(n-l)帧的图像信号来输出第n帧和第(n-l)帧的图像信号。22.如权利要求21所述的方法,其中,通过使用以像素为单位的第n帧和第(n-l)帧的图像信号生成以像素为单位的第n帧的补偿图像信号来生成第n帧的补偿图像信号。23.—种用于驱动显示面板的方法,所述方法包含产生内部水平同步信号和内部垂直同步信号;经由CPU^f娄口处理过程把所述内部水平同步信号和所述内部垂直同步信号发送到外部系统;以行为单位存储第n帧的图像信号,该第n帧的图像信号与所迷内部水平同步信号同步,并^L从所述外部系统接收;基于所迷内部水平同步信号输出所存储的第n帧和第(n-l)帧的图像信使用所述第n帧和第(n-l)帧的图像信号生成第n帧的补偿图像信号;把所述第n帧的补偿图像信号转换为模拟类型的补偿图像信号;并且输出该模拟类型的补偿图像信号,其中n是自然数。24.如权利要求23所述的方法,还包含产生像素时钟信号;把该像素时钟信号发送到所述外部系统;并且从所述外部系统接收与所述像素时钟信号同步的图像信号。25.如权利要求24所述的方法,其中,通过基于所述像素时钟信号以像素为单位输出所存储的第n帧和第(n-l)帧的图像信号来输出第n帧和第(n-l)帧的图像信号。26.如权利要求25所述的方法,其中,通过使用以像素为单位的第n帧和第(n-l)帧的图像信号生成以像素为单位的第n帧的补偿图像信号来生成第n帧的补偿图像信号。全文摘要一种用于驱动显示面板的装置包括定时控制部分、行存储器部分、帧存储器部分和图像补偿部分。定时控制部分经由CPU接口处理过程从外部系统接收水平同步信号。行存储器部分基于水平同步信号以行为单位存储第n帧的图像信号。帧存储器部分基于水平同步信号存储第(n-1)帧的图像信号。图像补偿部分使用第n帧和第(n-1)帧的图像信号生成第n帧的补偿图像信号,第n帧和第(n-1)帧的图像信号被基于水平同步信号分别从行存储器部分和帧存储器部分输出。因此,以CPU接口模式的显示质量可以被提高。文档编号G09G5/36GK101246673SQ20071016938公开日2008年8月20日申请日期2007年11月26日优先权日2007年2月13日发明者安宝煐,文承彬,李柱亨,赵晚升申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1