具电压内插功能的放大器电路的制作方法

文档序号:2531935阅读:131来源:国知局
专利名称:具电压内插功能的放大器电路的制作方法
技术领域
本发明涉及一种具电压内插功能的放大器电路,尤其是涉及一种通过使 用较少的差动对来实现内插功能的放大器电路。
背景技术
随着液晶面板尺寸及分辨率的增加,显示器驱动芯片布局时所占的面积 也越来越大,因此如何降低芯片面积及生产成本成为业界十分重要的课题。
请参考图1,图1为已知液晶显示器中一驱动芯片IO的架构示意图。驱动芯 片10用来将一 N位分辨率的影像信号S—DATA转换成一模拟输出电压Vo, 以驱动相对应的像素,其包含有2N条参考电压走线11、 一数字至模拟转换 器]2及一电压缓沖器13。参考电压走线ll用来提供一参考电压产生电路(未 绘示于图1中)所产生的2N个伽玛(Gamma)参考电压。数字至模拟转换 器12用来根据影像信号S一DATA,切换输出2N个伽玛参考电压中的一伽玛 参考电压。电压緩冲器13则根据数字至模拟转换器22所输出的参考电压, 产生后级电路所需的模拟输出电压Vo,并提供后级电路足够的驱动电流。 如图l所示,由于一个N位驱动芯片将需要2N条参考电压走线。因此, 当驱动芯片的分辨率越高时,参考电压走线11及数字至模拟转换器12的内 部元件的数量也越来越多,导致所占芯片面积也就越来越可。在此情形下, 若使用具有内插功能的放大器电路来实现电压緩冲器13,将可使参考电压走 线11和数字至模拟转换器12中所需的元件数目减半,其中所减少的参考电 压可由放大器电路来内插补足。
请参考图2,图2为一已知具有内插功能的放大器电路20的示意图。 放大器电路20用来将两个输入电压VI及V2,通过叠加(Superposition )原 理内插产生一输出电压Vo,其由N型差动对21及22、 P型差动对23及24 及一输出级25所组成。N型差动对21、 22形成类似吉尔伯特单元(Gilbert Cell)的电^各架构,分别由两个互相匹配的N型晶体管及一偏压晶体管所组 成。其中,N型差动对21的输入端(即晶体管MN1及MN2的栅极)分别耦接至第一电压VI及输出电压Vo,而N型差动对22的输入端(即晶体管 MN3及MN4的栅极)则分别耦接至第二电压V2及输出电压Vo。同样地, P型差动对23、 24也具有类似吉尔伯特单元的电路架构,其中P型差动对 23的输入端(即晶体管MP1及MP2的栅极)分别耦接至第一电压Vl及输 出电压Vo,而P型差动对22的输入端(即晶体管MP3及MP4的栅极)则 分別耦接至第二电压V2及输出电压Vo。另外,N型差动对21的输出端与 N型差动对22的输出端互相耦接,并分别通过节点A、 B耦接至输出级25; 而P型差动对23的输出端与P型差动对24的输出端则分别通过节点C、 D 耦接于输出级25。
在操作上,由于差动对的输出电流正比于输入电压与其跨导 〈Transductance〉的乘积,因此若将N型差动对21及22的跨导调整至相等, N型差动对21及22所产生的输出电压Vo将等于第一电压VI及第二电压的 平均值。同样地,若将P型差动对23及24的跨导调整至相等,P型差动对 23及24所产生的输出电压Vo也会相等于第一电压Vl及第二电压的平均值。 其中,差动对的跨导可通过调整所对应偏电流及晶体管尺寸大小来实现,其 为本领域技术人员所知,在此不赘迷。如此一来,通过叠加原理,输出电压
Vo将可由下式表示+ —" + (,"謂",其中g歸及gmp
分别代表N型差动对及P型差动对的跨导值,而输出电压Vo将等于两输入 电压VI及V2的平均值。
因此,通过具有内插功能的放大器电路20,驱动芯片将可产生额外的
参考电压,以减少所需的参考电压走线及数字至模拟转换器的内部元件的数
量,进而降低芯片的面积及生产成本。然而,由于具有内插功能的放大器电
路须使用两组N型及P型差动对,反而增加了緩沖电路本身所占的电路面积。

发明内容
因此,本发明的主要目的即在于提供一种具电压内插功能的放大器电路。
本发明披露一种具电压内插功能的放大器电路,包含有一 N型差动对 以及一P型差动对。该N型差动对具有一第一跨导值,包含有一第一差动输 入端及一第二差动输入端,该第一差动输入端耦接于一第一电压,该第二差 动输入端耦接于一电压输出端。该P型差动对具有一第二跨导值,包含有一 第 一 差动输入端及一 第二差动输入端,该第 一差动输入端耦接于一 第二电
6压,该第二差动输入端耦接于该电压输出端。其中,该N型差动对及该P 型差动输出对还通过一输出级耦接于该电压输出端,该电压输出端所输出的 电压是该第一电压及该第二电压通过该第一跨导值及该第二跨导值加权的 一内插结果。
本发明还披露一种用于液晶显示器的驱动装置,用以减少布局面积,其 包含有一数字至模拟转换器以及一緩冲放大器。该数字至模拟转换器用来根 据一数字信号,由多个参考电压中输出一第一参考电压及一第二参考电压, 该第一参考电压及该第二参考电压是该多个参考电压中的相邻参考电压。该 緩冲放大器耦接于该数字至模拟转换器,包含有一N型差动对以及一P型差
动对。该N型差动对具有一第一跨导值,包含有一第一差动输入端、 一第二
差动输入端,该第一差动输入端耦接于一第一参考电压,该第二差动输入端 耦接于一电压输出端。该p型差动对具有一第二跨导值,包含有一第一差动 输入端、 一第二差动输入端,该第一差动输入端耦接于一第二参考电压,该
第二差动输入端耦接于该电压输出端。其中,该N型差动对及该P型差动输 出对还通过一输出级耦接于该电压输出端,该电压输出端所输出的电压是该 第一参考电压及该第二参考电压通过该第一跨导值及该第二跨导值加权的 一内插结果。


图1为已知液晶显示器中一驱动芯片的架构示意图。
图2为 一 已知具有内插功能的放大器电路的示意图。
图3为本发明一具电压内插功能的放大器电路的实施例示意图。
图4为本发明用于液晶显示器的一驱动装置的实施例示意图。
附图符号说明 10
S一DATA Vo
11、 41
12、 42 13
驱动芯片
影像信号
输出电压
参考电压走线
数字至模拟转换器
电压緩沖器VI、 V2
20、 30、 43
放大器电路 电压
21、 22、 3] N型差动对 23、 24 、 32 P型差动对
MN1、 MN2、 MN3、 MN4、 MN5、 MN6 N型晶体管 MP1、 MP2、 MP3、 MP4、 MP5、 MP6 P型晶体管 Vbl、 Vb2 偏压 A、 B、 C、 D 节点 25、 33 输出级 Vout 电压输出端 g應、gmp 跨导值 40 驱动装置
具体实施例方式
请参考图3,图3为本发明一具电压内插功能的放大器电路30的实施
例示意图。放大器电路30用来根据两个输入电压VI及V2,内插产生一输
出电压Vo,其包含有一N型差动对31、 一P型差动对32及一输出级33。
N型差动对3]具有一第一跨导值gmn,其由互相匹配的晶体管MN1 、 MN2
及一偏压晶体管MN3所组成。N型差动对31的输入端(即晶体管MN1及
MN2的栅极)分别用来耦接于第一电压VI及一电压输出端Vout,而其输出
端(即晶体管MN1及MN2的漏极)则通过节点A、 B耦接于输出级33。 P
型差动对32具有一第二跨导值gmp,其由互相匹配的晶体管MP1、 MP2及
一偏压晶体管MP3所组成。P型差动对32的输入端(即晶体管MP1及MP2
的栅极)分别用来耦接于第二电压V2及电压输出端Vout,而其输出端(即
晶体管MP1及MP2的漏极)则通过节点C、 D耦接于输出级33。输出级33
耦接于N型差动对31、 P型差动对32及电压输出端Vout,其用来根据N型
差动对31及P型差动对32所输出的差动电流,转换为单端电压形式输出至
电压输出端Vout,并对后级电路提供足够的驱动电流。
在操作上,由于电压输出端Vout分别反馈连接至N型差动对31及P 型差动对32的一输入端(即晶体管MN2及MP2的栅极),因此N型差动对 31及P型差动对32可分别视为一电压缓沖器。在此情形下,若分别将N型 差动对31及P型差动对32独立出来观察,则N型差动对31及P型差动对32所产生的输出电压Vo将分别正比于第一电压VI及第二电压V2。然而, 由于N型差动对31及P型差动对具有不同的跨导值,因此通过叠加 (Superposition )原理,电压输出端Vout所输出的电压Vo可由下式表示
y","g"气如此一来,通过适当地调整N型差动对31及P型差动
g/, + g,
对32的跨导值,本发明放大器电路30将可产生具有第一跨导值gmn及第二 跨导值grap任意权值比例的一内插结果。其中,N型差动对31及P型差动 对32的跨导可通过调整所对应偏电流(即晶体管MN3及MP3的偏电压) 及晶体管尺寸大小来实现,其为本领域技术人员所知,在此不赘述。
相较于现有技术,本发明放大器电路30可利用较少的差动对来实现相
同的电压内插功能,以减少电路布局的面积。较佳地,本发明放大器电路30
可应用于一液晶显示器的驱动芯片中,举例来说,请参考图4,图4为本发
明用于液晶显示器的一驱动装置40的实施例示意图。驱动装置40包含有2N
条参考电压走线41、 一数字至模拟转换器42及一放大器电路43。参考电压
走线41用来提供一参考电压产生电路(未绘示于图4)所产生的2"个伽玛
参考电压。数字至模拟转换器42耦接于参考电压走线41,用来根据一数字
影像信号SJDATA,由2N个伽玛参考电压中切换输出两个相邻参考电压VI
及V2。放大器电路43通过图3的放大器电路30实现,用来根据数字至模
拟转换器42所输出的参考电压VI及V2,产生一相对应内插结果Vo。当然,
若数字影像信号S一DATA的值刚好对应于2N个伽玛参考电压的一参考电压
时,数字至模拟转换器42所输出的两个参考电压VI及V2都可相等于所对
应的参考电压,而放大器电路43在此情形下仅作为一电压緩沖器使用。
因此,通过具有内插功能的放大器电路43,驱动装置40将可根据2N
个伽玛参考电压,内插产生2N+'个伽玛参考电压,以使所需参考电压走线和
数字至模拟转换器中内部元件的数量减半,进而降低芯片的面积及生产成本。
综上所述,本发明通过使用较少的差动对来实现内插功能的放大器电 路,因此若使用于液晶显示器的驱动芯片时,将可使所需参考电压走线及数 字至模拟转换器的内部元件数量减半,以大幅降低芯片面积及生产成本。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的均等变 化与修饰,都应属本发明的涵盖范围。
9
权利要求
1.一种具电压内插功能的放大器电路,包含有一N型差动对,具有一第一跨导值,包含有一第一差动输入端及一第二差动输入端,该第一差动输入端耦接于一第一电压,该第二差动输入端耦接于一电压输出端;以及一P型差动对,具有一第二跨导值,包含有一第一差动输入端及一第二差动输入端,该第一差动输入端耦接于一第二电压,该第二差动输入端耦接于该电压输出端;其中,该N型差动对及该P型差动输出对还通过一输出级耦接于该电压输出端,该电压输出端所输出的电压是该第一电压及该第二电压通过该第一跨导值及该第二跨导值加权的一内插结果。
2. 如权利要求1所述的放大器电路,其中该N型差动对是一互相匹配的 N型场效应晶体管对。
3. 如权利要求2所述的放大器电路,其中该N型差动对包含有 一第一 N型场效应晶体管,包含有一栅极耦接于该第一差动输入端,一源极耦接于一偏电流源,以及一漏极耦接于该输出级;以及一第二 N型晶体管,包含有一栅极耦接于该第二差动输入端, 一源极耦接于该偏电流源,以及一漏极耦接于该输出级;其中,该偏电流源的大小及该第一与第二 N型场效应晶体管的尺寸正比于该第一跨导值。
4. 如权利要求1所述的放大器电路,其中该P型差动对是一互相匹配的 P型场效应晶体管对。
5. 如权利要求4所述的放大器电路,其中该P型差动对包含有 一第一P型场效应晶体管,包含有一栅极耦接于该第一差动输入端,一源极耦接于一偏电流源,以及一漏极耦接于该输出级;以及一第二P型晶体管,包含有一栅极耦接于该第二差动输入端, 一源极耦接于该偏电流源,以及一漏极耦接于该输出级;其中,该偏电流源的大小及该第一与第二 P型场效应晶体管的尺寸正比于该第二跨导值。
6. 如权利要求1所述的放大器电路,其中该输出级用来将该N型差动对及该P型差动对所输出的差动电流转换为单端电压输出,并对后级电路提供 足够的驱动电 流。
7. —种用于液晶显示器的驱动装置,用以减少布局面积,该驱动装置包 含有一数字至模拟转换器,用来根据一数字信号,由多个参考电压中输出一 第一参考电压及一第二参考电压,该第一参考电压及该第二参考电压是该多 个参考电压中的相邻参考电压;以及一緩冲放大器,耦接于该数字至模拟转换器,包含有一 N型差动对,具有一第一跨导值,包含有一第一差动输入端、 一第 二差动输入端,该第一差动输入端耦接于一第一参考电压,该第二差动输入 端耦接于一电压输出端;以及一P型差动对,具有一第二跨导值,包含有一第一差动输入端、 一第二 差动输入端,该第一差动输入端耦接于一第二参考电压,该第二差动输入端 耦接于该电压输出端;其中,该N型差动对及该P型差动输出对还通过一输出级耦接于该电 压输出端,该电压输出端所输出的电压是该第一参考电压及该第二参考电压 通过该第一跨导值及该第二跨导值加权的一内插结果。
8. 如权利要求7所述的驱动装置,其中该N型差动对是一互相匹配的N 型场效应晶体管对。
9. 如权利要求8所述的驱动装置,其中该N型差动对包含有 一第一 N型场效应晶体管,包含有一栅极耦接于该第一差动输入端,—源极耦接于一偏电流源,以及一漏极耦接于该输出级;以及一第二N型晶体管,包含有一栅极耦接于该第二差动输入端, 一源极耦接于该偏电流源,以及一漏极耦接于该输出级;其中,该偏电流源的大小及该第一与第二 N型场效应晶体管的尺寸正比于该第一跨导值。
10. 如权利要求7所述的驱动装置,其中该P型差动对是一互相匹配的P 型场效应晶体管对。
11.如权利要求IO所述的驱动装置,其中该P型差动对包含有 一第一P型场效应晶体管,包含有一栅极耦接于该第一差动输入端,一 源极耦接于一偏电流源,以及一漏极耦接于该输出级;以,及一第二P型晶体管,包含有一栅极耦接于该第二差动输入端, 一源极耦 接于该偏电流源,以及一漏极耦接于该输出级;其中,该偏电流源的大小及该第 一与第二 P型场效应晶体管的尺寸正比 于该第二跨导值。
12.如权利要求1所述的驱动装置,其中该输出级用来将该N型差动对 及该P型差动对所输出的差动电流转换为单端电压输出,并对后级电路提供 足够的驱动电 流o
全文摘要
具电压内插功能的放大器电路包含有一N型差动对以及一P型差动对。该N型差动对具有一第一跨导值,其第一差动输入端耦接于一第一电压,其第二差动输入端耦接于一电压输出端。该P型差动对具有一第二跨导值,其第一差动输入端耦接于一第二电压,其第二差动输入端耦接于该电压输出端。其中,该N型差动对及该P型差动输出对还通过一输出级耦接于该电压输出端,该电压输出端所输出的电压是该第一电压及该第二电压通过该第一跨导值及该第二跨导值加权的一内插结果。
文档编号G09G3/36GK101527549SQ20081008325
公开日2009年9月9日 申请日期2008年3月4日 优先权日2008年3月4日
发明者黄如琳 申请人:联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1