显示设备和电子设备的制作方法

文档序号:2550759阅读:132来源:国知局
专利名称:显示设备和电子设备的制作方法
技术领域
本发明涉及使用在像素中的发光元件的有源矩阵型显示设备和并入了这 种显示设备的电子设备。
背景技术
平板发光显示设备。有机EL设备使用如下现象当电场被施加到有机薄膜 时,有机薄膜发光。有机EL设备用10V或更低的施加电压来驱动,且因此 消耗低功率。另外,有机EL设备是由其本身发光的自照明元件。因此,消 除了对照明元件的需要,且因此易于实现重量上的减少和厚度上的减少。另 外,有机EL设备具有几Ms的很高响应速度,以便在显示运动图像时不出现 残留影像。
在使用在像素中的有机EL设备的平板发光显示设备中,具体地,已经 积极地发展了具有以集成方式形成为在每个像素中的驱动元件的薄膜晶体管 的有源矩阵型显示设备。在例如日本专利特开N0.2003-255856 、 No.2003画271095、 No.2004-133240、 No.2004-029791、 No.2004-093682中描述
了有源矩阵型平板发光显示设备。

发明内容
现有显示设备具有如下平板结构在单个面板上彼此集成地集成形成中
央的像素阵列部分和在以框的形式包围该像素阵列部分的外围区域中的驱动
部分。像素阵列部分包括以矩阵形式排列的一组像素,并形成屏幕。外围驱
动部分驱动该像素阵列部分以按帧循环来在屏幕上显示图像。
像素阵列部分具有以列形式排列的信号线和以行形式排列的驱动线。在
每条信号线与每条驱动线交叉的部分处安置每个像素。驱动部分包括水平 驱动电路,用于向以列形式的信号线供应视频信号;以及垂直驱动电路,用 于向以行形式的驱动线供应驱动信号。每个像素由驱动信号来激活,且然后以对应于视频信号的亮度来发光,从而在显示阵列部分上显示图像。
近来,显示设备具有更高的分辨率和更高的密度,且因此像素阵列部分 的像素行的数量(水平线的数量)和像素列的数量(垂直线的数量)增加了 。 当然,由于垂直线的数量的增加,因此信号线的数量也增加了。因此,在像 素阵列部分中的信号线的配线密度变得更高,这导致诸如短路缺陷等的缺陷 的百分比增加。
在外围驱动部分侧,也以这种方式增加了用于向信号线供应视频信号的 水平驱动电路的输出阶的数量,以便对应于信号线的增加的数量。由于包括 开关元件的输出级的数量的增加,水平驱动电路变得复杂且在规模上增加, 这是增加成本的一个因素。另外,由于水平驱动电路的尺寸的增加,增加了 其中布置外围驱动部分的外围框区域的面积,这妨碍了面板的较窄框的实现。
鉴于已有技术的上述问题,期望提供一种显示设备,其中,可以减少信 号线的数量且可以筒化并最小化水平驱动电路。为此,采取以下措施。根据
本发明的实施例的显示设备包括像素阵列部分,包括以矩阵形式排列的一 组像素;以及驱动部分,用于驱动所述像素阵列部分。其中,所述像素阵列 部分具有按一条信号线对两个像素列的比例排列的以列形式的信号线、按一 条第一驱动线对一个像素行的比例排列的以行形式的第一驱动线、和按一条 第二驱动线对一个像素行的比例类似地排列的以行形式的第二驱动线,所述 信号线被共同地连接到对应的一对左列和右列的像素,所述第一驱动线被连 接到对应行的像素,所述第二驱动线交替地被连接到在上一行中的像素和在 下一行中的像素,同时该第二驱动线位于上一行和下一行之间。所述驱动部 分包括水平驱动电路,用于向以列形式的信号线供应视频信号;第一垂直 驱动电路,用于向以行形式的第一驱动线供应第一驱动信号;以及第二垂直 驱动电路,用于向以行形式的第二驱动线供应第二驱动信号,以及每个像素 被所述第一驱动信号和所述第二驱动信号操作以按对应于所述视频信号的亮 度来发光,从而在所述像素阵列部分上显示图像。
具体地,驱动部分在第一场周期中扫描每个像素行一次,且在第二场周 期中再一次扫描每个像素行,从而在所述像素阵列部分上显示一帧的图像。 在第一场周期中,所述第一垂直驱动电路一行一行顺序地扫描所述第一驱动 线且向所述第一驱动线顺序地供应第一驱动信号,而所述第二垂直驱动电路 选#^生地扫描一组奇数第二驱动线和一组偶数第二驱动线中的一个,并向这些组中的一个供应第二驱动信号,从而在被共同连接到每条信号线的一对左 列和右列中所包括的一半像素被操作以发光。且在第二场周期中,所述第一 垂直驱动电路一行一行顺序地扫描所述第一驱动信号线且向所述第一驱动线 顺序地供应第一驱动信号,而所述第二垂直驱动电路选择性地扫描该组奇数 第二驱动线和该组偶数第二驱动线中的另 一个,并向这些组中的另 一个供应 第二驱动信号,从而在被共同连接到每条信号线的该对左列和右列中所包括
的另一半像素被操作以发光。在一种模式中,这些像素的每个包括采样晶体 管、驱动晶体管、存储电容器和发光元件,所述采样晶体管的控制端被连接 到由所述第一驱动线和第二驱动线中的一个形成的扫描线,所述釆样晶体管 的一对电流端被连接到所述信号线和所述驱动晶体管的控制端。所述驱动晶 体管的 一对电流端中的 一个被连接到所述发光元件,以及所述驱动晶体管的 该对电流端中的另 一个被连接到由所述第 一驱动线和所述第二驱动线中的另 一个形成的供给线,以及所述存储电容器被连接在所述驱动晶体管的所述控 制端和所述电流端之间。以及在所述像素中,响应于从所述扫描线供应的驱 动信号来导通所述采样晶体管,以采样来自所述信号线的视频信号并向所述 存储电容器写入所述视频信号,以及所述驱动晶体管响应于从所述供给线供
的视频信号的驱动电流。优选地,所述像素在将所述视频信号写入所述存储 电容器之前根据从所述扫描线和所述供给线供应的驱动信号来进行校正操 作,从而所述像素向所述存储电容器加上用于消除所述驱动晶体管的阈值电 压的变化的校正量。在某些情况下,所述像素基于时分多次重复所述校正操 作。另外,所述像素当将所述视频信号写入所述存储电容器时从所述存储电 容器减去用于消除所述驱动晶体管的迁移率的变化的校正量。
根据本发明的实施例,配置有源矩阵型显示设备,以便确定像素的驱动 的一对垂直驱动电路中的一个的输出被交替地连接到在上一行和下一行中彼 此相邻的像素。从而,可以在左列和右列中彼此相邻的像素之间共享在垂直 方向从水平驱动电路的每个输出阶延伸的信号线。通过在两列中的像素之间 共享一条信号线,信号线的总数可以减半。能够降低在像素阵列部分上的信 号线的配线密度,且减少诸如像素电路的短路缺陷等的缺陷的百分比。另夕卜, 通过将信号线的总数减半,能够减少向每条信号线输出视频信号的水平驱动 电路(驱动IC)的输出端的数量。从而,可以简化和最小化该水平驱动电路,
7这有助于减少制造成本。另外,水平驱动电路的最小化减少了外围驱动部分 的布置面积,且因此有效地实现了面板的更窄的框。


图1A是示出根据参考例子的显示设备的大体配置的方框图1B是示出在图1A所示的显示设备中包括的像素的配置的电路图2A是辅助说明根据参考例子的显示设备的操作的时序图2B同样是辅助说明该操作的示意图2C同样是辅助说明该操作的示意图2D同样是辅助说明该操作的示意图2E同样是辅助说明该操作的示意图2F同样是辅助说明该操作的示意图2G同样是辅助说明该操作的示意图2H同样是辅助说明该操作的示意图21同样是辅助说明该操作的示意图3A是根据参考例子的显示设备的操作系统的示意图3B是根据参考例子的显示设备的配线的图4A是根据参考例子的显示设备的操作序列的框式图表;
图4B同样是参考例子的方框图4C同样是参考例子的方框图4D同样是参考例子的方框图5A是根据本发明的实施例的显示设备的操作系统的示意图5B是根据本发明的实施例的显示设备的配线的图6A是示出根据本发明的实施例的显示设备的操作序列的框式图表;
图6B同样是示出根据本发明的实施例的显示设备的操作序列的框式图
表;
图6C同样是辅助说明根据本发明的实施例的显示设备的操作的图6D是本发明的实施例的方框图6E是辅助说明本发明的实施例的操作的图6F是本发明的实施例的框式图表;
图6G是辅助说明本发明的实施例的操作的图;图6H同样是示出根据本发明的实施例的显示设备的操作序列的框式图
表;
图61同样是辅助说明根据本发明的实施例的显示设备的操作的图7A是辅助说明根据参考例子的显示设备的操作的时序图7B是辅助说明根据本发明的实施例的显示设备的操作的时序图7C是表示根据本发明的显示设备的另 一实施例的驱动系统的示意图7D是图7C所示的显示设备的配线的图7E是示出图7C所示的显示设备的操作序列的框式图表;
图7F同样是示出图7C所示的显示设备的操作序列的框式图表;
图7G同样是示出图7C所示的显示设备的操作序列的框式图表;
图7H同样是示出图7C所示的显示设备的操作序列的框式图表;
图71同样是示出图7C所示的显示设备的操作序列的框式图表;
图8是根据本发明的实施例的显示设备的设备结构的剖面图9是根据本发明的实施例的显示设备的模块化构成的平面图10是具有根据本发明的实施例的显示设备的电视机的透视图11是具有根据本发明的实施例的显示设备的数字静态照相机的透视
图12是具有根据本发明的实施例的显示设备的笔记本个人计算机的透 视图13是示出具有根据本发明的实施例的显示设备的便携式终端设备的 示意图;以及
图14是具有根据本发明的实施例的显示设备的视频摄像机的透视图。
具体实施例方式
以下将参考附图详细描述本发明的优选实施例。首先,为了澄清本发明
的背景并加快理解,有源矩阵型显示设备的普通配置将被描述为参考例子。 图1A是示出根据参考例子的显示设备的大体配置的方框图。如图1A所示, 显示设备100包括像素阵列部分102和用于驱动该像素阵列部分102的驱动 部分(103、 104和105 )。像素阵列部分102包括以行形式的扫描线WSL101 到WSL10m;以列形式的信号线DTL101到DTL10n;以矩阵形式的〗象素(PIX) 101,其中该像素被排列在扫描线WSL101到WSL10m与信号线DTL101到
9DTL10n交叉的部分处;以及供给(feeding)线DSL101到DSL10m,被排列以 便对应于像素101的各个行。驱动部分(103、 104和105)包括主扫描器 (写扫描器WSCN) 104,用于向扫描线WSL101到WSL10m的每个顺序地 供应控制信号,且从而以行为单位进行像素101的线顺序(line-sequential) 扫描;电源扫描器(DSCN) 105,用于根据线顺序扫描来向供给线DSL1-1 到DSL10m的每个供应在第一电势和第二电势之间改变的电源电压;以及信 号选择器(水平选择器HSEL) 103,用于根据线顺序扫描来向以列形式的信 号线DTL101到DTL10n供应作为视频信号的信号电势和参考电势。
写扫描器104包括移位寄存器。该移位寄存器根据外部供应的时钟信号 WSCK来操作。移位寄存器顺序地传送同样外部供应的开始脉冲WSST,且 从而生成用作控制信号的源的移位脉冲。也通过使用移位寄存器来形成电源 扫描器105。移位寄存器根据外部供应的时钟信号DSCK来顺序地传送外部 供应的开始脉冲DSST,且从而控制每条供给线DSL的电势的改变。
在本例子中,写扫描器(WSCN)是第一垂直驱动电路和第二垂直驱动 电路之一,且电源扫描器(DSCN)是第一垂直驱动电路和第二垂直驱动电路 中的另一个。扫描线WSL是第一驱动线和第二驱动线之一,且供给线DSL 是第一驱动线和第二驱动线中的另一条。水平选择器(HSEL)对应于水平驱 动电路。因此,有源矩阵型显示设备的外围驱动部分通常包括一个水平驱动 电路和至少两个垂直驱动电路。在与在中央的像素阵列部分102相同的面板 上布置包括这些驱动电路103、 104和105的外围驱动部分。
图1B是示出被包括在图1A所示的显示设备100中的像素101的具体配 置和连接关系的电路图。如图1B所示,像素101包括以有源EL设备等为代 表的发光元件3D、采样晶体管3A、驱动晶体管3B和存储电容器3C。采样 晶体管3A的4册极连接到对应的扫描线WSLIOI,采样晶体管3A的源极和漏 极之一被连接到对应的信号线DTL101,且采样晶体管3A的源极和漏极中的 另一个被连接到驱动晶体管3B的栅极g。驱动晶体管3B的源极s和漏极d 之一被连接到发光元件3D,且驱动晶体管3B的源极s和漏极d中的另 一个 被连接到对应的供给线DSLIOI。在本参考例子中,驱动晶体管3B是N沟道 型的,且驱动晶体管3B的漏极d被连接到供给线DSLIOI,而驱动晶体管3B 的源极s被连接到发光元件3D的阳极。发光元件3D的阴极被连接到接地配 线3H。顺带提及,接地配线3H被布置为公共配线到所有像素101。存储电容器3C被连接在驱动晶体管3B的源极s和栅极g之间。
在这种配置中,采样晶体管3A响应于从扫描线WSL101供应的控制信 号而导电以采样从信号线DTL101供应的信号电势,并在存储电容器3C中保 持该信号电势。驱动晶体管3B被供应了来自处于第一电势(高电势)的供给 线DSL101的电流,且根据在存储电容器3C中保持的信号电势来向发光元件 3D发送驱动电流。主扫描器(WSCN) 104向扫描线WSL101输出预定脉冲 宽度的控制信号,以便在信号线DTL101处于信号电势的周期期间将采样晶 体管3A设置在导电状态。从而,在存储电容器3C中保持该信号电势,且同 时将对驱动晶体管3B的迁移率w的校正加到信号电势。
图1B所示的像素电路101不仅具有上述迁移率校正功能,还具有阈值电 压校正功能。具体地,电源扫描器(DSCN) 105在采样晶体管3A采样信号 电势之前的第一时间将供给线DSL101从第一电势(高电势)改变为第二电 势(低电势)。同样在采样晶体管3A采样信号电势之前,在第二时间主扫描 器(WSCN) 104使釆样晶体管3A导电以向驱动晶体管3B的栅极g施加来 自信号线DTLIOI的参考电势,并将驱动晶体管3B的源极s设置为第二电势。 虽然上述第一时间一般在第二时间之前,但在某些情况下第一时间和第二时 间可以相反。在第二时间之后的第三时间,电源扫描器(DSCN) 105将供给 线DSL101从第二电势改变为第一电势,以在存储电容器3C中保持对应于驱 动晶体管3B的阈值电压Vth的电压。通过这种阈值电压校正功能,显示设备 100可以消除阈值电压在每个像素中变化的驱动晶体管3B的阈值电压的影 响。
图1B所示的像素电路101还具有自举功能(bootstrap flmction )。具体地, 在信号电势被保持在存储电容器3C中的阶段中,主扫描器(WSCN) 104取 消对扫描线WSL101的控制信号的施加。主扫描器(WSCN) 104从而将采 样晶体管3A设置在非导电状态,且将驱动晶体管3B的栅极g与信号线 DTL101电断开。因此,驱动晶体管3B的栅极电势(Vg)与驱动晶体管3B 的源极电势(Vs )的变化互锁,且可以维持在栅极g和源极s之间的电压Vgs 恒定。
图2A是辅助说明图1B所示的像素101的操作的时序图。沿着共同的时 间轴示出扫描线(WSL101)的电势的变化、供给线(DSL101)的电势的变 化、和信号线(DTL101)的电势的变化。与这些可能的变化并行,还示出驱动晶体管3B的栅极电势(Vg)和源极电势(Vs)的变化。
该时序图具有根据像素101的操作的转变为了方便而被划分的周期(B) 到(1)。在发光周期(B)中,发光元件3D处于发光状态。然后,在线顺序 扫描的新一场开始之后的第一周期(C)中,电源线被改变为低电势。在下一 周期(D),初始化驱动晶体管的栅极电势Vg和源极电势Vs。在阈值;f交正准 备周期(C)和(D)中,通过复位驱动晶体管3B的栅极电势Vg和源极电 势Vs,来完成对于阈值电压校正操作的准备。在下一阈值校正周期(E),实 际地进行阈值电压校正操作,以便在驱动晶体管3B的栅极g和源极s之间保 持对应于阈值电压Vth的电压。实际上,对应于阈值电压Vth的电压纟皮写入 到被连接在驱动晶体管3B的栅极g和源极s之间的存储电容器3C。
然后,在经过用于迁移率校正的准备周期(F)和(G)之后,采样周期 /迁移率校正周期(H)开始。在该周期中,视频信号的信号电势Vin以被加 到阈值电压Vth的方式被写入存储电容器3C,且从在存储电容器3C中保持 的电压减去用于迁移率校正的电压AV。在该采样周期/迁移率校正周期(H) 中,为了在信号线DTL101处于信号电势Vin的周期期间将该采样晶体管3A 设置在导电状态,比该周期短的脉冲宽度的控制信号被输出到扫描线 WSL101。从而,在存储电容器3C中保持信号电势Vin,且同时用于驱动晶 体管3B的迁移率n的校正被加到信号电势Vin。
然后,在发光周期(I)中,发光元件开始按对应于信号电压Vin的亮度 来发光。此时,由于由对应于阈值电压Vth的电压和用于迁移率校正的电压 △ V来调整信号电压Vin,因此发光元件3D的发光亮度不受驱动晶体管3B 的阈值电压Vth和迁移率ja的变化的影响。顺带提及,在发光周期(I)开始 时进行自举操作,以便驱动晶体管3B的栅极电势Vg和源极电势Vs升高, 而驱动晶体管3B的栅极到源极电压Vgs二Vin+Vth-AV被维持恒定。
参考图2B到21,将继续描述图1B所示的像素101的操作。顺带提及, 图2B到2I的图号对应于图1A所示的时序图的各个周期(B)到(1)。为了 加速理解,且为了便于描述,图2B到21示出作为电容元件31的发光元件3D 的电容组件。首先,如图2B所示,在发光周期(B)中,电源线DSL101处 于高电势Vcc_H (第一电势),且驱动晶体管3B向发光元件3D供应驱动电 流Ids。如图2B所示,驱动电流Ids经由驱动晶体管3B从处于高电势Vcc_H 的电源线DSL101流过发光元件3D,且然后流入共同接地配线3H。
12当下一个周期(C )开始时,如图2C所示,电源线DSL101从高电势Vcc—H 被改变到低电势Vcc一L。从而,电源线DSL101被放电到低电势Vcc一L,且 驱动晶体管3B的源极电势Vs进行向接近于低电势Vcc—L的电势的转变。当 电源线DSL101具有高配线电容时,电源线DSL101期望地在相对早的时间 从高电势Vcc一H被改变为低电势Vcc_L。通过充分地保证该周期(C)来消 除配线电容和其他像素寄生电容的影响。
当下一个周期(D)开始时,如图2D所示,扫描线WSL101从低电平被 改为为高电平,从而采样晶体管3A被设置为导电状态。此时,视频信号线 DTL101处于参考电势Vo。因此,通过处于导电状态的采样晶体管3A,将驱 动晶体管3B的栅极电势Vg设置为视频信号线DTL101的参考电势Vo。同时, 驱动晶体管3B的源极电势Vs被立即固定为低电势Vcc一L。因此,驱动晶体 管3B的源极电势Vs被初始化(复位)为比视频信号线DTL的参考电势Vo 足够低的电势Vcc—L。具体地,设置电源线DSLIOI的低电势Vcc—L (第二 电势)以便驱动晶体管3B的栅极到源极电压Vgs (在栅极电势Vg和源极电 势Vs之间的差)大于驱动晶体管3B的阈值电压Vth。
当下一个阈值校正周期(E)开始时,如图2E所示,电源线DSL101进 行从低电势Vcc—L到高电势Vcc—H的转变,且驱动晶体管3B的源极电势Vs 开始升高。最后,当驱动晶体管3B的栅极到源极电压Vgs变为阈值电压Vth 时切断电流。如此,对应于驱动晶体管3B的阈值电压Vth的电压纟皮写入存储 电容器3C。这是阈值电压校正操作。为了此时电流仅流到存储电容器3C侧 而不流到发光元件3D侧,设置共同接地配线3H的电势以便切断发光元件 3D。
当周期(F)开始时,如图2F所示,扫描线WSL101进行向低电势侧的 转变,以便将采样晶体管3A暂时设置为截止状态。此时,当驱动晶体管3B 的栅极g处于浮置状态时,栅极到源极电压Vgs等于驱动晶体管3B的阈值 电压Vth,且因此处于截止状态,以至于漏^l电流Ids不流动。
当下一个周期(G)开始时,如图2G所示,-阮频信号线DTLIOI的电势 进行从参考电势Vo到采样电势(信号电势)Vin的转变。从而,完成用于下 一个采样操作和迁移率校正操作的准备。
当采样周期/迁移率校正周期(H)开始时,如图2H所示,扫描线WSL101 进行向高电势侧的转变,以将采样晶体管3A设置为导通状态。因此,驱动晶体管3B的栅极电势Vg变为信号电势Vin。在这点上,由于发光元件3D 初始地处于截止状态(高阻抗状态),因此,驱动晶体管3B的漏极到源极电 流Ids流入发光元件电容31以开始充电。因此,驱动晶体管3B的源极电势 Vs开始升高。驱动晶体管3B的栅极到源极电压Vgs最后变为Vin+Vth-AV。 因此,同时进行信号电势Vin的采样和校正量AV的调整。信号电势Vin越 高,电流Ids越大,且校正量AV的绝对值越高。因此,根据发光亮度水平来 进行迁移率校正。当信号电势Vin固定时,驱动晶体管3B的迁移率jii越高, 校正量AV的绝对值越高。换句话说,迁移率M越高,负反馈量AV越大。 因此,可以消除每个像素的迁移率M的变化。
最后,当发光周期(I)开始时,如图21所示,扫描线WSL101进行向 低电平侧的转变,以将采样晶体管3A设置为截止状态。从而,驱动晶体管 3B的栅极g与信号线DTL101断开。同时,漏4及电流Ids开始流过发光元件 3D。发光元件3D的阳极电势从而升高根据驱动电流Ids的量Vel。发光元件 3D的阳极电势的升高正是驱动晶体管3B的源极电势Vs的升高。当驱动晶 体管3B的源极电势Vs升高时,由于存储电容器3C的自举操作,因而驱动 晶体管3B的栅极电势Vg也以与驱动晶体管3B的源极电势Vs互锁的方式而 升高。栅极电势Vg的升高的量Vel等于在源极电势Vs的升高的量Vel。因 此,在发光周期期间,驱动晶体管3B的栅极到源极电压Vgs被维持恒定处 于Vin+Vth画AV。
图3A是示出根据图1A所示的参考例子的显示设备的像素的线顺序扫描 的示意方框图。为了简化,形成像素阵列部分的一组像素是8x8像素矩阵。 也就是说,像素行(水平线)的数量是8,且像素列(垂直线)的数量也是8。 第一垂直驱动电^各WSCN和第二垂直驱动电^各DSCN以行为单位(以水平线为 单位)进行^f象素阵列部分的线顺序扫描。通过第一垂直驱动电路WSCN的第一 输出和第二垂直驱动电路DSCN的第 一输出选择第 一线中的8个像素以将其设 置为活跃状态。为了表示这个,(1, 1)被添加到第一行(第一线)中的每个 像素。第一个数字1指示由第一垂直驱动电路WSCN的第一输出阶来选择像素, 且随后的数字1指示由第二垂直驱动电路DSCN的第一输出来将像素设置为被 选状态。如从图中清楚地示出,第 一线中的所有像素^^皮第 一垂直驱动电路WSCN 的第一输出和第二垂直驱动电路DSCN的第一输出设置为活跃,且然后进行预 定发光操作。(2, 2)被添加到第二线中的像素。也就是说,由第一垂直驱动电路WSCN 的第二输出和第二垂直驱动电路DSCN的第二输出来将在第二线中的像素设 置为活跃。顺带提及,在第一线和第二线之间存在一个水平周期(一个H) 的相位差。然后,线顺序扫描按顺序进行,且由第一垂直驱动电路WSCN的第 八输出和第二垂直驱动电路DSCN的第八输出将在最后第八行中的像素设置 为活跃。从而,完成一帧的线顺序扫描,以便在像素阵列部分上显示一帧的 图像。
每个线的像素当被垂直驱动电路WSCN和DSCN对激活时采样从信号线供 应的视频信号,且按对应于视频信号的亮度来发光。在同一线上的像素在同 时都被设置为活跃状态。因此,信号线(垂直线)不能共用于彼此相邻的左 像素和右像素,且需要布置每条信号线以便对应于像素的每列。如果以图3A 所示的线顺序扫描来由左像素列和右像素列共享信号线,则相同的视频信号 总是被写到左和右像素,以至于不能显示正常图像。
图3B是示出根据图3A中示意地示出的参考例子的显示设备的具体布置 的方框图。但是,为了简化图示,仅示出像素阵列部分的四行乘以四列。如 图3B所示,在像素阵列部分中,布置第一驱动线WS以便对应于各个像素行 (水平线)。类似地布置第二驱动线DS以便对应于各条水平线。布置信号线 以便对应于各个像素列(垂直线)。由第一垂直驱动电路WSCN来驱动第一 驱动线WS。由WS1、 WS2、 WS3和WS4来表示第一垂直驱动电路WSCN 的输出。该附图标记还表示对应的第一驱动线。另一方面,第二驱动线DS 被连接到第二垂直驱动电路DSCN。由DS1、 DS2、 DS3和DS4来表示第二 垂直驱动电路DSCN的输出。该附图标记还表示对应的第二驱动线。另一方 面,信号线被连接到水平驱动电路HSEL。如/人图3B清楚地示出,水平驱动 电路HSEL具有在数量上等于信号线的数量的输出部分。随着像素阵列部分 的分辨率和密度的增加,信号线的数量的增加导致了在水平驱动电路HSEL
的复杂度和尺寸上的对应的增加,因此变成在增加的成本中的一个因素。另 外,在像素阵列部分中,随着信号线的数量的增加,配线密度变得更高,且 短路缺陷的可能性增加。
图4A是示出根据图3A所示的参考例子的显示设备的一帧的操作序列的 框式图表。如图4A所示, 一个帧周期^皮插入在之前的垂直空白周期BR和之 后的垂直空白周期BR之间。每个垂直空白周期BR具有四个水平周期(四个Hs)的时间长度。 一个帧周期包括八个Hs。在每个水平周期(H)中, 一条 线的视频信号DATA被写入对应的像素行。在一帧周期的第一水平周期中, 视频信号DATA (1,1)被写入第一线的像素行。在帧周期的最后水平周期, 视频信号DATA (8, 8)被写入第八行(第八线)中的像素。
同时,第一垂直驱动电路在一帧周期中基于线顺序操作,以向对应的第 一驱动线顺序地输出输出WS1到WS8。第二垂直驱动电^各也在一帧周期中 向对应的第二驱动线顺序地供应输出DS1到DS8。第一垂直驱动电路和第二 垂直驱动电^各以一个H的相位差都向对应的驱动线输出对应的驱动信号。
响应于输出WS,像素进行阈值电压校正操作(Vth消除操作),信号写 和迁移率校正操作。在图示例子中,像素在三个水平周期(三个Hs)上基于 时分来进行Vth消除操作。顺带提及,像素在最后的水平周期中既进行Vth 消除操作和也进行迁移率校正操作。同时,响应于第二垂直驱动电路的输出 DS,像素被设置为点亮状态,并根据视频信号而发光。第一垂直驱动电路的 输出WS和第二垂直驱动电路的输出DS暂时彼此重叠。该像素可以在暂时 重叠的部分中正常地进行Vth消除操作。
图4B是示出根据参考例子的显示设备的第一水平线的活跃状态的方框 图。如图4B所示,第一线的像素行被第一垂直驱动电路的第一输出WS1和 第二垂直驱动电路的第二输出DS1设置为活跃状态,进行一系列操作,并按 对应于视频信号的亮度而发光。
图4C同样是示出根据参考例子的显示设备的第二线的被选状态的方框 图。从开始第一线的操作起偏移了一个H的相位,输出WS2和DS2被供应 到第二线的像素。响应于输出WS2和DS2,第二线的像素进行预定操作,且 按对应于视频信号的亮度而发光。
图4A同样是示出根据参考例子的显示设备的第三线的被选状态(活跃 状态)的框式图表。从开始在第二线中的像素的操作起偏移了一个H的相位, 输出WS3和DS3被供应到第三线的像素。响应于输出WS3和DS3,第三线 的像素进行预定操作,并按对应于视频信号的亮度而发光。预定操作包括Vth 消除操作、信号写入操作、迁移率校正操作、发光操作等。
图5A是根据本发明的实施例的显示设备的驱动原理的示意图。采用与 示出根据参考例子的显示设备的驱动系统的图3A中的那些类似的标号以加 速理解。如图5A所示,由第一垂直驱动电路WSCN和第二垂直驱动电路
16DSCN来驱动八行和八列的一组像素。注意第一线的像素列,被第一垂直驱 动电路WSCN的第 一输出和第二垂直驱动电路DSCN的第 一输出激活的像素 (1 , 1 )和被第 一垂直驱动电路WSCN的第 一输出和第二垂直驱动电路DSCN 的第零输出激活的像素(1, O)彼此混合。特别注意彼此相邻的左像素和右 像素,像素(1, 1)位于左侧,且像素(1, 0)位于右侧。彼此偏移如此激 活左像素的时间和如此激活右像素的时间。
类似地注意第二线的像素行,彼此偏移彼此相邻的激活像素的时间。注 意由虚线包围的第一列和第二列中的像素,例如,位于左侧的像素是(2, 2), 且位于右侧的像素是(2, 1),且因此彼此偏移像素的操作的时间。因此,注 意在这两个左和右列中的像素,没有在相同的操作时间激活的像素的组合, 且因此可以在左和右像素列之间共享一条信号线。因此,根据本发明的实施 例的显示设备的信号线的总数可以被减少到像素列的总数的 一半。
图5B是示出在图5A中示出的显示设备的根据本发明的实施例的显示设
备的具体配置的电路方框图。为了加速理解,由对应的附图标记来标识与根
据图3B所示的参考例子的显示设备的部件相对应的部件。显示设备基本上包 括像素阵列部分和以框的形式包围该像素阵列部分的驱动部分。像素阵列部
分包括以矩阵形式排列的一组像素101。驱动部分驱动像素阵列部分。优选 地以集成方式在一个面板上形成中央的像素阵列部分和包围该像素阵列部分 的外围驱动部分。
像素阵列部分具有按一条信号线对两个像素列的比例排列的以列形式的 信号线、按一条第一驱动线WS对一个像素行的比例排列的以行形式的第一 驱动线WS、和按一条第二驱动线DS对一个像素行的比例类似地排列的以行 形式的第二驱动线DS 。信号线被共同地连接到对应的 一对左列和右列的像素 101。第一驱动线WS被连接到对应行的像素。另一方面,第二驱动线DS交 替地被连接到在上一行中的像素和在下一行中的像素,同时该第二驱动线DS 4立于上一4亍和下一4亍之间。
该驱动部分包括水平驱动电路HSEL,用于向以列形式的信号线供应 视频信号;第一垂直驱动电路WSCN,用于向以行形式的第一驱动线WS供 应第一驱动信号;以及第二垂直驱动电路DSCN,用于向以行形式的第二驱 动线DS供应第二驱动信号。每个像素101被第一驱动信号和第二驱动信号 设置为活跃状态,并按对应于视频信号的亮度进行发光的操作,从而在像素
17阵列部分上显示一帧的图像。
注意第一行的像素,四个像素每个被连接到第一垂直驱动电路WSCN的 第一输出WS1。注意第二行的像素,四个像素每个被连接到对应的第二输出 WS2。第一垂直驱动电路WSCN的输出WS与各个水平线的像素行处于以一 对一的对应关系。
另一方面,注意第二垂直驱动电路DSCN的输出,第一输出DS1被交替 地供应到在上一行和下一行中彼此相邻的像素。第一输出DS1被供应到上一 像素行中的第一和第三像素,且还被供应到第二像素行中的偶数的像素。或 者,第二垂直驱动电路DSCN的输出DS被如此交替分布到在彼此相邻的上 一和下一像素行中的奇数像素和偶数像素。因此,注意第二像素行,例如, 或者,由输出WS2和DS2激活的像素(WS2, DS2)和由输出WS2和DS1 激活的像素(WS2, DS1)被彼此混合。彼此相邻的左像素和右像素在彼此 不同的各个时间激活,且因此能够共享信号线。
为了驱动具有这种配置的显示设备,用被划分为第一场和第二场的一个
帧周期来进行两次扫描,从而从一条信号线供应的视频信号被分布到在第一 场和第二场中的不同像素。具体地,驱动部分在第一场周期中扫描每个像素 行一次,且在第二场周期中再次扫描每个像素行一次,从而在像素阵列部分 上显示一个帧的图像。在第一场周期中,第一垂直驱动电路WSCN—行一行 顺序地扫描并向第一驱动线WS供应第一驱动信号,而第二垂直驱动电路 DSCN选择性地扫描并向一组奇数第二驱动线DS1和DS3与一组偶数第二驱 动器DS0、 DS2和DS4中的一组供应第二驱动信号。从而,使得被包括在共 同连接到每条信号线的 一对左列和右列中的一半像素发光。在第二场周期中, 第 一垂直驱动电路WSCN —行一行顺序地扫描并再次向第 一驱动器WS供应 第一驱动信号,而第二垂直驱动电路DSCN选择性地扫描并向一组奇数第二 驱动线DS1和DS3与一组偶数第二驱动器DS0、 DS2和DS4中的另一组供 应第二驱动信号。从而使得被包括在共同连接到每条信号线的一对左列和右 列中的另一半像素发光。
例如,每个像素101具有图1B所示的电路配置。每个像素101包括至少 一个采样晶体管3A、驱动晶体管3B、存储电容器3C、和发光元件3D。采 样晶体管3A的控制端被连接到由第一驱动线和第二驱动线之一形成的扫描 线WSL101。采样晶体管3A的一对电流端被连接到信号线DTL101和驱动晶
18体管3B的控制端。驱动晶体管3B的一对电流端对之一被连接到发光元件3D, 且驱动晶体管3B的一对电流端中的另一个被连接到由第一驱动线和第二驱 动线中的另一个形成的供给线DSL101。存储电容器3C被连接在驱动晶体管 3B的控制端和电流端之间。顺带提及,在本例子中,第一驱动线侧是扫描线 WSL101,且第二驱动线侧是供给线DSL101。但是,本发明不局限于此,且 该关系可以相反。
在这种配置的像素101中,响应于从扫描线WSL101供应的驱动信号来 导通釆样晶体管3A,以采样来自信号线DTL101的视频信号并向存储电容器 3C写入视频信号,且驱动晶体管3B响应于从供给线DSL101供应的驱动信 号来操作,以向发光元件3D供应对应于被写入存储电容器3C的视频信号的 驱动电流。
像素101在向存储电容器3C写入视频信号之前根据从扫描线WSL101 和供给线DSL101供应的驱动信号来进行校正操作。像素101从而向存储电 容器3C增加用于消除在驱动晶体管3B的阈值电压的变化的校正量。像素101 优选地在多个水平周期上基于时分多次地重复该阈值电压校正操作。此外, 像素101可以当向存储电容器3C写入视频信号时从存储电容器3C减去用于 消除驱动晶体管3B的迁移率ji的变化的校正量。
图6A是示出根据图5A所示的本发明的实施例的显示设备的一帧的操作 序列的框式图表。采用与示出根据参考例子的显示设备的驱动系统的框式图 表4A中的那些类似的标号以加速理解。如图6A所示,在根据本发明的实施 例的显示设备中,在之前的空白周期BR和之后的空白周期BR之间插入一帧 周期。 一帧周期被划分为第一场周期和第二场周期。在第一场周期中,第一 驱动线经过线顺序扫描,且输出WS1到WS8纟皮顺序地供应到对应的第一驱 动线。另一方面,仅奇数第二驱动线被选择和扫描,且仅输出DS1、 DS3、 DS5和DS7被输出到对应的第二驱动线。
当第二场周期开始时,第一驱动线再次经过线顺序扫描,且输出WS1到 WS8被供应到对应的第一驱动线。另一方面,仅偶数第二驱动线被选4奪和扫 描,且仅输出DS0 、 DS2 、 DS4 、 DS6和DS8被输出到对应的第二驱动线。 因此,由两次场扫描来在像素阵列部分上显示一帧的图像。
图6B是示出根据本发明的实施例的显示设备的第一线的像素行的被选 状态的框式图表。如图6B所示,在第一场的第一水平周期中,从驱动部分侧输出输出WS1和DS1。从而,将第一线的像素(l, l)设置为活跃状态,而 将第一线的像素(1,0)设置为不活跃状态。被输出WS1和DS1设置为活 跃状态的像素(1, 1)在三个水平周期(三个H)上基于时分进行Vth消除 操作。在三个水平周期的第三水平周期中,除了 Vth消除操作以外,该像素 还进行信号写入操作和迁移率校正操作。该像素响应于输出DS1进一步进行 像素点亮操作。输出WS1和DS1的相位在两个水平周期上彼此重叠。在输 出WS1和DS1的相位彼此重叠的状态下正常地进行Vth消除操作等。此时 在第一场与第二场中输出WS和DS之间的相位关系偏移了一个H。为了最 小化该影响,多次进行Vth消除操作。由于在第一场与第二场中的输出WS 和DS的相位彼此偏移了一个H,因此在第一场和第二场之间也实质地改变 Vth消除操作的次数。优选地重复Vth消除操作很多次,以至于该改变不影 响画面质量。
取决于输出DS,像素可以发亮最长为一个场周期。在第一场周期中已经 发亮了的像素在第二场周期中不发亮。因此,在一帧周期中的像素的发亮时 间最大为一个场周期,且因此发光比率(duty)最大为50%。
图6C是示出在图6B的框式图表中被设置为活跃状态的像素的方框图。 如图6C所示,当从驱动部分侧输出输出WS1和DS1时,仅在第一线的像素 行中的阴影的奇数像素(WS1, DS1 )被激活并被设置为发光状态。另一方 面,偶数像素(WS1, DS0)被设置为不活跃状态,且不发光。因此,左和 右像素(WSl, DS1)和(WS1,DS0)不同时激活,且因此能共享信号线。
图6D是当在第一场中将相位前进一个H时的方框图。如图6D所示,从 驱动部分侧向第二线的像素输出输出DS1和WS2。
图6E是示出在第二线中被设置为活跃状态的像素的方框图。如图6E所 示,在第二线中的偶数像素(WS2, DS1)响应于输出WS2和DS1而被激活, 且然后如阴影所示而进行向发光状态的转变。另一方面,奇数像素(WS2, DS2)被设置为未选状态。顺带提及,还阴影地示出在第一线中继续处于发 光状态的像素(WS1, DS1)。
图6F是当操作序列进一步前进一个H时的框式图表。在这点上,在第 一场中从驱动部分侧向第三线的像素输出输出WS3和DS3。
图6G对应于上述图6F的方框图,且用阴影指示在第三线中被设置为被 选状态的像素。如图6G所示,在第三线中,奇数像素(WS3, DS3)响应于
20输出WS3和DS3进入被选状态,而偶数像素(WS3, DS2)^皮设置为未选状 态。因此,仅阴影的奇数像素发光。
图6H是当操作序列进一步前进一个H时的框式图表。如图6H所示,从 驱动部分侧向第四线的像素输出输出WS3和DS4。如从与第三线的图6F的 方框图的比较清楚地得到,在第四项中的输出DS3和WS4之间的相位关系 从在第三线中的输出DS3和WS3之间的相位关系偏移了一个H。为了防止 该偏移对像素的实际操作产生坏的影响,基于时分多次进行Vth消除操作。
图6I示出对应于图6H的框式图表的屏幕的被选状态。如图6I所示,在 第四线的像素行中的偶数像素(WS4、 DS3 )被设置为被选择状态,且如阴 影所示地发光。另一方面,奇数像素(WS4, DS4)被设置在未选状态。因 此,在第一场中,所有16个像素的一半、即8个像素被设置为活跃状态,并 根据从各个信号线供应的视频信号而发光。如图6I所示,在像素阵列部分上 以Z型(zigzag )方式定位:故选像素。
然后,第二场周期开始。再次进行像素阵列部分的顺序扫描,以便剩余 Z型方式的处于未选状态的像素被选择且被致使按对应于视频信号的亮度发 光。当如此完成第一场和第二场时,在像素阵列部分上显示一帧图像。
Vth消除操作(阈值电压校正操作)可以仅进行一次,或可以在多个水 平周期上基于时分来重复。图7A示出当在不进行划分的Vth消除的情况下 使用根据本发明的实施例的像素配置时的驱动晶体管的栅极电势Vg和源极 电势Vs。该图包括两个像素的栅极电势Vg和源极电势Vs的结果, 一个结果 是由输出WS (n)和DS (n)驱动的驱动晶体管的栅极电势Vg和源极电势 Vs的结果,且另一个是由输出WS (n+l)和DS (n)驱动的驱动晶体管的栅 极电势Vg和源极电势Vs的结果。前者输出指示正常地进行了初始化、Vth 消除和写入(和迁移率校正),且获得了期望的发光。另一方面,在后者的情 况下,在导通输出WS之前将输出DS改变为高电势Vcc—H,从而4象素返回 到在前一场中的栅极电势Vg和源极电势Vs,且再次立刻发光(在图1B的 电路中,供给线DS被降低到低电势Vcc_L以将发光改变为不发光,且因此 当供给线DS返回高电势Vcc—H时,在相同的栅极到源极电压Vgs处开始发 光)。这不是期望的操作,因此不是优选的。
图7B示出当在进行划分的Vth消除的情况下使用根据本发明的实施例的 像素配置时的驱动晶体管的栅极电势Vg和源极电势Vs。该图类似地包括两个像素的栅极电势Vg和源极电势Vs的结果。不像图7A,在组合中的任何 一个中,首先导通输出WS,以便正常地进行初始化,且可以在组合中的任 何一个中获得期望的发光。从图6A到6G和图7B中理解的,当通过根据本 发明的实施例的像素配置来进行驱动时,划分的Vth消除的数量在共享输出 的像素线之间相差一个。因此,例如通过增加划分的Vth消除的数量或加长 一个Vth消除的时间来应用足够的Vth消除是很重要的。当不足地进行Vth 消除时,即使通过相同的采样电势,也预期出现在每一阶中的不同亮度的发 光。
顺带提及,在前述实施例中,第一驱动线侧是扫描线WS,且第二驱动 线侧是供给线DS。但是,本发明不局限于此,且该关系可以相反。图7C是 这种实施例的驱动原理的示意图。为了加速理解,采用表示前述实施例的操 作原理的图5A的类似的标号。如图7C所示,由垂直驱动电^各WSCN和垂 直驱动电路DSCN来驱动八行和八列的一组像素。注意第一线的像素行,由 垂直驱动电路WSCN的第零输出和垂直驱动电路DSCN的第 一输出激活的像 素(0, 1)和由垂直驱动电路WSCN的第一输出和垂直驱动电路DSCN的第 一输出激活的像素(l, l)彼此混合。注意具体地彼此相邻的左像素和右像 素,像素(0, 1)位于左侧,且像素(1, 1)位于右侧。如此激活左像素的 时间和如此激活右^^素的时间;波此偏移。
类似地注意第二线的像素行,彼此相邻的激活像素的时间彼此偏移。例 如,注意由虚线包围的第一列和第二列中的像素,位于左侧的像素是(l, 2), 且位于右侧的像素是(2, 2),且因此像素的操作的时间彼此偏移。因此,注 意在两个左和右列中的像素,没有在相同操作时间中激活的像素的组合,且 因此,可以在左和右像素列之间共享一个信号线。因此,根据本发明的实施 例的显示设备的信号线的总数可以减少为像素列的总数的 一半。
图7D是示出根据图7C所示的实施例的显示设备的具体配置的电路方框 图。为了加速理解,由对应的附图标记来标识对应于4艮据图5B所示的前述实 施例的显示设备的那些的部件。该显示设备基本上包括像素阵列部分和以框 形式包围该像素阵列部分的驱动部分。该像素阵列部分包括以矩阵形式排列 的一组像素101。该驱动部分驱动该像素阵列部分。优选地以集成方式在一 个面板上形成中央的像素阵列部分和包围该像素阵列部分的外围驱动部分。
像素阵列部分具有按一条信号线对两个像素列的比例排列的以列形式的信号线、按一条驱动线ws对一个像素行的比例排列的以行形式的驱动线 WS、和按一条驱动线DS对一个像素行的比例类似地排列的以行形式的驱动 线DS。信号线被共同地连接到对应的一对左列和右列的像素101。驱动线 DS被连接到对应行的像素。另一方面,驱动线WS交替地被连接到在上一行 中的像素和在下一行中的像素,同时该驱动线WS位于上一行和下一行之间。 也就是说,与前述实施例相比较,相互交换了驱动线WS和DS的连接关系。
该驱动部分包括水平驱动电路HSEL,用于向以列形式的信号线供应 视频信号;垂直驱动电路WSCN,用于向以行形式的驱动线WS供应驱动信 号;以及垂直驱动电路DSCN,用于向以行形式的驱动线DS供应驱动信号。 每个像素101被这些驱动信号设置为活跃状态,并按对应于视频信号的亮度 进行发光的操作,从而在像素阵列部分上显示一帧的图像。
图7E是示出在图7C输出该显示设备的根据本发明的实施例的显示设备 的一帧的操作序列的框式图表。采用与根据前述实施例的显示设备的图6A 的方框图的那些类似的标号以加速理解。如图7E所示,在根据本实施例的显 示设备中,在之前的空白周期BR和之后的空白周期BR之间插入一个帧周期。 一帧周期被划分为第一场周期和第二场周期。在第一场周期中,驱动线WS 经过线顺序扫描,且输出WS0到WS8 ;故顺序地供应到对应的驱动线WS。 另一方面,仅奇数驱动线DS被选择和扫描,且仅输出DS1、 DS3、 DS5和 DS7被输出到对应的驱动线DS 。
当第二场周期开始时,驱动线WS再次经过线顺序扫描,且输出WS0到 WS8被供应到对应的驱动线WS。另一方面,^又偶lt驱动线DS纟皮选才奪和扫 描,且仅输出DS0、 DS2、 DS4、 DS6和DS8被输出到对应的驱动线DS。因 此,由两次场扫描来在像素阵列部分上显示一帧的图像。
图7F是示出根据本实施例的显示设备的第一线的像素行的被选状态的 框式图表。如图7F所示,在第一场的第一水平周期中,从驱动部分侧输出输 出WS0和DS1。从而,将第一线的像素(0, 1)设置为活跃状态。被输出 WS0和DS1设置为活跃状态的像素(0, 1)在三个水平周期(三个H)上基 于时分进行Vth消除操作。在三个水平周期的第三水平周期中,除了Vth消 除操作以外,该像素还进行信号写入操作和迁移率校正操作。该像素响应于 输出DS1进一步进行像素点亮操作。输出WS0和DS1的相位在两个水平周 期上彼此重叠。正常地在输出WS0和DS1 ;波此重叠的状态下进行Vth消除
23操作等。
取决于输出DS,像素可以来发亮最长为一个场周期。在第一场周期中已 经发亮了的像素在第二场周期中不发亮。因此,在一帧周期中的像素的发亮
时间最大为一个场周期,且因此发光比率最大为50%。
图7G是当在第一场中相位前进一个H时的框式图表。如图7G所示,从 驱动部分侧向同一第一线的像素输出输出DS1和WS1。响应于输出WS1和 DS1,激活偶数像素(l, 1),且然后如阴影所示进行向发光状态的转变。
图7H是当操作序列进一步前进一个H时的框式图表。在这点上,在第 一场中从驱动部分侧向第三线的像素输出输出WS2和DS3。如图7H所示, 在第三线中,响应于输出WS2和DS3将奇数像素(2, 3)设置为被选状态。 因此,阴影的奇数像素(2, 3)发光。
图7I是当操作序列被进一步前进一个H时的框式图表。如图7I所示, 从驱动部分侧向同一第三线的像素输出输出WS3和DS3。在第三线的像素中 的偶数像素(3, 3)被设置为被选状态,且然后如阴影所示地发光。因此, 在第一场中,所有16个像素的一半、即属于奇数线的8个像素被设置为活跃 状态,且根据从各个信号线供应的视频信号来发光。然后,第二场周期开始。 再次进行像素阵列部分的顺序扫描,以便在偶数线中保持未选状态的像素被 选择且被致使按对应于视频信号的亮度而发光。当如此完成第一场和第二场 时,在显示阵列部分上显示一帧的图像。
根据本发明的实施例的显示设备具有如图8所示的薄膜设备结构。该图 示意地示出在绝缘基底上形成的像素的剖面结构。如图8所示,该像素包括 晶体管部件,包括多个薄膜晶体管(该图示出一个TFT);电容部件,诸如存 储电容器等;以及发光部件,诸如有机EL元件等。由TFT处理在该基底上 形成晶体管部件和电容部件,且在晶体管部件和电容部件上层压(laminate) 诸如有机EL元件等的发光部件。经由粘合剂在发光部件上层压透明相对基 底(counter substrate ) k乂形成平板。
根据本发明的实施例的显示设备包括如图9所示的平模块形状的显示设 备。例如,在绝缘基底上安置其中集成和以矩阵形式形成的包括有机EL元 件、薄膜晶体管、薄膜电容等的像素的像素阵列部分。以围绕像素阵列部分 (像素矩阵部件)的方式来安置粘合剂,且层压诸如玻璃等的相对基底来形 成显示模块。透明相对基底可以被提供有所需的颜色滤波器、保护膜、遮光膜等。显示模块可以被提供有例如FRP (灵活印刷电路)、作为用于向像素阵
列部分外部输入或输出信号等的连接器。
根据本发明的上述实施例的显示设备具有平板形状,且可用于显示被输 入到电子设备或在电子设备内生成的诸如图像或视频的视频信号的、在任何 领域中的各种电子设备的显示器,该电子设备包括例如数字摄像机、笔记本 个人计算机、便携式电话、和视频摄像机。以下将图示应用了这种显示设备 的电子设备的例子。
图10示出应用了本发明的电视机。该电视机包括由前面板12、滤光器 玻璃13等构成的视频显示屏幕11。使用根据本发明的实施例的显示设备作 为视频显示屏幕11来构造该电视机。
图11示出应用了本发明的数字摄像机,图11的上部是前视图,且图11 的下部是后视图。数字摄像机包括图像拾取镜头、用于闪光的发光部分15、 显示部分16、控制开关、菜单开关、快门19等。使用根据本发明的实施例 的显示设备作为显示部分16来构造该数字摄像机。
图12示出应用了本发明的笔记本个人计算机。笔记本个人计算机的主要 单元20包括被操作以输入字符等的键盘,且笔记本个人计算机的主要单元封 面(cover)包括用于显示图像的显示部分22。使用根据本发明的实施例的显 示设备作为显示部分22来构造该笔记本个人计算机。
图13示出应用了本发明的便携式终端设备,图13的左部示出了便携式 终端设备的打开状态,且图13的右部示出了便携式终端设备的闭合状态。该 便携式终端设备包括上侧外壳23、下侧外壳24、耦合部件(此例中的铰接部 件(hinge part)) 25、显示器26、子显示器27、画面灯28、摄像机29等。 使用根据本发明的实施例的显示设备作为显示器26和子显示器27来构造该 便携式终端设备。
图14示出应用了本实施例的视频摄像机。该视频摄像机包括主要单元 30、用于拍摄物体的画面的镜头34(该镜头位于正面)、在画面拍摄时的开 始/停止开关35、监视器36等。使用根据本发明的实施例的显示设备作为监 视器36来构造该视频摄像机。
本领域技术人员应该理解,在所附权利要求或其等同物的范围内,可以 基于设计需要和其他因素进行各种修改、组合、子组合和变更。
25相关申请的交叉引用
本发明包含与2007年12月27日在日本专利局提交的日本专利申请 JP2007-336792相关的主题,其全部内容被引用附于此。
权利要求
1. 一种显示设备,包括像素阵列部分,包括以矩阵形式排列的一组像素;以及驱动部分,用于驱动所述像素阵列部分;其中,所述像素阵列部分具有按一条信号线对两个像素列的比例排列的以列形式的信号线、按一条第一驱动线对一个像素行的比例排列的以行形式的第一驱动线、和按一条第二驱动线对一个像素行的比例类似地排列的以行形式的第二驱动线,所述信号线被共同地连接到对应的一对左列和右列的像素,所述第一驱动线被连接到对应行的像素,所述第二驱动线交替地连接到在上一行中的像素和在下一行中的像素,同时该第二驱动线位于上一行和下一行之间,所述驱动部分包括水平驱动电路,用于向以列形式的信号线供应视频信号;第一垂直驱动电路,用于向以行形式的第一驱动线顺序地供应第一驱动信号;以及第二垂直驱动电路,用于向以行形式的第二驱动线顺序地供应第二驱动信号,以及每个像素被所述第一驱动信号和所述第二驱动信号操作以按对应于所述视频信号的亮度来发光,从而在所述像素阵列部分上显示图像。
2. 根据权利要求1的显示设备,在第一场周期中扫描每个像素行一次,且在第二场周期中再一次扫描每 个像素行,从而在所述像素阵列部分上显示一帧的图像,在第一场周期中,所述第 一垂直驱动电路一行一行顺序地扫描所述第一 驱动线且向所述第一驱动线顺序地供应第一驱动信号,而所述第二垂直驱动 电路选择性地扫描一组奇数第二驱动线和一组偶数第二驱动线中的一个,并 向这些组中的该一个供应第二驱动信号,从而在被共同连接到每条信号线的 一对左列和右列中所包括的一半像素被操作以发光,且在第二场周期中,所述第一垂直驱动电路一行一行顺序地扫描所述第一 驱动线且向所述第一驱动线顺序地供应第一驱动信号,而所述第二垂直驱动 电路选择性地扫描该组奇数第二驱动线和该组偶数第二驱动线中的另 一个, 并向这些组中的该另一个供应第二驱动信号,从而在被共同连接到每条信号线的该对左列和右列中所包括的另 一半像素被操作以发光。
3. 根据权利要求1的显示设备,其中这些像素的每个包括采样晶体管、驱动晶体管、存储电容器和发光 元件,所述采样晶体管的控制端被连接到由所述第一驱动线和第二驱动线中的 一个形成的扫描线,所述采样晶体管的一对电流端被连接到所述信号线和所 述驱动晶体管的控制端,所述驱动晶体管的一对电流端中的一个被连接到所述发光元件,以及所述驱动晶体管的该对电流端中的另 一个被连接到由所述 第一驱动线和所述第二驱动线中的另一个形成的供给线,以及所述存储电容 器被连接在所述驱动晶体管的所述控制端和所述电流端之间,以及在所述像素中,响应于从所述扫描线供应的驱动信号来导通所述采样晶 体管,以采样来自所述信号线的视频信号并向所述存储电容器写入所述视频 信号,以及所述驱动晶体管响应于从所述供给线供应的驱动信号来操作,以
4. 根据权利要求3的显示设备,其中所述像素在将所述视频信号写入所述存储电容器之前根据从所述扫 描线和所述供给线供应的驱动信号来进行校正操作,从而所述像素向所述存 储电容器加上用于消除所述驱动晶体管的阈值电压的变化的校正量。
5,根据权利要求4的显示设备,其中,所述像素基于时分多次重复所述校正操作。
6. 根据权利要求3的显示设备,其中,所述像素当将所述视频信号写入所述存储电容器时从所述存储电 容器减去用于消除所述驱动晶体管的迁移率的变化的校正量。
7. —种电子设备,包括 显示设备,包括像素阵列部分,所述像素阵列部分包括以矩阵形式排列的一组像素;以及驱动部分,用于驱动所述像素阵列部分;其中所述像素阵列部分具有按一条信号线对两个像素列的比例排列 的以列形式的信号线、按一条第 一驱动线对一个像素行的比例排列的以 行形式的第一驱动线、和按一条第二驱动线对一个像素行的比例类似地排列的以行形式的第二驱动线,所述信号线被共同地连接到对应的一对左列和右列的像素, 所述第一驱动线被连接到对应行的像素。所述第二驱动线交替地被连接到在上一行中的像素和在下一行中的 像素,同时该第二驱动线位于上一行和下一行之间,所述驱动部分包括水平驱动电路,用于向以列形式的信号线供应 视频信号;第一垂直驱动电路,用于向以行形式的第一驱动线顺序地供 应第一驱动信号;以及第二垂直驱动电路,用于向以行形式的第二驱动 线顺序地供应第二驱动信号,以及每个像素被所述第一驱动信号和所述第二驱动信号操作以按对应于 所述视频信号的亮度来发光,从而在所述像素阵列部分上显示图像。
全文摘要
本发明提供一种显示设备,包括像素阵列部分,包括以矩阵形式排列的一组像素;以及驱动部分,用于驱动所述像素阵列部分。
文档编号G09G3/30GK101471028SQ20081018909
公开日2009年7月1日 申请日期2008年12月29日 优先权日2007年12月27日
发明者谷龟贵央 申请人:索尼株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1