发光二极管驱动控制装置及其驱动芯片与运作方法

文档序号:2568284阅读:107来源:国知局
专利名称:发光二极管驱动控制装置及其驱动芯片与运作方法
技术领域
本发明涉及一种发光二极管驱动控制装置及其驱动芯片与运作方法,特别指一种 可进行非显示模式的控制的发光二极管驱动控制装置及其驱动芯片与运作方法。
背景技术
近几年来,发光二极管的研究发展快速地成长,由于发光二极管具备了省电、使用 寿命长、耐久性高及反应速度快等优点,使发光二极管在市场上越来越受到重视及利用。并 且基于上述发光二极管的特点,使得发光二极管在应用上也就愈来愈广泛,如家用照明、 显示面板、公共建设,甚至是汽车电子等。我们都知道发光二极管是必须借助驱动元件的驱动来进行点亮。而在显示面板方 面,其发光二极管驱动控制装置通常是将发光二极管以串行方式连接并排列成一矩阵态样 而再受控于控制器,于是当控制器接收到影像数据之后,便会产生相关指令给各个驱动元 件以个别驱动每个发光二极管,借此以达到显示整个影像数据的作用。而现有在驱动元件的设计上,仅是设计有一频率信号脚位(CLK)、一序列数据输入 脚位(SDI)、一序列数据输出脚位(SDO)、一闩锁致能脚位(LE)、一输出致能脚位(OE)及复 数个驱动电压脚位。于是,串接之后的驱动元件,借助序列数据输入脚位及序列数据输出脚 位来接收及传递控制器所输出的具影像数据的显示指令,进而分别依据影像数据来驱动各 自所连接的发光二极管。而这即是一般所谓的显示面板的显示模式。除此之外,若为了能增加驱动元件的功能(非显示模式下的功能),如亮度调整或 取得各驱动元件的状态信息(错误状态)等,驱动元件往往要设计更多的相关电路才能具 有前述的附加功能,而这也就会增加驱动元件设计的复杂度,并且成本也会提高。于是,为了解决此一问题,目前便有如美国专利第US 6,930,679号的设计,借以 在不增加原本驱动元件的脚位下,能够达到具有非显示模式的功能。然而,该件专利在整个 架构上,所有驱动元件之间除了是借助序列数据输入脚位及序列数据输出脚位来进行串接 以进行传递指令及数据之外,其中串接的最后一个驱动元件的序列数据输出脚位更是会再 连接回控制器本身,以形成类似反馈电路的架构。如此一来,在运作非显示模式时,其控制 指令的传输及状态信息的取得也就是属于序列输入且序列输出的态样。对此,该件专利所提供的发光二极管驱动控制装置的架构,其在硬件线路的设计 上,由于必须考虑到串接的最后一个驱动元件必须再接回控制器,因此在驱动元件的使用 灵活度上就会受到限制。相对的,在控制器的设计方面也就必须增加一输入脚位来连接该 串接的最后一个驱动元件。此外,对于整个电路板的设计来讲,由于必须要增加该反馈电路 的空间,于是会增加线路布线设计上的困扰,并且导致整体面积较大。

发明内容
有鉴于此,本发明所要解决的技术问题在于,在发光二极管驱动控制装置及其驱 动元件的架构上进行改良,并且借助整个发光二极管驱动控制装置的运作及控制,以达到不须增加各驱动元件及控制器的脚位,也不需预留或增加反馈电路的架构设计,即可让发 光二极管驱动控制装置达到进行显示模式及非显示模式的控制的目的。为了解决上述问题,根据本发明所提出的一方案,提供一种发光二极管驱动控制装置,用以进行一显示模式及一非显示模式的控制,发光二极管驱动控制装置包括一微处 理单元及复数个驱动芯片。其中,微处理单元是用以产生一具一影像数据的显示指令,或是 用以产生一模式控制指令与一确认识别信号。该些驱动芯片是分别连接至少一发光二极 管,并且形成一串行排列来连接微处理单元。其中,该些驱动芯片是分别接收显示指令来 进入显示模式,并依据该显示指令来驱动该发光二极管显示该影像数据;而该些驱动芯片 是分别接收模式控制指令来进入非显示模式,并且借助确认识别信号的指示来确认启动运 作,以接收一驱动特性控制指令来调整一驱动特性或依据发光二极管错误侦测来输出一状 态信息。再者,该些驱动芯片是以序列方式来接收及传输显示指令与确认识别信号,而且是 以并列方式来接收驱动特性控制指令及输出状态信息。为了解决上述问题,根据本发明所提出的另一方案,提供一种发光二极管驱动控 制装置的驱动芯片,运作一显示模式及一非显示模式,其包括一位移缓冲器、一影像数据 缓存器、一驱动电流输出端口、一核心控制单元、一多任务器及一模式侦测单元。其中,位移 缓冲器串接于一序列数据输入脚位及一序列数据输出脚位之间,并且以序列方式来传输数 据,其中在显示模式下,位移缓冲器接收及传输一具一影像数据的显示指令,并储存该影像 数据,而在非显示模式下,位移缓冲器接收及传输一确认识别信号。影像数据缓存器是连接 位移缓冲器,用以在显示模式下依据一闩锁同步信号来同步地接收该影像数据。驱动电流 输出端口在显示模式下,用以接收影像数据缓存器中经同步后的影像数据,并接收一显示 模式的输出致能信号的触发以驱动发光二极管。核心控制单元在非显示模式下,依据一驱 动特性控制指令来调整驱动电流输出端口的驱动特性,或回传发光二极管错误侦测的一状 态信息。多任务器是连接一闩锁致能脚位、一输出致能脚位、影像数据缓存器、驱动电流输 出端口及核心控制单元。模式侦测单元在未接收到一微处理单元所产生的一模式控制指令 时,会控制多任务器将闩锁致能脚位连接于影像数据缓存器,并将输出致能脚位连接于驱 动电流输出端口 ;反之,模式侦测单元在接收到微处理单元所产生的模式控制指令时,则会 控制多任务器将闩锁致能脚位连接于核心控制单元,并且依据一非显示模式的输出致能信 号来确认多任务器系提供闩锁致能脚位为输入作用或输出作用。为了解决上述问题,根据本发明所提出的再一方案,提供一种发光二极管驱动控 制装置的运作方法,该驱动控制装置包含一微处理单元及复数个驱动芯片,该运作方法的 步骤包括首先,判断该些驱动芯片是否接收该微处理单元所产生的一模式控制指令。若该 判断步骤的结果为否,则持续进行一显示模式,以驱动至少一发光二极管;若该判断步骤的 结果为是,则控制进入一非显示模式。而在非显示模式下,进一步依据微处理单元所提供的 一确认识别信号的指示来确认该些驱动芯片是否进行启动运作,以使该些驱动芯片在启动 运作后,分别接收该驱动特性控制指令来调整一驱动特性或依据发光二极管错误侦测来输 出一状态信息。其中,该些驱动芯片以序列方式来接收及传输该确认识别信号,而且以并列 方式来接收该驱动特性控制指令及输出该状态信息。于是,本发明除了可在不需大幅度更改发光二极管驱动控制装置的硬件线路的状 况下,控制进行显示模式及非显示模式的运作。除此之外,更具有可有效减少线路所占用的面积的优点。以上的概述与接下来的详细说明及附图,皆是为了能进一步说明本发明为达成预定目的所采取的方式、手段及功效。而有关本发明的其它目的及优点,将在后续的说明及附 图中加以阐述。


图1为本发明发光二极管驱动控制装置的实施例方块图;图2为本发明发光二极管驱动控制装置的驱动芯片的实施例方块图;图3为本发明发光二极管驱动控制装置的运作方法的实施例流程图;图4为本发明运作于亮度增益控制模式的实施例时序波形图;及图5为本发明运作于错误侦测模式的实施例时序波形图。附图标记说明微处理单元10位移缓冲器21影像数据缓存器22驱动电流输出端口 23核心控制单元24延伸缓存器241多任务器25模式侦测单元26频率信号脚位CLK,CLK_1, CLK_2, CLK_N驱动脚位Drive闩锁致能脚位LE,LE_1,LE_2, LE_N
输出致能脚位 OE,0E_1,0Ε_2, 0Ε_Ν序列数据输入脚位SDI,SDI_1, SDI_2, SDI_N序列数据输出脚位SDO,SD0_1, SD0_2, SD0_N驱动芯片U,Ul,U2,UN
具体实施例方式本发明是将发光二极管驱动控制装置及其驱动芯片的架构进行改良,并且再透过 对应的运作方法来进行显示模式及非显示模式的控制及运作。请参考图1,为本发明发光二极管驱动控制装置的实施例方块图。如图所示,本实 施例提供一种发光二极管驱动控制装置,用以进行一显示模式及一非显示模式的控制,其
包括一微处理单元10及复数个驱动芯片(Ul、U2.....UN)。而本实施例的发光二极管
驱动控制装置可应用于一显示系统(图未示),用以在显示模式下驱动该些驱动芯片(U1、
U2.....UN)所连接使用的至少一发光二极管(图未示),而在非显示模式下进行调整驱动
芯片(U1、U2.....UN)的驱动特性或进行取得各个驱动芯片(U1、U2.....UN)的状态信息。其中,微处理单元10用来产生一具一影像数据的显示指令,或者产生一模式控制 指令与一确认识别信号。并且,微处理单元10伴随该显示指令会进一步产生一显示模式的输出致能信号,而伴随该模式控制指令进一步产生一非显示模式的输出致能信号。驱动芯片(U1、U2.....UN)形成一串行排列并且连接于微处理单元10。并且驱动
芯片(U1、U2.....UN)分别具有一序列数据输入脚位(SDI_1、SDI_2.....SDI_N)、一序列
数据输出脚位(SD0_1、SD0_2、. . .、SD0_N)、一闩锁致能脚位(LE_1、LE_2、. . .、LE_N)、一输 出致能脚位(0Ε_1、0Ε_2、· · ·、0Ε_Ν)及一频率信号脚位(CLK_1、CLK_2、· · ·、CLK_N)。其中,在各个驱动芯片(Ul、U2.....UN)之间,驱动芯片Ul的序列数据输入脚位
SDI_1连接微处理单元10,而驱动芯片Ul的序列数据输出脚位SD0_1连接驱动芯片U2的
序列数据输入脚位SDI_2,以此类推,让各个驱动芯片(U1、U2.....UN)得以相互形成串行
连接,并且各个驱动芯片(U1、U2.....UN)中各自的序列数据输入脚位(SDI_1、SDI_2.....
SDI_N)亦串接各自的序列数据输出脚位(SD0_1、SD0_2.....SD0_N)以形成一序列数据传
输路径(图未示)。使得各个驱动芯片(U1、U2.....UN)的序列数据传输路径得以串联而
连接于微处理单元10。但值得注意的是,借助本发明的设计,不管在任何模式下,串行连接中的最后一个 驱动芯片,也就是驱动芯片UN的序列数据输出脚位SD0_N可视为无效(Null)脚位,不需再 连接回微处理单元10来形成反馈电路。而如此一来,微处理单元10就不需额外增加脚位 来连接反馈电路,并且可以减少线路所占用的面积,而在整体的扩充上也较为方便。而本实施例的特点之一也在于各个驱动芯片(Ul、U2.....UN)的闩锁致能脚位
(LE_1、LE_2.....LE_N)设计为双向传输脚位,并且可接受控制传输方向,而此一设计即是
让闩锁致能脚位(LE_1、LE_2.....LE_N)的功能如同一般的可程序输入/输出(General
PurposeI/0, GPI0)脚位的功能。而且驱动芯片(Ul、U2.....UN)各自的闩锁致能脚位
(LE_1、LE_2.....LE_N)并联连接于微处理单元10。如此一来,在显示模式中,本实施例的驱动芯片(Ul、U2.....UN)透过各自的序
列数据传输路径以序列方式来接收及传输显示指令,并透过各自的闩锁致能脚位(LE_1、
LE_2.....LE_N)以并列方式来接收微处理单元10所输出的一闩锁致能信号,以进行同
步影像数据的动作;于非显示模式中,本实施例的驱动芯片(U1、U2、…、UN)透过各自的序列数据传输路径以序列方式来传输确认识别信号,并透过各自的闩锁致能脚位(LE_1、 LE_2、-,LE_N)以并列方式来接收驱动特性控制指令及输出状态信息。此外,在架构设计上,驱动芯片(Ul、U2.....UN)各自的输出致能脚位(0E_1、
0E_2.....0Ε_Ν)及频率信号脚位(CLK_1、CLK_2.....CLK_N)为输入作用脚位,并且以并
联方式来连接于微处理单元10。其中,输出致能脚位(0Ε_1、0Ε_2.....0Ε_Ν)用以接收微
处理单元10所输出的显示模式的输出致能信号或非显示模式的输出致能信号。而频率信
号脚位(CLK_1、CLK_2.....CLK_N)接收微处理单元10所提供的一频率信号,以作为各个
驱动芯片(U1、U2.....UN)的运作频率。而本领域技术人员应可了解频率信号的作用及原
理,以下就不再加以赘述。因此,基于前面所述的发光二极管驱动控制装置的架构下,当驱动芯片(U1、
U2.....UN)在未接收到模式控制指令时是进入预设的显示模式,并依据显示指令来驱动各
自所连接的发光二极管,以显示出该影像数据。其中在显示模式下,其运作流程及各脚位功能如下所述首先,驱动芯片(U1、 U2.....UN)各自的序列数据传输路径以序列方式来接收及传输显示指令;当显示指令已从驱动芯片Ul传输至驱动芯片UN之后,各自的闩锁致能脚位(LE_1、LE_2.....LE_N)会
并列接收微处理单元10所输出的一闩锁致能信号,以进行同步影像数据的动作;再者,各
自的输出致能脚位(ΟΕ_1、ΟΕ_2.....OE_N)以并列方式接收该显示模式的输出致能信号的
触发,以驱动发光二极管来显示该同步后的影像数据。而这即是一般所谓的显示模式的运 作流程。另一方面,当驱动芯片(Ul、U2.....UN)接收到模式控制指令时是进入非显示模
式,并且借助确认识别信号的指示来确认启动运作,以接收驱动特性控制指令来各自调整 一驱动特性或依据发光二极管错误侦测来各自输出一状态信息。其中在非显示模式下,其运作流程及各脚位功能如下所述首先,驱动芯片(U1、
U2.....UN)各自的输出致能脚位(0E_1、0E_2、…、0Ε_Ν)是以并列方式接收该非显示模式
的输出致能信号,以用来确认闩锁致能脚位(LE_1、LE_2、…、LE_N)为输入作用脚位或者输 出作用脚位;再者,驱动芯片(U1、U2、…、UN)再依序透过各自的序列数据传输路径来接收 及传输确认识别信号,并且各驱动芯片(U1、U2、…、UN)会依据确认识别信号的指示来确 认目前是否要启动运作,当驱动芯片(U1、U2、…、UN)运作时,各自的闩锁致能脚位(LE_1、 LE_2.....LE_N)以并列方式来接收驱动特性控制指令及输出状态信息。此外,前述驱动芯片(U1、U2.....UN)是依据该非显示模式的输出致能信号
(0E_1、0E_2、…、0Ε_Ν)来确认闩锁致能脚位(LE_1、LE_2.....LE_N)为输入作用脚位或
者输出作用脚位,其也用以判断目前的非显示模式是一亮度增益控制模式或一错误侦测模
式。而当判断目前是亮度增益控制模式时,则闩锁致能脚位(LE_1、LE_2.....LE_N)即为
输入作用脚位;而当判断目前是错误侦测模式时,则闩锁致能脚位(LE_1、LE_2.....LE_N)
即为输出作用脚位。最后,若目前的非显示模式为亮度增益控制模式时,则各个驱动芯片(U1、U2.....
UN)会透过闩锁致能脚位(LE_1、LE_2.....LE_N)来接收来自于微处理单元10的驱动特性
控制指令;若目前的非显示模式为错误侦测模式时,则各个驱动芯片(U1、U2、…、UN)会透 过闩锁致能脚位(LE_1、LE_2、-,LE_N)来回传状态信息给微处理单元10。并且此处所指
的状态信息可例如是指各驱动芯片(U1、U2.....UN)所侦测到的发光二极管错误状态的信
肩、ο而由本实施例可以明显得知,本发明在非显示模式下,其主要是透过闩锁致能脚
位(LE_1、LE_2.....LE_N)来接收驱动特性控制指令及输出状态信息,其是属于并列输入
且并列输出的态样。为了进一步说明本发明所使用的驱动芯片的架构,请再参考图2,为本发明发光二极管驱动控制装置的驱动芯片的实施例方块图。如图所示,本实施例以一个驱动芯片U的 架构来做说明。本实施例的驱动芯片U包括一位移缓冲器21、一影像数据缓存器22、一驱 动电流输出端口 23、一核心控制单元24、一多任务器25及一模式侦测单元26。其中,位移 缓冲器21串接于一序列数据输入脚位SDI及一序列数据输出脚位SDO之间,并且以序列方 式来传输数据。影像数据缓存器22连接位移缓冲器21。多任务器25连接一円锁致能脚位 LE、一输出致能脚位0E、序列数据输入脚位SDI、影像数据缓存器22、驱动电流输出端口 23、 核心控制单元24及模式侦测单元26。而模式侦测单元26则连接R锁致能脚位LE、输出致 能脚位0E、序列数据输入脚位SDI。此外,位移缓冲器21及模式侦测单元26会再连接一频率信号脚位CLK,用来接收微处理单元10所提供的一频率信号以作为运作频率。而当发光二极管驱动控制装置的微处理单元10产生一具一影像数据的显示指令 给序列数据输入脚位SDI时,模式侦测单元26接收显示指令,以进行控制多任务器25将闩 锁致能脚位LE连接于影像数据缓存器22,且将输出致能脚位OE连接于驱动电流输出端口 23。而在此一切换状态下即是属于显示模式。进而在显示模式下,位移缓冲器21是透过序列资料输入脚位SDI来接收显示指 令,并透过序列资料输出脚位SDO来输出显示指令给下一个驱动芯片,而位移缓冲器21在 传输具影像数据的显示指令的同时也会进行储存影像数据。接着,由于影像数据缓存器22 已透过多任务器25的切换而连接于闩锁致能脚位LE,因此当影像数据缓存器22接收到微 处理单元10所输出的一闩锁致能信号时,便会依据闩锁致能信号来同步接收位移缓冲器 21中的影像数据。驱动电流输出端口 23连接影像数据缓存器22,用以接收该经同步后的影像数据, 并且由于驱动电流输出端口 23已透过多任务器25的切换而连接于输出致能脚位0E,因此 当驱动电流输出端口 23接收到微处理单元10伴随该显示指令所输出的一显示模式的输出 致能信号时,则是借助该显示模式的输出致能信号的触发来驱动发光二极管。借以完成显 示模式的运作。其中,驱动电流输出端口 23用以连接至少一驱动脚位Drive,而每一驱动脚 位Drive则是用来连接一个发光二极管。而本实施例的驱动芯片U若是例如用来驱动16 颗发光二极管的话,则驱动电流输出端口 23会连接16支驱动脚位Drive。另一种情况下,当发光二极管驱动控制装置的微处理单元10产生一模式控制指 令给闩锁致能脚位LE以及输出致能脚位0E,并且产生一非显示模式的输出致能信号给输 出致能脚位OE时,模式侦测单元26会接收到闩锁致能脚位LE以及输出致能脚位OE所传 输的模式控制指令,于是便控制多任务器25将闩锁致能脚位LE连接于核心控制单元24,并 且模式侦测单元26再依据非显示模式的输出致能信号来确认多任务器25提供R锁致能脚 位LE为输入作用或者输出作用。而在此一切换状态下即是属于非显示模式。而关于上述模式侦测单元26依据非显示模式的输出致能信号来确认多任务器25 提供闩锁致能脚位LE为输入作用或者输出作用的描述,其同时也就是可以判断出目前的 非显示模式为一亮度增益控制模式或一错误侦测模式。当判断目前是亮度增益控制模式 时,则多任务器25提供闩锁致能脚位为输入作用;而当判断目前是错误侦测模式时,则多 任务器25提供闩锁致能脚位为输出作用。其中,本领域技术人员应可了解,关于实现模式 侦测单元26依据非显示模式的输出致能信号来侦测非显示模式的模式的技术手段,其可 例如是微处理单元10在输出该非显示模式的输出致能信号时即附加一标记信号,以当模 式侦测单元26判断非显示模式的输出致能信号包含有该标记信号时,则是例如以输出致 能脚位OE为数字1信号(二进制1信号)来表示为错误侦测模式;反之,则以输出致能脚 位OE为数字0信号(二进制0信号)来表示为亮度增益控制模式。而当然这仅为其中的 一种设计态样,并非实际用来限制本发明。进而在非显示模式下,位移缓冲器21会透过序列数据输入脚位SDI来接收微处理 单元10所产生的一确认识别信号,并且再透过序列数据输出脚位SDO来传输确认识别信号 给下一个驱动芯片。而值得一提的是,本实施例的驱动芯片U是透过闩锁致能脚位LE来接 收驱动特性控制指令及输出状态信息,而在不同驱动芯片之间,由于各个驱动芯片的闩锁致能脚位LE是并联连接,于是为了能区别目前的驱动特性控制指令及输出状态信息控制 权实际是隶属于哪一个驱动芯片使用,因而会再搭配确认识别信号的指示,来确认目前确 认识别信号所传输到的驱动芯片,进而决定其多任务器25是否要启动运作,以进行传输。而关于上述搭配确认识别信号的设计,可如以下所述的态样。其中,假设发光二极管驱动控制装置设计有16个驱动芯片,于是在每个驱动芯片中,针对序列数据输入脚位 的传输路径而设计有16个缓存器(图未示)。另外,由微处理单元10所产生的确认识别 信号则是例如设计为16个数字1信号,并以序列方式依序传输给各个串接的驱动芯片。因 此,当第一个驱动芯片判断其中16个缓存器的第一个缓存器是由数字0信号转变为数字1 信号时,即表示目前的驱动特性控制指令及输出状态信息控制权是隶属于该第一个驱动芯 片,并且会持续再进行15个数字1信号的时间(若一个运作频率是触发一个数字1信号, 则共会进行16个运作频率)。等到确认识别信号的第一个数字1信号已传输到第二个驱动 芯片中的第一个缓存器时,原本的驱动芯片中的第一个缓存器即是由数字1信号转变为数 字0信号,于是此时的驱动特性控制指令及输出状态信息控制权即隶属于该第二个驱动芯 片。依此类推,以完成本发明驱动特性控制指令及输出状态信息搭配确认识别信号的设计。 而此一设计即是类似将确认识别信号视为一旗标,并以序列方式来依序传递于每一个驱动 芯片,而等到受旗标指示的驱动芯片才能执行相关的运作,并据此来接收驱动特性控制指 令及输出状态信息。接着,由于在非显示模式下,核心控制单元24已透过多任务器25的切换而连接于 闩锁致能脚位LE,因此核心控制单元24便可以接收R锁致能脚位LE所传输的驱动特性控 制指令来调整驱动电流输出端口 23的驱动特性,或者透过闩锁致能脚位LE来回传发光二 极管错误侦测的状态信息给微处理单元10。其中,核心控制单元24进一步包含一延伸缓存 器241,其是用来暂存核心控制单元24用以调整驱动电流输出端口 23的驱动特性的一增益 值,以及暂存该用来回传给微处理单元10的发光二极管错误侦测的状态信息。为了进一步说明本发明实际运作时的运作流程及在非显示模式下的详细运作步 骤,请再参考图3,为本发明发光二极管驱动控制装置的运作方法的实施例流程图。如图所 示,本实施例提供一种发光二极管驱动控制装置的运作方法,其是以发光二极管驱动控制 装置中所搭配的每一个驱动芯片来做描述,该运作方法的步骤包括首先,在实际设计上是 将发光二极管驱动控制装置预设进入显示模式(S301),也就是会由微处理单元产生一具一 影像数据的显示指令来给各个驱动芯片。而在此同时,驱动芯片会持续判断是否接收到微 处理单元所产生的一模式控制指令(S303)。若步骤(S303)的判断结果为否,则表示目前 的运作正常,而继续运作于显示模式下,并由驱动芯片来驱动发光二极管以显示影像数据 (S305)。而若步骤(S303)判断结果为是,则表示由于发光二极管发生了异常状况,于是, 便会进入所谓的非显示模式(S307)。在进入非显示模式之后,驱动芯片即会依据微处理单 元所产生的一非显示模式的输出致能信号来判断非显示模式的模式(S309)。本实施例是以 亮度增益控制模式及错误侦测模式来举例说明。当判断目前所进入的非显示模式是属于亮度增益控制模式时,则驱动芯片中会进 行相对应的切换运作(如图2的实施例中所述),并且进行判断是否接收确认识别信号的指 示(S311)。若步骤(S311)的判断结果为是,则表示目前的驱动芯片已接收到确认识别信号的指示而可启动运作。于是,驱动芯片便可接收驱动特性控制指令来调整驱动特性(S313), 以增减发光二极管的亮度。反之,若步骤(S311)的判断结果为否,则表示目前尚未接收到 确认识别信号的指示而不需接收驱动特性控制指令来执行运作,直到接收到确认识别信号 的指示之后,驱动芯片才行运作。另外,当步骤(S309)的判断结果是判断目前所进入的非显示模式是属于错误侦 测模式时,则驱动芯片中同样会进行相对应的切换运作(如图2的实施例中所述)。并且同 样的也会进行判断是否接收确认识别信号的指示(S315)。若步骤(S315)的判断结果为是, 则表示目前的驱动芯片已接收到确认识别信号的指示而可启动运作。于是,驱动芯片便可 依据发光二极管错误侦测来回传错误状态信息给微处理单元(S317)。反之,若步骤(S315) 的判断结果为否,则表示目前尚未接收到确认识别信号的指示而不需输出所侦测到的发光 二极管的错误状态信息,直到接收到确认识别信号的指示之后,驱动芯片才行运作。最后,在步骤(S313)或步骤(S317)的执行之后,则会进行判断是否再接收到微处 理单元所产生的一跳出的模式控制指令(S319)。其中,该跳出的模式控制指令仅是在程序 设计上用来对应原本用以指示进入非显示模式的模式控制指令的设计。若步骤(S319)的 判断结果为否,则表示仍有驱动芯片尚未执行非显示模式的相关运作,也就是确认识别信 号尚未传递至最后一个驱动芯片,于是便继续执行步骤(S319),以继续等待接收跳出的模 式控制指令。而若步骤(S319)的判断结果为是,则表示所有的驱动芯片皆已执行完非显示模 式的相关运作,于是便会借助跳出的模式控制指令来切换回显示模式,并且再继续执行步 骤(S303)及其尔后的步骤。借此,以完成本实施例所提供的发光二极管驱动控制装置的运 作方法。请再参考图4,为本发明分别运作于亮度增益控制模式的实施例时序波形图。如 图所示,其时序波形是以驱动芯片中的脚位的状态来做说明,并且在运作上大致可分为三 个区间,分别为区间(1)、区间(2)及区间(3)。其中,在区间(1)的这段期间是属于模式侦 测期间,用来依据微处理单元所产生的模式控制指令(闩锁致能脚位LE以及输出致能脚位 OE所传递)及非显示模式的输出致能信号(输出致能脚位OE所传递)来决定目前的非显 示模式的模式态样。其中,本实施例是设计当输出致能脚位OE为数字0信号时,则为亮度 增益控制模式,于是可以发现时序波形图上的输出致能脚位OE在进入区间(2)时即是位于 数字0信号的状态。接着,序列信息输入脚位SDI_1、SDI_2.....SDI_N则分别是指不同驱动芯片(N
个)的脚位,而由于不同驱动芯片之间的序列信息输入脚位形成串行连接,并且是序列传 输确认识别信号,因此在区间(2)的时序波形上可发现不同驱动芯片的序列信息输入脚位
SDI_1、SDI_2.....SDI_N是依序转变为数字1信号的状态,并且分别会持续有N CLKs的时
间。而当序列信息输入脚位为数字1信号的状态时,则表示目前是由哪一个驱动芯片来接 收到确认识别信号的指示,于是便可由相对应的该驱动芯片接收到用来调整发光二极管的 增益值。其中,由于各个驱动芯片的闩锁致能脚位LE是属于并列连接于微处理单元,因此 在区间(2)中闩锁致能脚位LE依序用来接收各个驱动芯片的增益值。最后,在区间(3)的部分,则是因为确认识别信号已由第一个驱动芯片传递至最 后一个驱动芯片,并且所有的驱动芯片已执行完亮度增益控制模式的相关运作,于是会接收到所谓的跳出的模式控制指令,以跳出亮度增益控制模式的运作。请再参考图5,为本发明运作于错误侦测模式的实施例时序波形图。如图所示,本实施例的时序波形图是用来说明驱动芯片运作于错误侦测模式的状态。而大致上与图4运 作于亮度增益控制模式的状态相同,并且运作原理也相同。其中的不同点仅在于,输出致能 脚位OE在设计上是以数字1信号来代表进入错误侦测模式,于是可以发现时序波形图上的 输出致能脚位OE在进入区间(2)时即是位于数字1信号的状态。其次,由于本实施例说明 运作于错误侦测模式,因此闩锁致能脚位LE在区间(2)时所传递的数据,是依序用来输出 各个驱动芯片的错误状态信息。综上所述,本发明在发光二极管驱动控制装置及其驱动元件的架构上进行改良, 并且借助整个发光二极管驱动控制装置的运作及控制,以达到不须增加各驱动元件及控制 器的脚位,也不需预留或增加反馈电路的架构设计,即可让发光二极管驱动控制装置达到 进行显示模式及非显示模式的控制的目的。如此一来,借助本发明的设计,让整个发光二极 管驱动控制装置所使用的线路就能较为精简,并且在应用上也能较为灵活。但,以上所述,仅为本发明的具体实施例的详细说明及附图而已,并非用以限制本 发明,本发明的保护范围应以权利要求书的范围为准,任何本领域技术人员在本发明的领 域内,可轻易思及的变化或修饰皆可涵盖在本案的保护范围之内。
权利要求
一种发光二极管驱动控制装置,其特征在于,进行一显示模式及一非显示模式的控制,该发光二极管驱动控制装置包括一微处理单元,产生一具一影像数据的显示指令,或一模式控制指令与一确认识别信号;及复数个驱动芯片,分别连接至少一发光二极管,并且形成一串行排列来连接该微处理单元;其中,该些驱动芯片分别接收该显示指令来进入该显示模式,并依据该显示指令来驱动该发光二极管显示该影像数据;该些驱动芯片分别接收该模式控制指令来进入该非显示模式,并且借助该确认识别信号的指示来确认启动运作,以接收该微处理单元所产生的一驱动特性控制指令来调整一驱动特性或依据该发光二极管错误侦测来输出一状态信息;其中,该些驱动芯片以序列方式来接收及传输该显示指令与该确认识别信号,而且以并列方式来接收该驱动特性控制指令及输出该状态信息。
2.如权利要求1所述的发光二极管驱动控制装置,其特征在于,所述的微处理单元伴 随该显示指令进一步产生一显示模式的输出致能信号,而伴随该模式控制指令进一步产生 一非显示模式的输出致能信号。
3.如权利要求2所述的发光二极管驱动控制装置,其特征在于,所述的驱动芯片分别 包含一序列数据输入脚位;一序列数据输出脚位,串接该序列数据输入脚位以形成一序列数据传输路径,并该些 驱动芯片的序列数据传输路径相互连接以串联连接于该微处理单元,其中该序列数据传输 路径在该显示模式下传输该显示指令,而在该非显示模式下则传输该确认识别信号;一闩锁致能脚位,为双向传输脚位,并且该些驱动芯片的闩锁致能脚位并联连接于该 微处理单元,其中该闩锁致能脚位在该显示模式下接收该微处理单元所输出的一闩锁同步 信号,以同步该影像数据,而在该非显示模式下接收该驱动特性控制指令或输出该状态信 息给该微处理单元;一输出致能脚位,在该显示模式下,接收该显示模式的输出致能信号的触发,以驱动该 发光二极管来显示该同步后的影像数据;该输出致能脚位在该非显示模式下接收该非显示 模式的输出致能信号,以用来确认该闩锁致能脚位为输入作用脚位或输出作用脚位;及一频率信号脚位,接收该微处理单元所提供的一频率信号,以作为该些驱动芯片的运 作频率。
4.如权利要求3所述的发光二极管驱动控制装置,其特征在于,所述的驱动芯片进一 步依据该非显示模式的输出致能信号来判断该非显示模式为一亮度增益控制模式或一错 误侦测模式;其中,当判断该非显示模式为亮度增益控制模式时,该闩锁致能脚位为输入作用脚位, 而当该非显示模式为错误侦测模式时,该闩锁致能脚位为输出作用脚位。
5.一种如权利要求1所述的发光二极管驱动控制装置的驱动芯片,其特征在于,运作 该显示模式及该非显示模式,该驱动芯片包括一位移缓冲器,串接于一序列数据输入脚位及一序列数据输出脚位之间,并且以序列 方式来传输数据,其中在该显示模式下,该位移缓冲器接收及传输该具影像数据的显示指令,并储存该影像数据,而在该非显示模式下,该位移缓冲器系接收及传输该确认识别信 号;一影像数据缓存器,连接该位移缓冲器,用以在该显示模式下依据一 R锁同步信号来 同步地接收该影像数据;一驱动电流输出端口,在该显示模式下,用以接收该影像数据缓存器中经同步后的该 影像数据,并依据一显示模式的输出致能信号的触发以驱动该发光二极管;一核心控制单元,在该非显示模式下,接收该驱动特性控制指令来调整该驱动电流输 出端口的驱动特性,或回传该发光二极管错误侦测的状态信息;一多任务器,连接一 R锁致能脚位、一输出致能脚位、该影像数据缓存器、该驱动电流 输出端口及该核心控制单元;及一模式侦测单元,在未接收到该微处理单元所产生的模式控制指令时,控制该多任务 器将该闩锁致能脚位连接于该影像数据缓存器,并将该输出致能脚位连接于该驱动电流输 出端口 ;而在接收到该微处理单元所产生的模式控制指令时,该模式侦测单元系控制该多 任务器将该闩锁致能脚位连接于该核心控制单元,并且依据一非显示模式的输出致能信号 来确认该多任务器系提供该闩锁致能脚位为输入作用或输出作用。
6.如权利要求5所述的驱动芯片,其特征在于,所述的多任务器在该非显示模式下进 一步经由该确认识别信号的指示来确认启动其运作。
7.如权利要求6所述的驱动芯片,其特征在于,所述的闩锁致能脚位在该显示模式下 接收该闩锁同步信号,而在该非显示模式下接收该驱动特性控制指令或输出该状态信息。
8.如权利要求7所述的驱动芯片,其特征在于,所述的侦测模式单元进一步依据该 非显示模式的输出致能信号来判断该非显示模式为一亮度增益控制模式或一错误侦测模 式;其中,当该非显示模式为亮度增益控制模式时,该侦测模式单元控制该多任务器提供 该闩锁致能脚位为输入作用,而当该非显示模式为错误侦测模式时,该侦测模式单元控制 该多任务器提供该闩锁致能脚位为输出作用。
9.一种发光二极管驱动控制装置的运作方法,其特征在于,所述的驱动控制装置包含 一微处理单元及复数个驱动芯片,该运作方法的步骤包括判断该些驱动芯片是否接收该微处理单元所产生的一模式控制指令;若该判断步骤的结果为否,则持续进行一显示模式,以驱动至少一发光二极管;若该判断步骤的结果为是,则控制进入一非显示模式;及在该非显示模式下,进一步依据该微处理单元所提供的一确认识别信号的指示来确认 该些驱动芯片是否进行启动运作,以使该些驱动芯片在启动运作后,分别接收该微处理单 元所产生的一驱动特性控制指令来调整一驱动特性或依据该发光二极管错误侦测来输出 一状态信息;其中,该些驱动芯片以序列方式来接收及传输该确认识别信号,而且是以并列方式来 接收该驱动特性控制指令及输出该状态信息。
10.如权利要求9所述的发光二极管驱动控制装置的运作方法,其特征在于,进一步包含在进入该非显示模式之后,依据该微处理单元所提供的一非显示模式的输出致能信号来判断该非显示模式为一亮度增益控制模式或为一错误侦测模式;及在调整驱动特性或输出状态信息之后,进行判断是否接收该微处理单元所产生的一跳出的模式控制指令,以确认是否跳出该非显示模式;其中,若判断该非显示模式为该亮度增益控制模式时,则该些驱动芯片在启动运作后分别接收该驱动特性控制指令来调整该驱动特性;其中,若判断该非显示模式为该错误侦测模式时,则该些驱动芯片在启动运作后分别依据该发光二极管错误侦测来输出该状态信息。
全文摘要
一种发光二极管驱动控制装置,包括用以产生一模式控制指令与一确认识别信号的一微处理单元;分别连接至少一发光二极管,并且形成一串行排列来连接微处理单元的复数个驱动芯片。其中,该些驱动芯片分别接收模式控制指令来进入一非显示模式,并且借助确认识别信号的指示来确认启动运作,以接收一驱动特性控制指令来调整一驱动特性或依据发光二极管错误侦测来输出一状态信息。再者,该些驱动芯片是以序列方式来接收及传输确认识别信号,而且是以并列方式来接收驱动特性控制指令及输出状态信息。借此,可在不需大幅更改硬件线路的状况下,控制非显示模式的运作。
文档编号G09G3/32GK101826297SQ20091011813
公开日2010年9月8日 申请日期2009年3月4日 优先权日2009年3月4日
发明者王柏跃, 黄启峰 申请人:迅杰科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1