一种led灯串显示屏的制作方法

文档序号:2577072阅读:130来源:国知局
专利名称:一种led灯串显示屏的制作方法
技术领域
一种LED灯串显示屏
技术领域
本实用新型涉及一种显示屏,特别是涉及一种LED灯串显示屏。背景技术
LED显示屏作为信息传播的一种重要手段,已经成为城市信息现代化建设的标志。 随着社会经济的不断进步,以及LED显示技术的不断完善,人们对LED显示屏的认识将会越 来越深入,LED显示屏广泛应用于广告、体育、金融、娱乐等行业。LED显示屏多由几十个甚 至数百个矩形PCB板单元拼接组成,每个PCB板上矩阵有数个像素点,每个像素点至少包括 一个LED灯泡,传统LED显示屏的每个像素点一般是采用RGB灯泡构成,每个像素点通过 控制模块进行控制,为了使LED显示屏点亮后呈现的图片或文字达到更好的同步性和完整 性,一般还会外加一个扫描模块,以上LED显示屏点亮后可以达到良好的图片或文字显示 效果。但上述结构也存在如下缺点,其一,LED显示屏的结构复杂、拆装繁琐,运输成本高; 其二,LED显示屏是由数个PCB板显示模块拼凑在一起的,其存在体积大、占用仓库空间的 缺陷;其三,线路连接复杂、维修难度大,需要专业的技术人员才能处理。上述这些技术问题 不加快解决,将会影响LED显示屏技术的进步及其应用。

实用新型内容本实用新型要解决的技术问题是提供一种结构简单、成本低、体积小及维修简易 的LED灯串显示屏。为了解决上述技术问题,本实用新型采用的技术方案是,一种LED灯串显示屏,包 括像素模块及与像素模块连接的控制模块,其特征在于所述控制模块包括一主控制模块 和与主控制器连接的多个分控制模块,所述每个分控制模块通过主控制模块进行控制,所 述像素模块包括多串LED灯串,每串LED灯串包括多组LED灯泡,每个分控制模块连接一串 LED灯串,每组LED灯泡通过分控制模块进行控制,所述每串LED灯串及每组LED灯泡整齐 排布。本实用新型的有益效果是由于本实用新型采用LED灯串作为传统的像素模块, 其中每串LED灯串有多组LED灯泡构成,每串LED灯串连接一分控制模块,分控制模块对连 接该串LED灯串的每组LED灯泡分别控制,每个分控制模块是通过主控制模块进行分别控 制,这样设计具有结构简单、便于包装和降低运输成本的特点;采用LED灯串作为显示模块 还具有体积小、线路简单以及维修简便等特点,同时也大大降低产品成本。优选地,所述主控制模块包括一时钟信号线、锁存信号线和一串行数据信号线;所 述分控制器包括一时钟信号线、锁存信号线和一串行数据信号线,所述分控制器的串行数 据信号线串联后与所述主控制模块的串行数据信号线连接,所述分控制器的时钟信号线并 联后与所述主控制模块的时钟信号线连接,所述分控制器的锁存信号线并联后与所述主控 制模块的锁存信号线连接。优选地,在所述每个分控制模块与主控制模块之间还分别设置有一总线信号锁存
3ο优选地,所述每组LED灯泡包括一个LED灯泡。优选地,所述LED灯泡为单一颜色LED灯泡。优选地,所述LED灯泡为三基色LED灯泡。
以下结合附图对本实用新型做进一步详细说明。


图1为本实用新型的电路方框图。图2为本实用新型LED灯串与分控制模块的电路原理图。图3为本实用新型主控制模块的电路原理图。图4为本实用新型LED灯串显示屏的结构示意图。图5为本实用新型LED灯串显示屏工作状态时的结构示意图。图6为图4所示B部分的放大结构示意图。
具体实施方式参照
图1-6所示,本实用新型包括像素模块及与像素模块连接的控制模块,其中, 控制模块包括一主控制模块14和与主控制模块14连接的多个分控制模块12,所述每个分 控制模块12通过主控制模块14进行控制,所述像素模块包括多串LED灯串16,每串LED 灯串16包括多组LED灯泡10,每个分控制模块12连接一串LED灯串16,每组LED灯泡16 通过分控制模块12进行控制,所述每串LED灯串16及每组LED灯泡10整齐排布,即每串 LED灯串的长度、相邻LED灯串间的间距以及LED灯串的相邻LED灯泡间的间距一致,参照 附图4、5所示。也可以采用LED灯串的相隔间距一致,而LED灯串的每组LED灯泡可以规 律排布,对应相邻LED灯串的每组LED灯泡也应当是有规律地排布,附图中显示。如图3所示,所述主控制模块14包括一主控制芯片U5,其主控制芯片U5的型号 为AtmegaS,12V的直流电源经整流滤波模块20后给主控制芯片U5供电,具体地,12V电源 正极输入端串联一分压电阻Rl后,电阻Rl的输出端连接一稳压管U4,稳压管U4的电源输 入端Vin与电阻Rl的电源输出端连接,稳压管U4的电源输出端Vout连接一电解电容C2, 稳压管U4的接地端GND及电解电容C2的负极端与12V的电源输出端负极连接,在稳压管 U4的电源输入端Vin及12V的电源输出端负极还并联一电解电容Cl,在所述电解电容C2 的正、负极两端还并联有一电容C3,电容C3的电源输出端5V电源与主控制芯片U5的引脚 4、6、18连接并给予供电。主控制芯片U5包括一时钟信号线CLK、锁存信号线LATCH和一串 行数据信号线SIGNAL,其中,时钟信号线CLK简称为C_in,在主控制芯片U5的引脚23 ;锁 存信号线LATCH简称为L-in,在主控制芯片U5的引脚24 ;串行数据信号线SIGNAL简称为 S-in,在主控制芯片U5的引脚25 ;参照附图3所示。参照附图2所示,所述分控制模块12包括一串行移位寄存芯片U2,其型号为 TB62726。12V的直流输入经整流滤波模块18后给串行移位寄存芯片U2供电,具体地,12V 电源正极输入端串联一分压电阻R2后,电阻R2的输出端连接一稳压管U1,稳压管Ul的电 源输入端Vin与电阻R2电源输出端连接,稳压管Ul的电源输出端Vout连接一电解电容 C4,稳压管Ul的接地端GND及电解电容C4的负极端与12V的电源输出端负极连接,在所述
4电解电容C4的正、负极两端并联一电容C5,在电容C5的正、负极两端还并联一电容C6,电 容C6的正极输出5V电压与串行移位寄存芯片U2的引脚24连接并给予供电,串行移位寄 存芯片U2包括一时钟信号线CLOCK、锁存信号线LATCH和一串行数据信号线SIGNAL,其中, 时钟信号线CLOCK对应串行移位寄存芯片U2的引脚3 ;锁存信号线LATCH对应串行移位寄 存芯片U2的引脚4 ;串行数据信号线SIGNAL对应串行移位寄存芯片U2的引脚2 ;参照附 图2所示。12V电源输入端给LED灯串16供电,DOl D16的正极端与12V电源正极输入 端连接,DOl D16的负极对应与串行移位寄存芯片U2的引脚20、19、18、17、16、15、14、13、 12、11、10、09、08、07、06、05 连接。参照附
图1、图2、图3所示,上述多个串行移位寄存芯片U2的串行数据信号线 SIGNAL串联后与所述主控制芯片U5的串行数据信号线SIGNAL连接,即与主控制芯片U5 的S-in端引脚25连接;上述多个串行移位寄存芯片U2的时钟信号线CLOCK并联后与所 述主控制芯片U5的时钟信号线CLK连接,即与主控制芯片U5的C-in端引脚23连接;上 述多个串行移位寄存芯片U2的锁存信号线LATCH并联后与所述主控制芯片U5的锁存信 号线LATCH连接,即与主控制芯片U5的L-in端引脚24连接。主控制芯片U5与外部连接 的串行移位寄存芯片U2的数量到一定程序时,远离主控制芯片U5的串行移位寄存芯片U2 接收到的信号将逐渐减弱,为了防止信号逐渐衰减,在所述每个串行移位寄存芯片U2与主 控制芯片U5之间还设置有一总线信号锁存器,总线信号锁存器由一信号锁存芯片U3构成, 信号锁存芯片U3包括一时钟信号输入线C-in和一时钟信号输出线C-out、一锁存信号输 入线L-in和一锁存信号输出线L-out以及一串行数据信号输入线S-in和一串行数据信号 输出线S-out。所述信号锁存芯片U3的时钟信号输出线C-out、锁存信号输出线L-out和 串行数据信号输出线S-out对应与串行移位寄存芯片U2的时钟信号线CLOCK、锁存信号线 LATCH和一串行数据信号线SIGNAL连接;多个信号锁存芯片U3的时钟信号输入线C_in并 联后与主控制芯片U5的时钟信号线CLK连接,即与主控制芯片U5的C-in端引脚23连接; 多个信号锁存芯片U3的锁存信号输入线L-in并联后与所述主控制芯片U5的锁存信号线 LATCH连接,即与主控制芯片U5的L-in端引脚24连接;多个信号锁存芯片U3的串行数据 信号输入线S-in串联后与与所述主控制芯片U5的串行数据信号线SIGNAL连接,即与主控 制芯片U5的S-in端引脚25连接。上述每组LED灯泡包括一个LED灯泡10,所述LED灯泡10为单一颜色LED灯泡, 也可以采用三基色LED灯泡。参照附图4、5、6所示,本实用新型包括电源连接头22,与电源连接头22连接的主 控制模块14、连接主控制模块14的二十二个分控制模块12以及与每个分控制模块12连 接的LED灯串,所述LED灯串由十六个LED灯泡10构成,形成一个16*22的点阵屏幕,参照 附图4、5所示。LED灯串的十六个LED灯泡10分别通过分控制模块12控制,即十六个LED 灯泡DOl D16与串行移位寄存芯片U2形成十六个控制回路,如图2所示。工作前,先在 主控制芯片TO内存放需要显示的文字或者图案,工作时,先由每个串行移位寄存芯片U2向 主控制芯片U5读取相关的信息,信息通过锁存信号输入线和时钟信号输出线传输,再由主 控制芯片U5的串行数据信号线对每个串行移位寄存芯片U2发出实施信号,由每个串行移 位寄存芯片U2读取的信息呈现出亮点,由这些亮点组合成文字或图案的形状。参照附图5 所示,第03、11、13、21列与05、09行的交点LED灯泡点亮;第04、10、14、20列与05、08行的
5交点LED灯泡点亮;第05、09、15、19列与05、07行的交点LED灯泡点亮;第06、08、16、18列 与05、06行的交点LED灯泡点亮;第07、17列与02 13行的交点LED灯泡点亮;上述交点 LED灯泡点亮后呈现一个中文“林”字。由于本实用新型采用LED灯串16作为传统的像素模块,其中每串LED灯串16有 多组LED灯泡10构成,每串LED灯串16连接一分控制模块12,分控制模块12对连接该串 LED灯串16的每组LED灯泡10分别控制,每个分控制模块12是通过主控制模块14进行分 别控制,这样设计具有结构简单、便于包装和降低运输成本的特点;采用LED灯串16作为显 示模块还具有体积小、线路简单以及维修简便等特点。以上所述均以方便说明本实用新型,在不脱离本实用新型创作的精神范畴内,熟 悉此技术的本领域的技术人员所做的各种简单的变相与修饰仍属于本实用新型的保护范围。
权利要求一种LED灯串显示屏,包括像素模块及与像素模块连接的控制模块,其特征在于所述控制模块包括一主控制模块和与主控制器连接的多个分控制模块,所述每个分控制模块通过主控制模块进行控制,所述像素模块包括多串LED灯串,每串LED灯串包括多组LED灯泡,每个分控制模块连接一串LED灯串,每组LED灯泡通过分控制模块进行控制,所述每串LED灯串及每组LED灯泡整齐排布。
2.根据权利要求1所述的LED灯串显示屏,其特征在于所述主控制模块包括一时钟 信号线、锁存信号线和一串行数据信号线;所述分控制器包括一时钟信号线、锁存信号线和 一串行数据信号线,所述分控制器的串行数据信号线串联后与所述主控制模块的串行数据 信号线连接,所述分控制器的时钟信号线并联后与所述主控制模块的时钟信号线连接,所 述分控制器的锁存信号线并联后与所述主控制模块的锁存信号线连接。
3.根据权利要求1或2所述的LED灯串显示屏,其特征在于在所述每个分控制模块 与主控制模块之间还分别设置有一总线信号锁存器。
4.根据权利要求1或2所述的LED灯串显示屏,其特征在于所述每组LED灯泡包括 一个LED灯泡。
5.根据权利要求4所述的LED灯串显示屏,其特征在于所述LED灯泡为单一颜色LED 灯泡。
6.根据权利要求4所述的LED灯串显示屏,其特征在于所述LED灯泡为三基色LED灯泡。
专利摘要本实用新型公开了一种LED灯串显示屏,包括像素模块及与像素模块连接的控制模块,所述控制模块包括一主控制模块和与主控制器连接的多个分控制模块,所述每个分控制模块通过主控制模块进行控制,所述像素模块包括多串LED灯串,每串LED灯串包括多组LED灯泡,每个分控制模块连接一串LED灯串,每组LED灯泡通过分控制模块进行控制,所述每串LED灯串及每组LED灯泡整齐排布。本实用新型具有结构简单、成本低、体积小及维修简易等优点。
文档编号G09F9/33GK201638489SQ200920262929
公开日2010年11月17日 申请日期2009年11月17日 优先权日2009年11月17日
发明者樊邦扬 申请人:鹤山丽得电子实业有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1