一种3dled显示屏的dvi信号接收器及其工作方法

文档序号:2625272阅读:322来源:国知局
专利名称:一种3d led显示屏的dvi信号接收器及其工作方法
技术领域
本发明涉及一种3D LED显示屏的DVI信号接收器及其工作方法。
背景技术
在现有技术中,主动式3D显示大多数由电脑3D显卡经输出接口发出高清120Hz的数字信号,让显示设备来接收。但目前的LED显示屏控制卡系统,只能接收最大1920*1080i60Hz的信号,无法接收1920*1080@120Hz的信号,致使普通控制卡无法接收高清3D信号。所以如何使3D LED显示屏通过普通控制卡接收1920*1080@120Hz的高清3D信号是本领域的技术难题
发明内容
本发明要解决的技术问题是提供一种适于3D LED显示屏接收高清数字信号的DVI信号接收器及其工作方法。要解决上述技术问题,本发明提供了一种3D LED显示屏的DVI信号接收器,包括 DVI输入接口,适用于接入双TMDS链路传输的视频数字数据;第一 DVI输出接口,其
与所述DVI输入接口的第一 TMDS链路的输出端相连,即,所述第一 DVI输出接口输出第一TMDS链路传输的所述视频数字数据中的奇列像素数据;第二 DVI输出接口,其与所述DVI输入接口的第二 TMDS链路的输出端相连,即,所述第二 DVI输出接口输出第二 TMDS链路传输的所述视频数字数据中的偶列像素数据;所述第一、第二 TMDS链路共享同一个时钟信号。进一步,其具体连接方式包括
所述第一 DVI输出接口与所述DVI输入接口的第一 TMDS链路输出端相连;即,所述DVI输入接口的I脚与第一 DVI输出接口的I脚相连;所述DVI输入接口的2脚与第一 DVI输出接口的2脚相连;所述DVI输入接口的3脚与第一 DVI输出接口的3脚相连;所述DVI输入接口的9脚与第一 DVI输出接口的9脚相连;所述DVI输入接口的10脚与第一 DVI输出接口的10脚相连;所述DVI输入接口的11脚与第一 DVI输出接口的11脚相连;所述DVI输入接口的17脚与第一 DVI输出接口的17脚相连;所述DVI输入接口的18脚与第一 DVI输出接口的18脚相连;所述DVI输入接口的19脚与第一 DVI输出接口的19脚相连。第二 DVI输出接口与所述DVI输入接口的第二 TMDS链路输出端相连;8卩,所述DVI输入接口的20脚与第二 DVI输出接口的I脚相连;所述DVI输入接口的21脚与第二 DVI输出接口的2脚相连;所述DVI输入接口的19脚与第二 DVI输出接口的3脚相连;所述DVI输入接口的4脚与第二 DVI输出接口的9脚相连;所述DVI输入接口的5脚与第二 DVI输出接口的10脚相连;所述DVI输入接口的3脚与第二 DVI输出接口的11脚相连;所述DVI输入接口的12脚与第二 DVI输出接口的17脚相连;所述DVI输入接口的13脚与第二 DVI输出接口的18脚相连;所述DVI输入接口的11脚与第二 DVI输出接口的19脚相连。所述第一、第二 TMDS链路共享同一个时钟信号,即,所述DVI输入接口的22脚分别与第一、第二 DVI输出接口的22脚相连;所述DVI输入接口的23脚分别与第一、第二 DVI输出接口的23脚相连;所述DVI输入接口的24脚分别与第一、第二 DVI输出接口的24脚相连。进一步, 所述DVI输入接口的6脚分别与第一、第二 DVI输出接口的6脚相连;所述DVI输入接口的14脚分别与第一、第二 DVI输出接口的14脚相连;所述DVI输入接口的7脚分别与第一、第二 DVI输出接口的7脚相连;所述DVI输入接口的15脚分别与第一、第二 DVI输出接口的15脚相连;所述DVI输入接口的16脚分别与第一、第二 DVI输出接口的16脚相连。上述3D LED显示屏的DVI信号接收器的工作方法,包括
所述DVI输入接口接入双TMDS链路传输的视频数字数据,分配第一 MDS链路传输的所述视频数字数据中的奇列像素数据至所述第一 DVI输出接口,同时分配第二 TMDS链路传输的所述视频数字数据中的偶列像素数据至所述第二 DVI输出接口。与现有技术相比,本发明具有如下优点
(I)本发明的DVI信号接收器依靠双TMDS链路传输的视频数字数据,使单根DVI能够传输刷新率较高的高清数字信号,例如100-120HZ的高清数字信号;(2)通过DVI线就能完成视频信号带宽减半输出,其电路构造简单,可靠性好。


为了使本发明的内容更容易被清楚的理解,下面根据的具体实施例并结合附图,对本发明作进一步详细的说明,其中
图I为本发明的DVI信号接收器的结构示意 图2为本发明的DVI输入接口,第一、第二 DVI输出接口的引脚示意 图3为本发明的DVI输入接口与第一 DVI输出接口的连接示意 图4为本发明的DVI输入接口与第二 DVI输出接口的连接示意图。
具体实施例方式下面结合附图及实施例对本发明进行详细说明
实施例I
见图I至4,在DVI数字视频信号数据传输的过程中,其DVI带宽计算公式
Pixels / Second = #HorizontalPixel X #VerticalPixels X Rate X
权利要求
1.一种3D LED显示屏的DVI信号接收器,其特征在于包括 DVI输入接口,适用于接入双TMDS链路传输的视频数字数据; 第一 DVI输出接口,其与所述DVI输入接口的第一 TMDS链路的输出端相连,即,所述第一DVI输出接口输出第一 TMDS链路传输的所述视频数字数据中的奇列像素数据; 第二 DVI输出接口,其与所述DVI输入接口的第二 TMDS链路的输出端相连,即,所述第二DVI输出接口输出第二 TMDS链路传输的所述视频数字数据中的偶列像素数据; 所述第一、第二 TMDS链路占用同一个时钟信号。
2.根据权利要求I所述的3DLED显示屏的DVI信号接收器,其特征在于 所述第一 DVI输出接口与所述DVI输入接口的第一 TMDS链路输出端相连;即,所述DVI输入接口的I脚与第一 DVI输出接口的I脚相连;所述DVI输入接口的2脚与第一 DVI输出接口的2脚相连;所述DVI输入接口的3脚与第一 DVI输出接口的3脚相连;所述DVI输入接口的9脚与第一 DVI输出接口的9脚相连;所述DVI输入接口的10脚与第一 DVI输出接口的10脚相连;所述DVI输入接口的11脚与第一 DVI输出接口的11脚相连;所述DVI输入接口的17脚与第一 DVI输出接口的17脚相连;所述DVI输入接口的18脚与第一 DVI输出接口的18脚相连;所述DVI输入接口的19脚与第一 DVI输出接口的19脚相连。
3.根据权利要求2所述的3DLED显示屏的DVI信号接收器,其特征在于 第二 DVI输出接口与所述DVI输入接口的第二 TMDS链路输出端相连;即,所述DVI输入接口的20脚与第二 DVI输出接口的I脚相连;所述DVI输入接口的21脚与第二 DVI输出接口的2脚相连;所述DVI输入接口的19脚与第二 DVI输出接口的3脚相连;所述DVI输入接口的4脚与第二 DVI输出接口的9脚相连;所述DVI输入接口的5脚与第二 DVI输出接口的10脚相连;所述DVI输入接口的3脚与第二 DVI输出接口的11脚相连;所述DVI输入接口的12脚与第二 DVI输出接口的17脚相连;所述DVI输入接口的13脚与第二 DVI输出接口的18脚相连;所述DVI输入接口的11脚与第二 DVI输出接口的19脚相连。
4.根据权利要求3所述的3DLED显示屏的DVI信号接收器,其特征在于 所述第一、第二 TMDS链路占用同一个时钟信号,即,所述DVI输入接口的22脚分别与第一、第二 DVI输出接口的22脚相连;所述DVI输入接口的23脚分别与第一、第二 DVI输出接口的23脚相连;所述DVI输入接口的24脚分别与第一、第二 DVI输出接口的24脚相连。
5.—种3D LED显示屏的DVI信号接收器的工作方法,包括所述DVI输入接口接入双TMDS链路传输的视频数字数据,分配第一 MDS链路传输的所述视频数字数据中的奇列像素数据至所述第一 DVI输出接口,同时分配第二 TMDS链路传输的所述视频数字数据中的偶列像素数据至所述第二 DVI输出接口。
全文摘要
本发明涉及一种3DLED显示屏的DVI信号接收器,包括DVI输入接口,适用于接入双TMDS链路传输的视频数字数据;第一DVI输出接口,其与所述DVI输入接口的第一TMDS链路的输出端相连,即,所述第一DVI输出接口输出第一TMDS链路传输的所述视频数字数据中的奇列像素数据;第二DVI输出接口,其与所述DVI输入接口的第二TMDS链路的输出端相连,即,所述第二DVI输出接口输出第二TMDS链路传输的所述视频数字数据中的偶列像素数据;所述第一、第二TMDS链路共享同一个时钟信号。本发明的DVI信号接收器依靠双TMDS链路传输的视频数字数据,使发明能够传输刷新率较高的高清数字信号。
文档编号G09G3/32GK102930817SQ20121045857
公开日2013年2月13日 申请日期2012年11月15日 优先权日2012年11月15日
发明者吴星华, 姜文斌, 陈莉萍, 王科涛, 朱迁虎 申请人:常州电子研究所有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1