像素电路及其驱动方法、显示面板和显示装置制造方法

文档序号:2546692阅读:89来源:国知局
像素电路及其驱动方法、显示面板和显示装置制造方法
【专利摘要】本发明公开了一种像素电路及其驱动方法、显示面板和显示装置,以提高亮度均匀性。本发明中像素电路包括控制子电路、补偿子电路、驱动晶体管和发光器件,其中,驱动晶体管的栅极连接补偿子电路,漏极连接可变电压源,源极连接发光器件;控制子电路用于在扫描信号和充电信号的控制下,控制补偿子电路充放电;还用于在发光控制信号控制下,控制驱动晶体管驱动发光器件发光;补偿子电路在控制子电路的控制下完成电位复位,并用于存储驱动晶体管的阈值电压,以在驱动晶体管驱动发光器件发光时补偿驱动晶体管的阈值电压。通过本发明使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
【专利说明】像素电路及其驱动方法、显示面板和显示装置【技术领域】
[0001]本发明涉及显示【技术领域】,尤其涉及一种像素电路及其驱动方法、显示面板和显示装置。
【背景技术】
[0002]随着多媒体技术的急速进步,半导体元件及显示技术也随之具有飞跃性的进步。
[0003]有机发光二极管(Organic Light Emitting Diode, OLED)显示器因具有功耗低、亮度高、成本低、视角广,以及响应速度快等优点,备受关注,在有机发光【技术领域】得到了广泛的应用。
[0004]在OLED显示装置中,显示面板的像素电路中用于驱动发光器件发光的驱动晶体管,由于在制作过程中存在结构上的不均匀性,以及电学性能和稳定性方面的不均匀性,导致晶体管的阈值电压(Vth)会产生漂移,使得流经发光器件的电流,会随着像素电路中的驱动晶体管的阈值电压的漂移而有所不同,进而会使得显示面板不同位置处的亮度有差异,导致显示面板的亮度均匀性较差,显示不均匀,降低了显示面板的亮度均匀性与亮度恒定性。

【发明内容】

[0005]本发明的目的是提供一种像素电路及其驱动方法、显示面板和显示装置,以解决现有的像素电路导致显示面板亮度均匀性和亮度恒定性较差,显示不均匀的问题。
[0006]本发明的目的是通过以下技术方案实现的:
[0007]第一方面,本发明提供一种像素电路,包括控制子电路、补偿子电路、驱动晶体管和发光器件,其中,
[0008]所述驱动晶体管的栅极连接所述补偿子电路,漏极连接可变电压源,源极连接所述发光器件;
[0009]所述控制子电路与所述补偿子电路相连,用于在扫描信号和充电信号的控制下,控制所述补偿子电路充放电;
[0010]所述控制子电路与所述驱动晶体管及所述发光器件相连,用于在发光控制信号控制下,控制所述驱动晶体管驱动所述发光器件发光;
[0011 ] 所述补偿子电路在所述控制子电路的控制下完成电位复位,并用于存储所述驱动晶体管的阈值电压,以在所述驱动晶体管驱动所述发光器件发光时补偿所述驱动晶体管的阈值电压。
[0012]本发明实施例提供的像素电路,补偿子电路在控制子电路的控制下,能够完成电位的复位,并存储驱动晶体管的阈值电压,能够较好的在驱动晶体管驱动发光器件发光时,补偿驱动晶体管的阈值电压,最终使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
[0013]具体的,所述补偿子电路包括第一电容、第二电容和第一开关晶体管,其中,[0014]所述第一电容的第一端连接所述控制子电路以及所述第二电容的第二端,所述第一电容的第二端连接所述驱动晶体管的栅极以及所述第一开关晶体管的漏极;
[0015]所述第二电容的第一端连接参考电压源,所述第二电容的第二端连接所述第一电容的第一端;
[0016]所述第一开关晶体管的栅极连接第一门信号源,漏极连接所述驱动晶体管的栅极和所述第一电容的第二端,源极连接所述驱动晶体管的源极;
[0017]所述控制子电路控制所述第一电容和所述第二电容充放电,使所述第一电容和所述第二电容的连接端存储的电位进行复位,并控制所述第一开关晶体管导通,使第一电容在所述驱动晶体管以二极管连接方式下充放电,使所述第一电容存储所述驱动晶体管的阈值电压,在完成复位的同时完成驱动晶体管阈值电压的存储。
[0018]具体的,所述控制子电路包括充电控制模块和发光控制模块,其中,
[0019]所述充电控制模块与所述第一电容的第一端、以及所述第二电容的第二端连接,用于在扫描信号和充电信号控制下,控制所述第一电容和所述第二电容充放电,使所述第一电容和所述第二电容的连接端存储的电位复位,并控制所述第一开关晶体管导通,使第一电容在所述驱动晶体管以二极管连接方式下充放电,使所述第一电容存储所述驱动晶体管的阈值电压;还用于接收驱动所述发光器件发光的数据电压信号,以控制所述第一电容和所述第二电容存储用于驱动发光器件发光的数据电压;
[0020]所述发光控制模块与所述驱动晶体管的源极、以及所述发光器件连接,用于在发光控制信号控制下,使所述驱动晶体管驱动所述发光器件发光。
[0021]具体的,所述充电控制模块包括第二开关晶体管,其中,
[0022]所述第二开关晶体管的漏极连接数据电压源,栅极连接第二门信号源,源极连接所述第一电容的第一端和所述第二电容的第二端。
[0023]具体的,所述发光控制模块包括第三开关晶体管,其中,
[0024]所述第三开关晶体管的栅极连接第三门信号源,漏极连接所述驱动晶体管的源极,源极连接所述发光器件的阳极。
[0025]进一步的,该像素电路还包括:第四开关晶体管,其中,
[0026]所述第四开关晶体管的栅极与所述第一门信号源连接,漏极与所述第二电容的第二端、所述第一电容的第一端连接,源极与所述驱动晶体管的漏极连接。
[0027]具体的,所述第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管均为P型晶体管或均为N型晶体管,以简化制作工艺。
[0028]第二方面,提供一种像素电路的驱动方法,包括:
[0029]初始化阶段,可变电压源向驱动晶体管的漏极输出低电位电压,控制子电路控制补偿子电路完成电位复位,并控制驱动晶体管进入饱和状态,使补偿子电路存储驱动晶体管的阈值电压;
[0030]数据写入阶段,可变电压源向驱动晶体管的漏极输出高电位电压,控制子电路控制驱动发光器件发光的数据电压信号写入补偿子电路;
[0031]发光阶段,可变电压源向驱动晶体管的漏极输出高电位电压,控制子电路控制所述驱动晶体管驱动发光器件发光,并通过所述补偿子电路存储的阈值电压补偿所述驱动晶体管的阈值电压,使所述驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
[0032]本发明实施例提供的像素电路的驱动方法,补偿子电路能够完成驱动晶体管的复位,并存储驱动晶体管的阈值电压,进而能够较好的在驱动晶体管驱动发光器件发光时,补偿驱动晶体管的阈值电压,最终使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
[0033]较佳的,所述补偿子电路包括第一电容、第二电容和第一开关晶体管,其中,
[0034]控制子电路控制补偿子电路完成电位复位,并控制驱动晶体管进入饱和状态,使补偿子电路存储驱动晶体管的阈值电压,具体包括:
[0035]参考电压源输出参考复位电压的电位,所述控制子电路控制所述第一电容和所述第二电容充放电,使所述第一电容和所述第二电容的连接端存储的电位复位为所述参考复位电压的电位;
[0036]第一门信号源输出使所述第一开关晶体管导通的电平信号,使所述驱动晶体管处于二极管连接方式,并控制所述第一电容在所述驱动晶体管以二极管连接方式下充放电,使所述驱动晶体管进入饱和状态,使所述第一电容存储驱动晶体管的阈值电压。
[0037]通过上述驱动方法,可以在完成复位的同时使驱动晶体管进入饱和状态,并完成驱动晶体管阈值电压的存储。
[0038]进一步的,像素电路中包括第二开关晶体管和第三开关晶体管,其中,
[0039]初始化阶段,具体包括:
[0040]第一门信号源输出使所述第一开关晶体管导通的电平信号,第二门信号源输出使所述第二开关晶体管导通的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,参考电压源向第二电容未与第一电容连接的一端输出参考复位电压的电位,数据电压源通过导通的第二开关晶体管向第一电容与第二电容的连接端输出低电位电压,所述第一电容和所述第二电容的连接端存储参考复位电压的电位,所述第一电容在所述驱动晶体管以二极管连接的方式下充放电,使所述驱动晶体管进入饱和状态,所述第一电容存储驱动晶体管的阈值电压;
[0041]数据写入阶段,具体包括:
[0042]第一门信号源输出使所述第一开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管导通的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,数据电压源输出数据电压信号,所述第二电容存储所述数据电压;
[0043]发光阶段,具体包括:
[0044]第一门信号源输出使所述第一开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管截止的电平信号,第三门信号源输出使所述第三开关晶体管导通的电平信号,驱动晶体管驱动发光器件发光,并通过所述第一电容存储的阈值电压对所述驱动晶体管的阈值电压进行补偿,使所述驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
[0045]进一步的,像素电路中还包括第四开关晶体管,其中,
[0046]初始化阶段,具体包括:
[0047]第一门信号源输出使所述第一开关晶体管和所述第四开关晶体管导通的电平信号,第二门信号源输出使所述第二开关晶体管截止的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,参考电压源向第二电容未与第一电容连接的一端输出参考复位电压的电位,可变电压源通过导通的第四开关晶体管向第一电容与第二电容的连接端输出低电位电压,所述第一电容和所述第二电容的连接端存储参考复位电压的电位,所述第一电容在所述驱动晶体管以二极管连接的方式下充放电,使所述驱动晶体管进入饱和状态,所述第一电容存储驱动晶体管的阈值电压;
[0048]数据写入阶段,具体包括:
[0049]第一门信号源输出使所述第一开关晶体管和所述第四开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管导通的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,数据电压源输出数据电压信号,所述第二电容存储所述数据电压;
[0050]发光阶段,具体包括:
[0051]第一门信号源输出使所述第一开关晶体管和所述第四开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管截止的电平信号,第三门信号源输出使所述第三开关晶体管导通的电平信号,驱动晶体管驱动发光器件发光,并通过所述第一电容存储的阈值电压对所述驱动晶体管的阈值电压进行补偿,使所述驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
[0052]本发明实施例上述提供的像素电路的驱动方法,通过可变电压源在初始化阶段和数据写入阶段输入不同的电压电位,并且通过补偿子电路同时完成电位的复位以及阈值电压的存储,使驱动晶体管驱动发光器件发光时,补偿驱动晶体管的阈值电压,最终使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
[0053]第三方面,提供一种显示面板,包括由栅线和数据线限定的呈矩阵排列的像素单元,每一所述像素单元中包括一个像素电路;
[0054]其中,所述像素电路为上述涉及的像素电路。
[0055]具体的,该显示面板还包括第一电源信号线、第二电源信号线和控制信号线,其中,
[0056]驱动晶体管的漏极通过所述第一电源信号线与可变电压源连接;
[0057]第二电容的第一端通过所述第二电源信号线与参考电压源连接;
[0058]第一开关晶体管的栅极通过控制信号线与第一门信号源连接;
[0059]第二开关晶体管的栅极通过栅线与所述第二门信号源连接,漏极通过数据线与数据电压源连接;
[0060]第三开关晶体管的栅极通过控制信号线与所述第三门信号源连接。
[0061 ] 本发明实施例提供的显示面板,像素电路能够完成电位的复位,并存储驱动晶体管的阈值电压,能够较好的在驱动晶体管驱动发光器件发光时,补偿驱动晶体管的阈值电压,最终使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
[0062]第四方面,还提供一种显示装置,该显示装置包括上述涉及的显示面板。
[0063]本发明实施例提供的显示装置,显示面板的像素电路能够完成电位的复位,并存储驱动晶体管的阈值电压,能够较好的在驱动晶体管驱动发光器件发光时,补偿驱动晶体管的阈值电压,最终使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
【专利附图】

【附图说明】
[0064]图1为本发明实施例提供的像素电路第一结构示意图;
[0065]图2为本发明实施例提供的像素电路第二结构示意图;
[0066]图3为本发明实施例提供的像素电路第三结构示意图;
[0067]图4为本发明实施例提供的像素电路第四结构示意图;
[0068]图5为本发明实施例提供的像素电路第五结构示意图;
[0069]图6为本发明实施例提供的像素电路驱动时序图;
[0070]图7A-图7C为本发明实施例提供的像素电路不同阶段的等效电路图;
[0071]图8为本发明实施例提供的像素电路的第六结构示意图;
[0072]图9为本发明实施例提供的又一像素电路驱动时序图;
[0073]图10为本发明实施例提供的显示面板构成示意图。
【具体实施方式】
[0074]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,并不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0075]本发明实施例提供的像素电路,可用于驱动显示装置中每一个像素实现图像显
/Jn ο
[0076]需要说明的是,本发明实施例中采用的开关晶体管和驱动晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。
[0077]进一步需要说明的是,本发明实施例中涉及到的元件A与元件B “连接”的描述,可能表示A与B直接连接,也可能表示A与B之间通过介于A和B之间的元件间接连接(例如A通过元件C连接B)。相比之下,当元件A称为“直接连接” B时,则表示没有介于A和B其间的元件存在。
[0078]本发明实施例一提供一种像素电路,图1所示为本发明实施例提供的像素电路构成示意图,如图1所示,本发明实施例提供的像素电路包括控制子电路1、补偿子电路2、驱动晶体管Tl和发光器件3。
[0079]具体的,驱动晶体管Tl的栅极连接补偿子电路2,漏极连接可变电压源,源极连接发光器件3。
[0080]本发明实施例中控制子电路I与补偿子电路2连接,用于在扫描信号和充电信号控制下,控制补偿子电路2进行充放电。
[0081]进一步的,本发明实施例中控制子电路I与驱动晶体管Tl和发光器件3相连,用于在发光控制信号控制下,控制驱动晶体管Tl驱动发光器件3发光。
[0082]补偿子电路2,在控制子电路I的控制下完成电位复位,并用于存储驱动晶体管Tl的阈值电压,以在驱动晶体管Tl驱动发光器件3发光时补偿驱动晶体管Tl的阈值电压。
[0083]进一步的,本发明实施例中的发光器件3例如可以是OLED等有机发光显示器件,驱动晶体管Tl可以是N型晶体管,也可以是P型晶体管,本发明实施例中图1中以发光器件为0LED、驱动晶体管为N型晶体管为例进行说明。
[0084]较佳的,本发明实施例中补偿子电路2可以包括第一电容Cl、第二电容C2和第一开关晶体管T2。第一电容Cl的第一端连接控制子电路I以及第二电容C2的第二端,第一电容Cl的第二端连接驱动晶体管Tl的栅极以及第一开关晶体管T2的漏极。第二电容C2的第一端连接参考电压源,第二电容C2的第二端连接第一电容的第一端。第一开关晶体管T2的栅极连接第一门信号源SI,漏极连接驱动晶体管Tl的栅极和第一电容Cl的第二端,源极连接驱动晶体管Tl的漏极。
[0085]图2所示为本发明实施例提供的像素电路的又一构成示意图,如图2所示,本发明实施例中驱动晶体管Tl的栅极、第一开关晶体管T2的漏极以及第一电容Cl的第二端连接于节点a。驱动晶体管Tl的源极与第一开关晶体管T2的源极连接于节点C。第二电容C2的第二端与第一电容Cl的第一端连接于节点b。第二电容C2的第一端连接参考电压源,参考电压源输出参考复位电压,使第二电容的第一端的电位为参考复位电压的电位。控制子电路I在扫描信号和充电信号的控制下控制第一电容Cl和第二电容C2充放电,使第一电容Cl和第二电容C2的连接端的电位重置为参考复位电压的电位,将参考复位电压存储在节点b。第一门信号源SI输出控制第一开关晶体管T2导通或截止的电平信号,第一开关晶体管T2导通,使第一电容在驱动晶体管Tl以二极管连接的方式下放电,使驱动晶体管Tl自动截止,并在第一电容Cl的第二端即节点a,存储驱动晶体管Tl自动截止的阈值电压,即完成电位的复位以及驱动晶体管Tl阈值电压的存储。
[0086]较佳的,本发明实施例中控制子电路I包括充电控制模块11和发光控制模块12,如图3所示,为本发明实施例提供的像素电路的再一构成示意图。
[0087]充电控制模块11与第一电容Cl的第一端、第二电容C2的第二端连接,用于在扫描信号和充电信号的控制下,控制第一电容Cl和第二电容C2充放电,实现电位复位以及阈值电压的存储。本发明实施例中充电控制模块11还用于接收驱动发光器件OLED发光的数据电压信号,以控制第一电容Cl和第二电容C2存储用于驱动发光器件OLED发光的数据电压。发光控制模块12与驱动晶体管Tl的源极以及发光器件OLED连接,用于在发光控制信号控制下,使驱动晶体管Tl驱动发光器件OLED发光。
[0088]较佳的,本发明实施例中充电控制模块11包括第二开关晶体管T3。
[0089]图4所示为本发明实施例提供的像素电路构成示意图,图4中第二开关晶体管T3的漏极连接数据电压源Dl,栅极连接第二门信号源S2,源极连接第一电容Cl的第一端和第二电容C2的第二端,即第一电容Cl的第一端、第二电容C2的第二端以及第二开关晶体管T3的源极共同连接于节点b。第二开关晶体管T3在扫描信号和充电信号的控制下,能够控制第一电容Cl和第二电容C2充放电,使第一电容Cl和第二电容C2的连接端的电位重置为参考复位电压的电位,将参考复位电压存储在节点b。第一门信号源SI与第一开关晶体管T2的栅极连接,以控制第一开关晶体管T2导通或截止,第一开关晶体管T2导通时能够实现驱动晶体管Tl的二极管连接方式,从而可以使第一电容Cl在驱动晶体管Tl以二极管连接方式下充放电,并使驱动晶体管Tl进入饱和状态,使第一电容Cl存储驱动晶体管Tl阈值电压的存储,完成驱动晶体管Tl阈值电压的存储。
[0090]更进一步的,本发明实施例中发光控制模块12包括第三开关晶体管T4。
[0091]图5为本发明实施例提供的像素电路的构成示意图,图5中第三开关晶体管T4的栅极连接第三门信号源S3,由第三门信号源输出控制第三开关晶体管导通或截止的电平信号。第三开关晶体管T4的漏极连接驱动晶体管Tl的源极,第三开关晶体管T4的源极连接发光器件3的第一端。第三开关晶体管T4能够在发光控制信号控制下,控制发光器件3发光或者不发光,第三开关晶体管T4导通时,能够控制发光器件3发光。本发明实施例中发光器件3为OLED时,该第一端可为OLED的阳极,即第三开关晶体管T4的源极连接OLED的阳极。
[0092]进一步的,本发明实施例中发光器件3未与第三开关晶体管T4连接的第二端(0LED的阴极)连接到接地电路,该接地电路可以是显示面板中的共同接地电位,本发明实施例中以GND表示。
[0093]本发明实施例中第一开关晶体管T2、第二开关晶体管T3和第三开关晶体管T4可以为N型晶体管,也可以是P型晶体管,本发明实施例并不做限定。本发明实施例优选第一开关晶体管T2、第二开关晶体管T3和第三开关晶体管T4均为P型晶体管或均为N型晶体管,以简化使进行像素电路驱动时的驱动时序。
[0094]本发明实施例提供的像素电路,补偿子电路在控制子电路的控制下能够完成电位复位,并存储驱动晶体管的阈值电压,能够较好的在驱动晶体管驱动发光器件发光时,补偿驱动晶体管的阈值电压,最终使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
[0095]基于上述实施例涉及的像素电路,本发明实施例还提供一种像素电路的驱动方法。
[0096]具体的,像素电路驱动发光器件发光并实现画面显示的过程包括初始化阶段、数据写入阶段和发光阶段,具体驱动过程如下:
[0097]初始化阶段,可变电压源向驱动晶体管的漏极输出低电位电压,控制子电路控制补偿子电路完成电位复位,并控制驱动晶体管进入饱和状态,使补偿子电路存储驱动晶体管的阈值电压。
[0098]数据写入阶段,可变电压源向驱动晶体管的漏极输出高电位电压,控制子电路控制驱动发光器件发光的数据电压信号写入补偿子电路;
[0099]发光阶段,可变电压源向驱动晶体管的漏极输出高电位电压,控制子电路和补偿子电路控制驱动晶体管驱动发光器件发光,并通过补偿子电路存储的阈值电压补偿所述驱动晶体管的阈值电压,使驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
[0100]本发明实施例中补偿子电路能够完成电位的复位,并存储所述驱动晶体管的阈值电压。控制子电路在发光控制信号控制下,控制驱动晶体管驱动发光器件发光,补偿子电路利用该阈值电压补偿驱动晶体管的阈值电压,使得驱动发光器件发光的驱动电流与驱动晶体管的阈值电压没有关系,改善面板的显示均匀性。
[0101]进一步的,本发明实施例中补偿子电路包括第一电容、第二电容和第一开关晶体管,进行图2所示的像素电路的驱动过程中,补偿子电路完成电位复位,并控制驱动晶体管进入饱和状态,补偿子电路存储驱动晶体管的阈值电压,可优选如下方式:
[0102]参考电压源输出参考复位电压的电位,控制子电路控制第一电容和第二电容充放电,使第一电容和第二电容的连接端存储的电位复位为参考复位电压的电位;
[0103]第一门信号源输出使所述第一开关晶体管导通的电平信号,使驱动晶体管处于二极管连接方式,并控制第一电容在驱动晶体管以二极管连接方式下充放电,使驱动晶体管进入饱和状态,使第一电容存储驱动晶体管的阈值电压,可以在完成复位的同时,使驱动晶体管进入饱和状态,完成驱动晶体管阈值电压的存储。
[0104]更进一步的,本发明实施例中控制子电路包括充电控制模块和发光控制模块,充电控制模块包括第二开关晶体管,发光控制模块包括第三开关晶体管,进行图5所示的像素电路的驱动过程,可优选如下方式:
[0105]初始化阶段,具体包括:
[0106]第一门信号源输出使第一开关晶体管导通的电平信号,第二门信号源输出使第二开关晶体管导通的电平信号,第三门信号源输出使第三开关晶体管截止的电平信号,参考电压源向第二电容未与第一电容连接的一端输出参考复位电压的电位,数据电压源通过导通的第二开关晶体管向第一电容与第二电容的连接端输出低电位电压,第一电容和第二电容的连接端存储参考复位电压的电位,第一电容未与第二电容连接的一端在驱动晶体管以二极管连接的方式下充放电,使驱动晶体管进入饱和状态,第一电容存储驱动晶体管的阈值电压。
[0107]数据写入阶段,具体包括:
[0108]第一门信号源输出使第一开关晶体管截止的电平信号,第二门信号源输出使第二开关晶体管导通的电平信号,第三门信号源输出使第三开关晶体管截止的电平信号,数据电压源输出数据电压信号,第二电容存储所述数据电压。
[0109]发光阶段,具体包括:
[0110]第一门信号源输出使第一开关晶体管截止的电平信号,第二门信号源输出使第二开关晶体管截止的电平信号,第三门信号源输出使第三开关晶体管导通的电平信号,驱动晶体管驱动发光器件发光,并通过第一电容存储的阈值电压对驱动晶体管的阈值电压进行补偿,使驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
[0111]本发明以下将结合附图5中的像素电路,对本发明实施例涉及的像素电路的驱动实现方式进行详细说明。
[0112]需要说明的是,本发明实施例以第一开关晶体管T2、第二开关晶体管T3和第三开关晶体管T4均为N型晶体管为例,进行举例说明,对于第一开关晶体管T2、第二开关晶体管T3和第三开关晶体管T4均为P型晶体管的实现方式,与此类似,只是相应的信号电平相反。
[0113]图6所示为本发明实施例中第一开关晶体管T2、第二开关晶体管T3和第三开关晶体管T4均为N型晶体管的像素电路驱动时序图,主要包括初始化阶段P1、数据写入阶段P2和发光阶段P3。
[0114]初始化阶段
[0115]第一门信号源SI输出高电平信号,使第一开关晶体管T2导通;第二门信号源S2输出高电平信号,使第二开关晶体管T3导通;第三门信号源S3输出低电平信号,使第三开关晶体管T4截止,等效电路图如图7A所示。
[0116]在图7A所示的等效电路图中,第二开关晶体管T3被导通,数据电压源输出的数据电压信号Vdata为低电位Vss,参考电压源输出的参考复位电压的电位Vreset为Vss,可变电压源输出的电源信号Vref也为低电位Vss,故第一电容Cl和第二电容C2将被重置,使得第一电容Cl和第二电容C2在上一显示阶段中存储的数据电压被清除,并且低电位Vss将被存储于节点b,完成电位的复位。
[0117]在图7A所示的等效电路图中,第一开关晶体管T2导通,使得驱动晶体管Tl的源极与栅极连接,使得第一电容Cl在驱动晶体管Tl以二极管连接方式下充放电,直至驱动晶体管Tl自动截止,进而使得第一电容Cl、第一开关晶体管T2和驱动晶体管Tl的栅极连接的节点a的电压为Vss+Vth,第一电容Cl存储驱动晶体管Tl自动截止的阈值电压。
[0118]本发明实施例中通过上述驱动方式,在初始化阶段同时完成了第一电容Cl及第二电容C2的复位,以及驱动晶体管Tl阈值电压Vth的存储。
[0119]数据写入阶段
[0120]第一门信号源SI输出低电平信号,使第一开关晶体管T2截止;第二门信号源S2输出高电平信号,使第二开关晶体管T3导通;第三门信号源S3输出低电平信号,使第三开关晶体管T4截止,等效电路图如图7B所示。
[0121]可变电压源输出的电源信号Vref的电压电平为高电位Vdd,数据电压源输出的数据电压信号为用于驱动发光器件发光的数据电压Vdata,该数据电压Vdata输入至节点b,并存储在第二电容C2中,基于第一电容Cl的升压效应,此时,节点a的电位会升高至Vdata+Vtho
[0122]发光阶段
[0123]第一门信号源SI输出低电平信号,使第一开关晶体管T2截止;第二门信号源S2输出低电平信号,使第二开关晶体管T3截止;第三门信号源S3输出高电平信号,使第三开关晶体管T4导通,等效电路图如图7C所示。
[0124]图7C所示的等效电路图中,第三开关晶体管T4被导通,驱动晶体管Tl的栅源电压为Vgs=Vdata+Vth_Voled,其中,Voled为OLED两端的电压。故本发明实施例中驱动晶体管Tl产生的驱动电流I_D可以表示为如下方程式:
【权利要求】
1.一种像素电路,其特征在于,包括控制子电路、补偿子电路、驱动晶体管和发光器件,其中, 所述驱动晶体管的栅极连接所述补偿子电路,漏极连接可变电压源,源极连接所述发光器件; 所述控制子电路与所述补偿子电路相连,用于在扫描信号和充电信号的控制下,控制所述补偿子电路充放电; 所述控制子电路与所述驱动晶体管及所述发光器件相连,用于在发光控制信号控制下,控制所述驱动晶体管驱动所述发光器件发光; 所述补偿子电路在所述控制子电路的控制下完成电位复位,并用于存储所述驱动晶体管的阈值电压,以在所述驱动晶体管驱动所述发光器件发光时补偿所述驱动晶体管的阈值电压。
2.如权利要求1所述的像素电路,其特征在于,所述补偿子电路包括第一电容、第二电容和第一开关晶体管,其中, 所述第一电容的第一端连接所述控制子电路以及所述第二电容的第二端,所述第一电容的第二端连接所述驱动晶体管的栅极以及所述第一开关晶体管的漏极; 所述第二电容的第一端连接参考电压源,所述第二电容的第二端连接所述第一电容的弟觸; 所述第一开关晶体管的栅极连接第一门信号源,漏极连接所述驱动晶体管的栅极和所述第一电容的第二端,源极连接所述驱动晶体管的源极; 所述控制子电路控制所述第一电容和所述第二电容充放电,使所述第一电容和所述第二电容的连接端存储的电位复位,并控制所述第一开关晶体管导通,使第一电容在所述驱动晶体管以二极管连接方式下充放电,使所述第一电容存储所述驱动晶体管的阈值电压。
3.如权利要求2所述的像素电路,其特征在于,所述控制子电路包括充电控制模块和发光控制模块,其中, 所述充电控制模块与所述第一电容的第一端、以及所述第二电容的第二端连接,用于在扫描信号和充电信号控制下,控制所述第一电容和所述第二电容充放电,使所述第一电容和所述第二电容的连接端存储的电位复位,并控制所述第一开关晶体管导通,使第一电容在所述驱动晶体管以二极管连接方式下充放电,使所述第一电容存储所述驱动晶体管的阈值电压;还用于接收驱动所述发光器件发光的数据电压信号,以控制所述第一电容和所述第二电容存储用于驱动发光器件发光的数据电压; 所述发光控制模块与所述驱动晶体管的源极、以及所述发光器件连接,用于在发光控制信号控制下,使所述驱动晶体管驱动所述发光器件发光。
4.如权利要求3所述的像素电路,其特征在于,所述充电控制模块包括第二开关晶体管,其中, 所述第二开关晶体管的漏极连接数据电压源,栅极连接第二门信号源,源极连接所述第一电容的第一端和所述第二电容的第二端。
5.如权利要求4所述的像素电路,其特征在于,所述发光控制模块包括第三开关晶体管,其中, 所述第三开关晶体管的栅极连接第三门信号源,漏极连接所述驱动晶体管的源极,源极连接所述发光器件。
6.如权利要求5所述的像素电路,其特征在于,该像素电路还包括:第四开关晶体管,其中, 所述第四开关晶体管的栅极与所述第一门信号源连接,漏极与所述第二电容的第二端、所述第一电容的第一端连接,源极与所述驱动晶体管的漏极连接。
7.如权利要求6所述的像素电路,其特征在于,所述第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管均为P型晶体管或均为N型晶体管。
8.—种权利要求1-7任一项所述的像素电路的驱动方法,其特征在于,包括: 初始化阶段,可变电压源向驱动晶体管的漏极输出低电位电压,控制子电路控制补偿子电路完成电位复位,并控制驱动晶体管进入饱和状态,使补偿子电路存储驱动晶体管的阈值电压; 数据写入阶段,可变电压源向驱动晶体管的漏极输出高电位电压,控制子电路控制驱动发光器件发光的数据电压信号写入补偿子电路; 发光阶段,可变电压源向驱动晶体管的漏极输出高电位电压,控制子电路控制所述驱动晶体管驱动发光器件发光,并通过所述补偿子电路存储的阈值电压补偿所述驱动晶体管的阈值电压,使所述驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
9.如权利要求8所述的像素电路的驱动方法,其特征在于,所述补偿子电路包括第一电容、第二电容和第一开关晶体管,其中,所述初始化阶段具体包括: 参考电压源输出参考复位电压的电位,所述控制子电路控制所述第一电容和所述第二电容充放电,使所述第一电容和所述第二电容的连接端存储的电位复位为所述参考复位电压的电位; 第一门信号源输出使所述第一开关晶体管导通的电平信号,使所述驱动晶体管处于二极管连接方式,并控制所述第一电容在所述驱动晶体管以二极管连接方式下充放电,使所述驱动晶体管进入饱和状态,使所述第一电容存储驱动晶体管的阈值电压。
10.如权利要求9所述的像素电路的驱动方法,其特征在于,像素电路中还包括第二开关晶体管和第三开关晶体管,其中, 初始化阶段,具体包括: 第一门信号源输出使所述第一开关晶体管导通的电平信号,第二门信号源输出使所述第二开关晶体管导通的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,参考电压源向第二电容未与第一电容连接的一端输出参考复位电压的电位,数据电压源通过导通的第二开关晶体管向第一电容与第二电容的连接端输出低电位电压,使所述第一电容和所述第二电容的连接端存储参考复位电压的电位,所述第一电容在所述驱动晶体管以二极管连接的方式下充放电,使所述驱动晶体管进入饱和状态,所述第一电容存储驱动晶体管的阈值电压; 数据写入阶段,具体包括: 第一门信号源输出使所述第一开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管导通的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,数据电压源输出数据电压信号,所述第二电容存储所述数据电压;发光阶段,具体包括: 第一门信号源输出使所述第一开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管截止的电平信号,第三门信号源输出使所述第三开关晶体管导通的电平信号,驱动晶体管驱动发光器件发光,并通过所述第一电容存储的阈值电压对所述驱动晶体管的阈值电压进行补偿,使所述驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
11.如权利要求10所述的像素电路的驱动方法,其特征在于,像素电路中还包括第四开关晶体管,其中, 初始化阶段,具体包括: 第一门信号源输出使所述第一开关晶体管和所述第四开关晶体管导通的电平信号,第二门信号源输出使所述第二开关晶体管截止的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,参考电压源向第二电容未与第一电容连接的一端输出参考复位电压的电位,可变电压源通过导通的第四开关晶体管向第一电容与第二电容的连接端输出低电位电压,所述第一电容和所述第二电容的连接端存储参考复位电压的电位,所述第一电容在所述驱动晶体管以二极管连接的方式下充放电,使所述驱动晶体管进入饱和状态,所述第一电容存储驱动晶体管的阈值电压; 数据写入阶段,具体包括: 第一门信号源输出使所述第一开关晶体管和所述第四开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管导通的电平信号,第三门信号源输出使所述第三开关晶体管截止的电平信号,数据电压源输出数据电压信号,所述第二电容存储所述数据电压; 发光阶段,具体包括: 第一门信号源输出使所述第一开关晶体管和所述第四开关晶体管截止的电平信号,第二门信号源输出使所述第二开关晶体管截止的电平信号,第三门信号源输出使所述第三开关晶体管导通的电平信号,驱动晶体管驱动发光器件发光,并通过所述第一电容存储的阈值电压对所述驱动晶体管的阈值电压进行补偿,使所述驱动晶体管产生的驱动电流的电流值与所述驱动晶体管的阈值电压无关。
12.—种显示面板,包括由栅线和数据线限定的呈矩阵排列的像素单元,其特征在于,每一所述像素单元中包括一个像素电路; 其中,所述像素电路为权利要求1-7任一项所述的像素电路。
13.如权利要求12所述的显示面板,其特征在于,还包括第一电源信号线、第二电源信号线和控制信号线,其中, 驱动晶体管的漏极通过所述第一电源信号线与可变电压源连接; 第二电容的第一端通过所述第二电源信号线与参考电压源连接; 第一开关晶体管的栅极通过控制信号线与第一门信号源连接; 第二开关晶体管的栅极通过栅线与所述第二门信号源连接,漏极通过数据线与数据电压源连接; 第三开关晶体管的栅极通过控制信号线与第三门信号源连接。
14.一种显示装置,其特征在于,包括权利要求12-13任一项所述的显示面板。
【文档编号】G09G3/32GK103839520SQ201410073340
【公开日】2014年6月4日 申请日期:2014年2月28日 优先权日:2014年2月28日
【发明者】尹静文, 吴仲远 申请人:京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1