一种OLED像素电路及其驱动方法、显示装置与流程

文档序号:11409440阅读:405来源:国知局
一种OLED像素电路及其驱动方法、显示装置与流程

本发明涉及显示技术领域,尤其涉及一种oled像素电路及其驱动方法、显示装置。



背景技术:

随着多媒体技术的快速发展,oled(organiclight-emittingdiode,有机发光二极管)由于具有能自发光、高对比度、色域广、制备工艺简单、功耗低、易于实现柔性显示等优点,成为显示装置中重要的发光元件。

其中,尤其是am-oled(activematrix/organiclightemittingdiode,主动式矩阵有机发光二极管)显示面板具有无视角限制、低制造成本、高应答速度、低功耗、工作温度范围大、重量轻、可用于可携式机器的直流驱动且可随硬件设备小型化及轻薄化等优点,而成为研究的热点。

如图1所示,am-oled显示面板的像素结构中,每一个子像素中都集成了一组晶体管和第一电容,通过对晶体管和第一电容的驱动控制,实现对子像素中的oled的电流的控制,从而驱动oled发光。

驱动oled发光的驱动电流其中,k=w/l×c×u,w/l为驱动晶体管的宽长比,c为沟道绝缘层电容,u为沟道载流子迁移率。由于驱动晶体管的栅极持续受到偏压信号的作用,导致驱动晶体管的阈值电压vth会发生漂移,根据上述关系式,驱动电流i也随之变化,使得发光单元亮度受影响,从而导致显示不良。



技术实现要素:

本发明的实施例提供一种oled像素电路及其驱动方法、显示装置,可解决因驱动晶体管产生阈值电压漂移,而导致显示不良的问题。

为达到上述目的,本发明的实施例采用如下技术方案:

第一方面,提供一种oled像素电路,包括第一驱动模块、第二驱动模块、以及发光模块;所述第一驱动模块,分别连接第一扫描信号输入端、第一数据信号输入端、第一电压端和所述发光模块的第一极,用于在所述第一扫描信号输入端、所述第一数据信号输入端、和所述第一电压端的控制下,驱动所述发光模块发光;所述第二驱动模块,分别连接第二扫描信号输入端、第二数据信号输入端、第二电压端和所述发光模块的第一极,用于在所述第二扫描信号输入端、所述第二数据信号输入端、和所述第二电压端的控制下,驱动所述发光模块发光;所述发光模块的第二极还连接第三电压端;其中,当所述第一驱动模块驱动所述发光模块发光时,所述第二驱动模块停止驱动所述发光模块发光;当所述第二驱动模块驱动所述发光模块发光时,所述第一驱动模块停止驱动所述发光模块发光。

优选的,所述第一驱动模块包括第一晶体管单元、第一电容单元和第二晶体管单元;所述第一晶体管单元的栅极连接所述第一扫描信号输入端,第一极连接所述第一数据信号输入端,第二极连接所述第二晶体管单元的栅极;所述第二晶体管单元的第一极连接所述发光模块的第一极,第二极连接所述第一电压端;所述第一电容单元的第一端连接所述第一晶体管单元的第二极,第二端连接所述第二晶体管单元的第一极或第二极。

优选的,所述第二驱动模块包括第三晶体管单元、第二电容单元和第四晶体管单元;所述第三晶体管单元的栅极连接所述第二扫描信号输入端,第一极连接所述第二数据信号输入端,第二极连接所述第四晶体管单元的栅极;所述第四晶体管单元的第一极连接所述第二电压端,第二极连接所述发光模块的第一极;所述第二电容单元的第一端连接所述第三晶体管单元的第二极,第二端连接所述第四晶体管单元的第一极或第二极。

优选的,所述第一驱动模块包括第二晶体管单元、所述第二驱动模块包括第四晶体管单元时,所述第二晶体管单元中的晶体管和所述第四晶体管单元中的晶体管互为n型晶体管和p型晶体管。

优选的,所述第一驱动模块包括第二晶体管单元、所述第二驱动模块包括第四晶体管单元时,所述第二晶体管单元中的晶体管和所述第四晶体管单元中的晶体管同为n型晶体管或p型晶体管。

优选的,所述发光模块包括oled,所述oled的阳极连接所述第一驱动模块和所述第二驱动模块,阴极连接所述第三电压端。

优选的,所述第一扫描信号端和所述第二扫描信号端相连。

第二方面,提供一种显示装置,包括第一方面所述的oled像素电路。

第三方面,提供一种如第一方面所述的oled像素电路的驱动方法,所述驱动方法包括:在一帧,向第一扫描信号输入端和第二扫描信号输入端均输入扫描信号,并向第一数据信号输入端输入第一数据信号,以使第一驱动模块驱动发光模块发光,向第二数据信号输入端输入第二数据信号,以使第二驱动模块停止驱动发光模块发光;在所述一帧的相邻帧,向所述第一扫描信号输入端端和第二扫描信号输入端均输入扫描信号,并向所述第一数据信号输入端输入第三数据信号,以使所述第一驱动模块停止驱动发光模块发光,向所述第二数据信号输入端输入第四数据信号,以使所述第二驱动模块驱动所述发光模块发光。

优选的,所述驱动方法包括:在一帧,向所述第一扫描信号输入端和所述第二扫描信号输入端均输入扫描信号,控制第一晶体管单元和第三晶体管单元开启,并向所述第一数据信号输入端输入第一高电平信号,控制第二晶体管单元开启,驱动oled发光,向所述第二数据信号输入端输入第二高电平信号,控制第四晶体管单元截止,停止驱动oled发光;在所述一帧的相邻帧,向所述第一扫描信号输入端和所述第二扫描信号输入端均输入扫描信号,控制所述第一晶体管单元和第三晶体管单元开启;并向所述第一数据信号输入端输入第一低电平信号,控制第二晶体管单元截止,停止驱动oled发光;向所述第二数据信号输入端输入第二低电平信号,控制所述第四晶体管单元开启,驱动oled发光。

优选的,所述驱动方法包括:在一帧,向所述第一扫描信号输入端和所述第二扫描信号输入端均输入扫描信号,控制第一晶体管单元和第三晶体管单元开启,并向所述第一数据信号输入端输入第一高电平信号,控制第二晶体管单元开启,驱动oled发光,向所述第二数据信号输入端输入第一低电平信号,控制第四晶体管单元截止,停止驱动oled发光;在所述一帧的相邻帧,向所述第一扫描信号输入端和所述第二扫描信号输入端均输入扫描信号,控制所述第一晶体管单元和第三晶体管单元开启;并向所述第一数据信号输入端输入第二低电平信号,控制第二晶体管单元截止,停止驱动oled发光;向所述第二数据信号输入端输入第二高电平信号,控制所述第四晶体管单元开启,驱动oled发光。

本发明提供一种oled像素电路及其驱动方法、显示装置,通过设置两个驱动模块,并且在每一帧中,第一驱动模块和第二驱动模块各个信号输入端均正常输入信号,但在一帧中,只有一个驱动模块驱动发光模块发光,另一个驱动模块虽然输入信号,由于驱动模块中的驱动晶体管截止,无法驱动发光模块发光。即,在一帧中,第一数据信号输入端输入第一信号控制第一驱动模块中的驱动晶体管开启,从而控制发光模块发光;与此同时,第二数据信号输入端输入第二信号控制第二驱动模块中的驱动晶体管截止。在其相邻帧中,第一数据信号输入端输入第三信号控制第一驱动模块中的驱动晶体管截止;与此同时,第二数据信号输入端输入第四信号控制第二驱动模块中的驱动晶体管开启,从而控制发光模块发光。这样一来,第一数据信号和第三数据信号互为高低电平信号,两个数据信号造成的阈值电压vth漂移量极性相反,例如,当第一数据信号造成的vth漂移量大于0时,第三数据信号造成的vth漂移量小于0,从而可以通过选择合适的第三数据信号压值来抵消第一数据信号引起的vth漂移。同理,第二数据信号和第四数据信号互为高低电平信号,可以通过选择合适的第四数据信号压值来抵消第二数据信号引起的vth漂移。即,在工作中,两个驱动模块交替驱动发光模块发光,在一个驱动模块驱动发光单元发光的同时,另一个驱动模块施加抑制vth漂移的反向信号,从而实现了驱动晶体管电学特性的稳定,使得像素电路中晶体管的可靠性大大提高,降低vth漂移对发光模块亮度的影响,提高显示效果。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为现有技术提供的一种oled像素电路的结构示意图;

图2为本发明实施例提供的一种oled像素电路的结构示意图;

图3为图2中各模块的一种具体结构示意图一;

图4为图2中各模块的一种具体结构示意图二;

图5为图3和图4中oled像素电路的驱动时序图;

图6为图2中各模块的一种具体结构示意图三;

图7为图2中各模块的一种具体结构示意图四;

图8为图2中各模块的一种具体结构示意图五;

图9为图7和图8中oled像素电路的驱动时序图。

附图标记

10-第一驱动模块;20-第二驱动模块;30-发光模块;g1-第一扫描信号输入端;g2-第二扫描信号输入端;d1-第一数据信号输入端;d2-第二数据信号输入端;v1-第一电压端;v2-第二电压端;v3-第三电压端;c1-第一电容;c2-第二电容;t1-第一晶体管;t2-第二晶体管;t3-第三晶体管;t4-第四晶体管;d-oled。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明实施例提供一种oled像素电路,如图2所示,包括第一驱动模块10、第二驱动模块20、以及发光模块30。

第一驱动模块10,分别连接第一扫描信号输入端g1、第一数据信号输入端d1、第一电压端v1和发光模块30的第一极,用于在第一扫描信号输入端g1、第一数据信号输入端d1、和第一电压端v1的控制下,驱动发光模块30发光。

第二驱动模块,分别连接第二扫描信号输入端g2、第二数据信号输入端d2、第二电压端v2和发光模块30的第一极,用于在第二扫描信号输入端g2、第二数据信号输入端d2、和第二电压端v2的控制下,驱动发光模块发光。

发光模块30的第二极还连接第三电压端v3。

其中,当第一驱动模块10驱动发光模块30发光时,第二驱动模块20停止驱动发光模块30发光;当第二驱动模块20驱动发光模块30发光时,第一驱动模块10停止驱动发光模块30发光。

本发明提供的oled像素电路,通过设置两个驱动模块,并且在每一帧中,第一驱动模块10和第二驱动模块20各个信号输入端均正常输入信号,但在一帧中,只有一个驱动模块驱动发光模块30发光,另一个驱动模块虽然输入信号,由于驱动模块中的驱动晶体管截止,无法驱动发光模块30发光。即,在一帧中,第一数据信号输入端d1输入第一信号控制第一驱动模块10中的驱动晶体管开启,从而控制发光模块30发光;与此同时,第二数据信号输入端d2输入第二信号控制第二驱动模块20中的驱动晶体管截止。在其相邻帧中,第一数据信号输入端d1输入第三信号控制第一驱动模块10中的驱动晶体管截止;与此同时,第二数据信号输入端d2输入第四信号控制第二驱动模块20中的驱动晶体管开启,从而控制发光模块30发光。这样一来,第一数据信号和第三数据信号互为高低电平信号,两个数据信号造成的阈值电压vth漂移量极性相反,例如,当第一数据信号造成的vth漂移量大于0时,第三数据信号造成的vth漂移量小于0,从而可以通过选择合适的第三数据信号压值来抵消第一数据信号引起的vth漂移。同理,第二数据信号和第四数据信号互为高低电平信号,可以通过选择合适的第四数据信号压值来抵消第二数据信号引起的vth漂移。即,在工作中,两个驱动模块交替驱动发光模块30发光,在一个驱动模块驱动发光单元发光的同时,另一个驱动模块施加抑制vth漂移的反向信号,从而实现了驱动晶体管电学特性的稳定,使得像素电路中晶体管的可靠性大大提高,降低vth漂移对发光模块亮度的影响,提高显示效果。

以下结合具体的实施例,对图2中各个模块的具体结构进行详细的说明。

实施例一

提供一种oled像素电路,如图3所示,第一驱动模块10包括第一晶体管单元、第一电容单元和第二晶体管单元。

其中,第一晶体管单元可以包括多个串联和/或并联的第一晶体管t1,本发明实施例以第一晶体管单元包括一个第一晶体管t1进行示意;第一电容单元可以包括多个串联和/或并联的第一电容c1,本发明实施例以第一电容单元包括一个第一电容c1进行示意;第二晶体管单元可以包括多个串联和/或并联的第二晶体管t2,本发明实施例以第二晶体管单元包括一个第二晶体管t2进行示意。

具体的,第一晶体管t1的栅极连接扫描信号输入端g1,第一极连接数据信号输入端d1,第二极连接第二晶体管t2的栅极。

第二晶体管t2的第一极连接第一电压端v1,第二极连接发光模块30。

第一电容c1的第一端连接第一晶体管t1的第二极,第二端连接第二晶体管t2的第一极。

或者,如图4所示,第一电容c1的第一端连接第一晶体管t1的第二极,第二端连接第二晶体管t2的第二极。

其中,第一晶体管t1和第二晶体管t2可以为n型晶体管也可以为p型晶体管,本实施例以第一晶体管t1和第二晶体管t2为n型晶体管进行示意。

第二驱动模块20包括第三晶体管单元、第二电容单元和第四晶体管单元。

其中,第三晶体管单元可以包括多个串联和/或并联的第三晶体管t3,本发明实施例以第三晶体管单元包括一个第三晶体管t3进行示意;第二电容单元可以包括多个串联和/或并联的第二电容c2,本发明实施例以第二电容单元包括一个第二电容c2进行示意;第四晶体管单元可以包括多个串联和/或并联的第四晶体管t4,本发明实施例以第四晶体管单元包括一个第四晶体管t4进行示意。

具体的,第三晶体管t3的栅极连接第二扫描信号输入端g2,第一极连接第二数据信号输入端d2,第二极连接第四晶体管t4的栅极。

第四晶体管t4的第一极连接第二电压端v2,第二极连接发光模块30的第一极。

第二电容c2的第一端连接第三晶体管t3的第二极,第二端连接第四晶体管t4的第一极。

或者,如图4所示,第二电容c2的第一端连接第三晶体管t3的第二极,第二端连接第四晶体管t4的第二极。

其中,第三晶体管t3和第四晶体管t4可以为n型晶体管也可以为p型晶体管,本实施例以第三晶体管t3为n型晶体管、第四晶体管t4为p型晶体管进行示意。

此外,第一晶体管t1和第三晶体管t3的类型可以相同,也可以不同。第二晶体管t2和第四晶体管t4互为n型晶体管和p型晶体管,两个晶体管的类型不同。

发光模块30包括oled,oled的阳极连接第一驱动模块10和第二驱动模块20,阴极连接第三电压端v3。

需要说明的是,第一,本发明实施例提供的晶体管可以为增强型晶体管,也可以为耗尽型晶体管;本发明实施例提供的晶体管的第一极可以为源极,第二极可以为漏极,或者晶体管的第一极可以为漏极,第二极为源极,本发明对此不作限定,根据晶体管的类型合理选择即可。

第二,本发明实施中是以第一电压端v1和二电压端v2恒定输出高电平,第三电压端v3恒定输出低电平为例进行的说明。

以上,对于如图3和图4所示的oled像素电路,如图5所示,在一帧,当第一扫描信号输入端g1输入扫描信号,第一晶体管t1打开,第一数据信号输入端d1输入高电平数据信号,经第一晶体管t1后输出到第二晶体管t2的栅极,同时向第一电容c1充电。随后,当第一扫描信号输入端g1输入截止信号,第一电容c1放电,第二晶体管t2为n型晶体管,在高电平信号控制下,第二晶体管t2打开,第一电压端v1的高电压信号经第二晶体管t2输出至oled的阳极,同时第三电压端v3的低电压信号输出至oled的阴极,驱动oled发光。与此同时,第二扫描信号输入端g2输入扫描信号,第三晶体管t3打开,第二数据信号输入端d2输入高电平数据信号,经第三晶体管t3后输出到第四晶体管t4的栅极,同时向第二电容c2充电。随后,当第二扫描信号输入端g2输入截止信号,第二电容c2放电,第四晶体管t4为p型晶体管,在高电平信号控制下,第四晶体管t4截止。

在与其相邻帧,当第一扫描信号输入端g1输入扫描信号,第一晶体管t1打开,第一数据信号输入端d1输入低电平数据信号,经第一晶体管t1后输出到第二晶体管t2的栅极,同时向第一电容c1充电。随后,当第一扫描信号输入端g1输入截止信号,第一电容c1放电,第二晶体管t2为n型晶体管,在低电平信号控制下,第二晶体管t2截止。与此同时,第二扫描信号输入端g2输入扫描信号,第三晶体管t3打开,第二数据信号输入端d2输入低电平数据信号,经第三晶体管t3后输出到第四晶体管t4的栅极,同时向第二电容c2充电。随后,当第二扫描信号输入端g2输入截止信号,第二电容c2放电,第四晶体管t4为p型晶体管,在低电平信号控制下,第四晶体管t4开启,第二电压端v2的高电压信号经第四晶体管t4输出至oled的阳极,同时第三电压端v3的低电压信号输出至oled的阴极,驱动oled发光。

基于此,第二晶体管t2和第四晶体管t4在相邻两帧所产生的阈值电压vth漂移量极性相反,例如,当一帧造成的vth漂移量大于0时,下一帧造成的vth漂移量则小于0,两帧所产生的vth漂移量可相互抵消。

实施例二

在实施例一的基础上,如图6所示,第一扫描信号输入端g1和第二扫描信号端g2相连。

实施例三

提供一种oled像素电路,如图7所示,第一驱动模块10包括第一晶体管单元、第一电容单元和第二晶体管单元。

其中,第一晶体管单元可以包括多个串联和/或并联的第一晶体管t1,本发明实施例以第一晶体管单元包括一个第一晶体管t1进行示意;第一电容单元可以包括多个串联和/或并联的第一电容c1,本发明实施例以第一电容单元包括一个第一电容c1进行示意;第二晶体管单元可以包括多个串联和/或并联的第二晶体管t2,本发明实施例以第二晶体管单元包括一个第二晶体管t2进行示意。

具体的,第一晶体管t1的栅极连接扫描信号输入端g1,第一极连接数据信号输入端d1,第二极连接第二晶体管t2的栅极。

第二晶体管t2的第一极连接第一电压端v1,第二极连接发光模块30。

第一电容c1的第一端连接第一晶体管t1的第二极,第二端连接第二晶体管t2的第一极。

或者,如图8所示,第一电容c1的第一端连接第一晶体管t1的第二极,第二端连接第二晶体管t2的第二极。

其中,第一晶体管t1和第二晶体管t2可以为n型晶体管也可以为p型晶体管,本实施例以第一晶体管t1和第二晶体管t2为n型晶体管进行示意。

第二驱动模块20包括第三晶体管单元、第二电容单元和第四晶体管单元。

其中,第三晶体管单元可以包括多个串联和/或并联的第三晶体管t3,本发明实施例以第三晶体管单元包括一个第三晶体管t3进行示意;第二电容单元可以包括多个串联和/或并联的第二电容c2,本发明实施例以第二电容单元包括一个第二电容c2进行示意;第四晶体管单元可以包括多个串联和/或并联的第四晶体管t4,本发明实施例以第四晶体管单元包括一个第四晶体管t4进行示意。

具体的,第三晶体管t3的栅极连接第二扫描信号输入端g2,第一极连接第二数据信号输入端d2,第二极连接第四晶体管t4的栅极。

第四晶体管t4的第一极连接第二电压端v2,第二极连接发光模块30的第一极。

第二电容c2的第一端连接第三晶体管t3的第二极,第二端连接第四晶体管t4的第一极。

或者,如图8所示,第二电容c2的第一端连接第三晶体管t3的第二极,第二端连接第四晶体管t4的第二极。

其中,第三晶体管t3和第四晶体管t4可以为n型晶体管也可以为p型晶体管,本实施例以第三晶体管t3和第四晶体管t4为n型晶体管进行示意。

此外,第一晶体管t1和第三晶体管t3的类型可以相同也可以不同,本发明实施例以第一晶体管t1和第三晶体管t3的类型相同进行示意。第二晶体管t2和第四晶体管t4的类型相同。

发光模块30包括oled,oled的阳极连接第一驱动模块10和第二驱动模块20,阴极连接第三电压端v3。

以上,对于如图7和图8所示的oled像素电路,如图9所示,在一帧,当第一扫描信号输入端g1输入扫描信号,第一晶体管t1打开,第一数据信号输入端d1输入高电平数据信号,经第一晶体管t1后输出到第二晶体管t2的栅极,同时向第一电容c1充电。随后,当第一扫描信号输入端g1输入截止信号,第一电容c1放电,第二晶体管t2为n型晶体管,在高电平信号控制下,第二晶体管t2打开,第一电压端v1的高电压信号经第二晶体管t2输出至oled的阳极,同时第三电压端v3的低电压信号输出至oled的阴极,驱动oled发光。与此同时,第二扫描信号输入端g2输入扫描信号,第三晶体管t3打开,第二数据信号输入端d2输入低电平数据信号,经第三晶体管t3后输出到第四晶体管t4的栅极,同时向第二电容c2充电。随后,当第二扫描信号输入端g2输入截止信号,第二电容c2放电,第四晶体管t4为n型晶体管,在低电平信号控制下,第四晶体管t4截止。

在与其相邻帧,当第一扫描信号输入端g1输入扫描信号,第一晶体管t1打开,第一数据信号输入端d1输入低电平数据信号,经第一晶体管t1后输出到第二晶体管t2的栅极,同时向第一电容c1充电。随后,当第一扫描信号输入端g1输入截止信号,第一电容c1放电,第二晶体管t2为n型晶体管,在低电平信号控制下,第二晶体管t2截止。与此同时,第二扫描信号输入端g2输入扫描信号,第三晶体管t3打开,第二数据信号输入端d2输入高电平数据信号,经第三晶体管t3后输出到第四晶体管t4的栅极,同时向第二电容c2充电。随后,当第二扫描信号输入端g2输入截止信号,第二电容c2放电,第四晶体管t4为p型晶体管,在高电平信号控制下,第四晶体管t4开启,第二电压端v2的高电压信号经第四晶体管t4输出至oled的阳极,同时第三电压端v3的低电压信号输出至oled的阴极,驱动oled发光。

本发明实施例还提供一种显示装置,包括上述任一种oled像素电路。具有与前述实施例提供的oled像素电路相同的结构和有益效果。由于前述实施例已经对oled像素电路的结构和有益效果进行了详细的描述,此处不再赘述。

本发明实施例还提供一种上述oled像素电路的驱动方法,所述驱动方法包括:

在一帧,向第一扫描信号输入端g1和第二扫描信号输入端g2均输入扫描信号,并向第一数据信号输入端d1输入第一数据信号,以使第一驱动模块10驱动发光模块30发光,向第二数据信号输入端d2输入第二数据信号,以使第二驱动模块20停止驱动发光模块20发光。

具体的,如图4-6所示,在一帧,向第一扫描信号输入端g1和第二扫描信号输入端g2均输入扫描信号,控制第一晶体管t1和第三晶体管t3开启,并向第一数据信号输入端d1输入第一高电平信号,控制第二晶体管t2开启,驱动oled发光。向第二数据信号输入端d2输入第二高电平信号,控制第四晶体管t4截止,停止驱动oled发光。

或者,如图7-9所示,在一帧,向第一扫描信号输入端g1和第二扫描信号输入端g2均输入扫描信号,控制第一晶体管t1和第三晶体管t3开启,并向第一数据信号输入端d1输入第一高电平信号,控制第二晶体管t2开启,驱动oled发光。向第二数据信号输入端d2输入第一低电平信号,控制第四晶体管t4截止,停止驱动oled发光。

在所述一帧的相邻帧,向第一扫描信号输入端端g1和第二扫描信号输入端g2均输入扫描信号,并向第一数据信号输入端d1输入第三数据信号,以使第一驱动模块10停止驱动发光模块30发光,向第二数据信号输入端d2输入第四数据信号,以使第二驱动模块20驱动发光模块30发光。

具体的,如图4-6所示,在所述一帧的相邻帧,向第一扫描信号输入端端g1和第二扫描信号输入端g2均输入扫描信号,控制第一晶体管t1和第三晶体管t3开启,并向第一数据信号输入端d1输入第一低电平信号,控制第二晶体管t2截止,停止驱动oled发光;向第二数据信号输入端d2输入第二低电平信号,控制第四晶体管t4开启,驱动oled发光。

或者,如图7-9所示,在所述一帧的相邻帧,向第一扫描信号输入端端g1和第二扫描信号输入端g2均输入扫描信号,控制第一晶体管t1和第三晶体管t3开启,并向第一数据信号输入端d1输入第二低电平信号,,控制第二晶体管t2截止,停止驱动oled发光;向第二数据信号输入端d2输入第二高电平信号,控制第四晶体管t4开启,驱动oled发光。

本发明提供的oled像素电路的驱动方法,通过设置两个驱动模块,并且在每一帧中,第一驱动模块10和第二驱动模块20各个信号输入端均正常输入信号,但在一帧中,只有一个驱动模块驱动发光模块30发光,另一个驱动模块虽然输入信号,由于驱动模块中的驱动晶体管截止,无法驱动发光模块30发光。即,在一帧中,第一数据信号输入端d1输入第一信号控制第一驱动模块10中的第二晶体管t2开启,从而控制发光模块30发光;与此同时,第二数据信号输入端d2输入第二信号控制第二驱动模块20中的第四晶体管t4截止。在其相邻帧中,第一数据信号输入端d1输入第三信号控制第一驱动模块10中的第二晶体管t2截止;与此同时,第二数据信号输入端d2输入第四信号控制第二驱动模块20中的第四晶体管t4开启,从而控制发光模块30发光。这样一来,第一数据信号和第三数据信号互为高低电平信号,两个数据信号造成的阈值电压vth漂移量极性相反,例如,当第一数据信号造成的vth漂移量大于0时,第三数据信号造成的vth漂移量小于0,从而可以通过选择合适的第三数据信号压值来抵消第一数据信号引起的vth漂移。同理,第二数据信号和第四数据信号互为高低电平信号,可以通过选择合适的第四数据信号压值来抵消第二数据信号引起的vth漂移。即,在工作中,两个驱动模块交替驱动发光模块30发光,在一个驱动模块驱动发光单元发光的同时,另一个驱动模块施加抑制vth漂移的反向信号,从而实现了驱动晶体管电学特性的稳定,使得像素电路中晶体管的可靠性大大提高,降低vth漂移对发光模块亮度的影响,提高显示效果。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1