一种电致发光显示面板、其驱动方法及显示装置与流程

文档序号:11516123阅读:269来源:国知局
一种电致发光显示面板、其驱动方法及显示装置与流程

本发明涉及显示技术领域,尤指一种电致发光显示面板、其驱动方法及显示装置。



背景技术:

有机发光二极管(organiclightemittingdisplay,oled)显示器,因其具有响应速度快、色域宽、视角大、亮度高、以及质轻等特点,备受关注,在发光技术领域得到了广泛的应用;但oled显示器是一种电流驱动的显示器,所以需要稳定的电流来驱动使其发光;而由于工艺制程和器件老化等原因,像素电路中驱动晶体管的阈值电压(vth)容易产生漂移,从而造成显示不均和残像。

为了解决这一问题,通常采用具有补偿功能的像素电路,实现对阈值电压的补偿;例如,如图1所示的一种像素电路,包括6个开关晶体管:t1~t6、1个驱动晶体管md和1个电容c;对应的输入时序图如图2所示,图2为图1所示的像素电路对应的输入时序图。该像素电路虽然通过内部补偿改善了因工艺和晶体管老化造成的驱动晶体管阈值电压漂移造成的显示不均问题,但是在高低灰阶切换后存在第一帧亮度不一致的问题。并且,该像素电路发光一段时间后,由于偏压应力会使驱动晶体管的阈值电压发生偏移,受偏移变化不同影响,导致残影现象出现。



技术实现要素:

本发明实施例提供了一种电致发光显示面板、其驱动方法及显示装置,用以改善现有像素电路存在的残影以及高低灰阶切换后存在的第一帧亮度不一致的问题。

本发明实施例提供了一种电致发光显示面板,包括:呈阵列排布的多个像素电路;所述像素电路包括节点初始化模块和阳极复位模块;其中,

每列所述像素电路中的各所述像素电路之间具有连接通路;所述连接通路,用于为相邻所述像素电路中的所述阳极复位模块或所述节点初始化模块提供参考信号。

另一方面,本发明实施例还提供了一种显示装置,包括:如本发明实施例提供的上述电致发光显示面板。

另一方面,本发明实施例还提供了一种如本发明实施例提供的上述电致发光显示面板的驱动方法,包括:

初始化阶段,连接通路为相邻像素电路中的节点初始化模块提供参考信号;

数据写入阶段,所述连接通路为相邻像素电路中的阳极复位模块提供所述参考信号。

本发明有益效果如下:

本发明实施例提供的一种电致发光显示面板、其驱动方法及显示装置,其中,电致发光显示面板包括:呈阵列排布的多个像素电路;像素电路包括节点初始化模块和阳极复位模块;通过在每列像素电路中的各像素电路之间设置连接通路,为相邻像素电路中的阳极复位模块或节点初始化模块提供参考信号,不仅可以通过节点初始化模块实现对关键节点的初始化,避免因电压跳变引起的阈值电压抓取不一致的问题,有效防止驱动晶体管的阈值电压发生偏移导致的残影现象出现,还可以为相邻像素电路中的阳极复位模块或节点初始化模块提供参考信号,节省信号端口的设置数量,节省布线空间。

附图说明

图1为现有技术中的像素电路的电路示意图;

图2为像素电路对应的输入输出时序图;

图3为本发明实施例中提供的电致发光显示面板的结构示意图;

图4至图14分别为本发明实施例中提供的像素电路的结构示意图;

图15和图16分别为本发明实施例中提供的输入输出时序图;

图17为本发明实施例中提供的电致发光显示面板中部分像素电路的结构示意图;

图18为本发明实施例中提供的一种显示装置的结构示意图。

具体实施方式

下面将结合附图,对本发明实施例提供的一种电致发光显示面板、其驱动方法及显示装置的具体实施方式进行详细地说明。需要说明的是,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

通过对图1所示的像素电路进行仿真模拟,当第n-1帧为0灰阶,第n帧为255灰阶,第n+1帧为255灰阶时,对第一节点n1和n2节点的在不同时间段时的电位进行检测,检测结果如表1所示。

表1

由上述表1可以可知,在初始化阶段,第n帧的第二节点n2的电位与第n+1帧的第二节点n2的电位不同。这是由于在初始化阶段,第n帧的第一节点n1的电位-3v是由3.44v切换过来的,而第n+1帧的第一节点n1的电位-3v是由1.5v切换过来的,由于像素电路中第一节点n1和第二节点n2之间存在寄生电容,而第二节点n2在初始化阶段处于浮空状态,因此第一节点n1的电压变化δv不一致会导致在初始化阶段第n帧的第二节点n2的电位与第n+1帧的第二节点n2的电位不同,进而导致在数据写入阶段时,第n帧的第一节点n1的电位与第n+1帧的第一节点n1节点的电位不同,造成第n帧亮度与第n+1帧亮度不一致的问题。

基于此,本发明实施例提供了一种电致发光显示面板,通过在初始化阶段时同时对第一节点n1和第二节点n2的电位进行复位,避免二者寄生电容造成的差异带来亮度不一致的问题;并且,通过在像素电路之间设置连接通路,为相邻像素电路提供参考信号,可以减少信号端的设置数量,节省布线空间。

具体地,本发明实施例提供的上述电致发光显示面板,如图3所示,可以包括:呈阵列排布的多个像素电路p;像素电路p包括节点初始化模块101和阳极复位模块102;其中,

在如图4至图7所示的每列像素电路中,每列像素电路中的各像素电路之间具有连接通路;连接通路,用于为相邻像素电路中的阳极复位模块102或节点初始化模块101提供参考信号。

本发明实施例提供的上述电致发光显示面板,通过在每列像素电路中的各像素电路之间设置连接通路,不仅可以通过节点初始化模块101实现对关键节点的初始化,避免因电压跳变引起的阈值电压抓取不一致的问题,有效防止驱动晶体管的阈值电压发生偏移导致的残影现象出现,还可以为相邻像素电路中的阳极复位模块102或节点初始化模块101提供参考信号,节省信号端口的设置数量,节省布线空间。

在具体实施时,在本发明实施例提供的上述电致发光显示面板中,如图4至图7所示,且图4至图7为图3中的部分像素电路,节点初始化模块101的第一端与第一扫描信号端s1电连接,第二端与参考信号端vref电连接,第三端与第一节点n1电连接,第四端与第二节点n2电连接,第五端用于接收参考信号;节点初始化模块101,用于在第一扫描信号端s1输入的第一扫描信号的控制下,将参考信号端vref输入的参考信号传输至第一节点n1,将参考信号传输至第二节点n2;

阳极复位模块102的第一端与第二扫描信号端s2电连接,第二端与第三节点n3电连接,第三端用于接收参考信号;阳极复位模块102,用于在第二扫描信号端s2输入的第二扫描信号的控制下,将参考信号传输至第三节点n3;

连接通路,具体用于为相邻像素电路中的阳极复位模块102的第三端或节点初始化模块101的第五端提供参考信号。

在具体实施时,像素电路中除了节点初始化模块101和阳极复位模块102之外,在本发明实施例提供的上述电致发光显示面板中,如图4至图7所示,像素电路还可以包括:数据写入模块103、发光控制模块104、驱动控制模块105和有机发光二极管106;由于每个像素电路中均包括上述六个模块,所以,下面就以图4和图5中所示的像素电路p1(指一列像素电路中的首个像素电路)中的结构为例,对各模块的连接关系进行说明;

数据写入模块103的第一端与第二扫描信号端s2电连接,第二端与数据信号端vdata电连接,第三端与第二节点n2电连接,第四端与第一节点n1电连接,第五端与第四节点n4电连接;数据写入模块103,用于在第二扫描信号端s2输入的第二扫描信号的控制下,将数据信号端vdata输入的数据信号传输至第二节点n2,将第四节点n4的电位提供至第一节点n1;

发光控制模块104的第一端与发光控制信号端emit电连接,第二端与第一电压信号端pvdd电连接,第三端与第二节点n2电连接,第四端与第四节点n4电连接,第五端与第三节点n3电连接;发光控制模块104,用于在发光控制信号端emit输入的发光控制信号的控制下,将第一电压信号端pvdd输入的第一电压信号传输至第二节点n2,将第四节点n4的电位提供至第三节点n3;

驱动控制模块105的第一端与第一节点n1电连接,第二端与第一电压信号端pvdd电连接,第三端与第二节点n2电连接,第四端与第四节点n4电连接;驱动控制模块105,用于在第一电压信号端pvdd输入的第一电压信号的控制下,维持第一节点n1的电位;在第一节点n1的控制下,将第二节点n2和第四节点n4之间导通;

有机发光二极管106的第一端与第三节点n3电连接,第二端与第二电压信号端pvee电连接。

具体地,以图4至图7所示的电致发光显示面板中的像素电路的结构为例,通过对其进行仿真模拟,当第n-1帧为0灰阶,第n帧为255灰阶,第n+1帧为255灰阶时,对第一节点n1和n2节点的在不同时间段时的电位进行检测,检测结果如表2所示。

表2

由上述表2可以可知,在初始化阶段,第n帧的第二节点n2的电位与第n+1帧的第二节点n2的电位相同。具体地,在初始化阶段,第n帧的第一节点n1的电位-3v是由3.44v切换过来的,第n+1帧的第一节点n1的电位-3v是由1.5v切换过来的,虽然像素电路中第一节点n1和第二节点n2之间存在寄生电容,但因第二节点n2在初始化阶段被参考信号复位电位为-0.58和-0.59,因此第一节点n1的电压变化δv不一致不会影响在初始化阶段第n帧的第二节点n2的电位与第n+1帧的第二节点n2的电位,进而不会影响在数据写入阶段时,第n帧的第一节点n1的电位与第n+1帧的第一节点n1节点的电位,保证了第n帧亮度与第n+1帧亮度一致。

在具体实施时,在本发明实施例提供的上述电致发光显示面板中,设置在每列像素电路中的各像素电路之间的连接通路,可以有以下几种实施方式:

第一种实施方式,连接通路为下一个像素电路中的节点初始化模块101的第五端提供参考信号,使得在初始化阶段,在对第一节点n1进行初始化的同时,实现对第二节点n2的初始化;如图4和图5所示,虚线框1表示首个像素电路,称为像素电路p1,虚线框2表示与首个像素电路相邻的第二个像素电路,称为像素电路p2,连接通路为像素电路p2中的节点初始化模块101的第五端提供参考信号。

第二种实施方式,连接通路为上一个像素电路中的阳极复位模块102的第三端提供参考信号,使得在对第二节点n2进行初始化的同时,对上一个像素电路中的阳极进行复位;如图6和图7所示,虚线框n表示最后一个像素电路,称为像素电路pn,虚线框n-1表示与最后一个像素电路相邻的倒数第二个像素电路,称为像素电路pn-1,连接通路为像素电路pn-1中的阳极复位模块102的第三端提供参考信号。

第三种实施方式,如图8和图9所示,图中仅示出了虚拟像素电路与像素电路之间的连接通路,以及各像素电路之间的连接通路;在一列像素电路的开头设置虚拟像素电路dp1,在结尾设置虚拟像素电路dpn,且虚拟像素电路的结构设置与像素电路中的结构设置相同(图中并未给出具体的像素电路的结构);所以可以在位于开头的虚拟像素电路dp1与相邻像素电路p1之间设置连接通路m(箭头表示参考信号流动的方向),使得虚拟像素电路dp1为像素电路p1(即第一个像素电路)中的节点初始化模块101的第五端(即第二节点n2)提供参考信号,且位于各像素电路之间的连接通路m,为下一个像素电路中的节点初始化模块101的第五端(即第二节点n2)提供参考信号(如图8所示);或,在位于结尾的虚拟像素电路dpn与相邻像素电路pn之间设置连接通路m(箭头表示参考信号流动的方向),使得位于结尾的虚拟像素电路dpn为像素电路pn(即最后一个像素电路)中的阳极复位模块102的第三端(即第三节点n3)提供参考信号,且位于各像素电路之间的连接通路m,为上一个像素电路中的阳极复位模块102的第三端(即第三节点n3)提供参考信号(如图9所示)。

因此,上述三种实施方式,均可以在对第一节点n1进行初始化的同时,实现对第二节点n2的初始化,不仅可以保证每一帧的复位情况完全一致,还可以减少信号端的设置数量,节省布线空间;另外,有效避免了电压跳变引起的阈值电压抓取不一致的问题,保证了在高低灰阶切换后第一帧的亮度一致,有效防止了驱动晶体管的阈值电压发生偏移导致的残影现象出现。虽然第三种实施方式利用了电致发光显示面板中设置的虚拟像素电路来实现对第二节点n2的初始化或对第三节点n3的复位,但若将虚拟像素电路看作像素电路时,其中的各模块的工作过程是相同的,本质上并无根本区别;因此,下面就以第一种实施方式与第二种实施方式为例,对各像素电路之间设置的连接通路的实施方式进行详细说明。

可选地,对于第一种实施方式,在本发明实施例提供的上述电致发光显示面板中,如图4和图5所示,每列像素电路中除首个像素电路p1之外,各像素电路的节点初始化模块101的第五端与上一个像素电路的第三节点n3电连接;首个像素电路p1的节点初始化模块101的第五端与参考信号端vref电连接(如图5所示),或与第一节点n1电连接(如图4所示)。

具体地,为了能够在阳极复位模块102的作用下,使第三节点n3的电位为参考信号的电位,实现为下一个像素电路中的节点初始化模块101的第五端提供参考信号,在本发明实施例提供的上述电致发光显示面板中,如图4和图5所示,每列像素电路中各像素电路的阳极复位模块102的第三端与参考信号端vref电连接。

可选地,对于第二种实施方式,在本发明实施例提供的上述电致发光显示面板中,如图6和图7所示,每列像素电路的除最后一个像素电路pn之外,各像素电路的阳极复位模块102的第三端与下一个像素电路中的第二节点n2电连接;最后一个像素电路pn的阳极复位模块102的第三端与参考信号端vref电连接。

具体地,为了能够在节点初始化模块101的作用下,使第二节点n2的电位为参考信号的电位,实现为上一个像素电路中的阳极复位模块102的第三端提供参考信号,在本发明实施例提供的上述电致发光显示面板中,如图6和图7所示,每列像素电路中各像素电路的节点初始化模块101的第五端与参考信号端vref(如图7所示)电连接,或与第一节点n1电连接(如图6所示)。

需要说明的是,在电致发光显示面板中,各扫描信号按照列的方向进行排列,且是按照逐行扫描的方式从扫描控制驱动器中发出扫描信号,用于驱动各像素电路,所以从电致发光显示面板的整体来看,扫描信号端的排列序号是依次连续排列的;例如,如图4所示,从像素电路p1至像素电路p2,扫描信号端的序号依次为s1,s2和s3,并且,像素电路p1和像素电路p2共用s2;同理,在图6和图7所示的各像素电路中,像素电路pn与像素电路pn-1之间共用sn;正因如此,在第二扫描信号端s2输入第二扫描信号时,在像素电路p1中的第三开关晶体管t3导通的同时,像素电路p2中的第一开关晶体管t1和第二开关晶体管t2也处于导通状态,所以使得在像素电路p1中的第三节点n3复位的同时,实现了对像素电路p2中的第二节点n2的初始化,有效节省了信号端的设置数量。

并且,在图6和图7所示的各像素电路中,用于提供发光控制信号的发光控制信号端的序号与像素电路的序号相对应,即像素电路pn-1中,用于提供发光控制信号的控制信号端为第n-1个发光控制信号端,像素电路pn中,用于提供发光控制信号的控制信号端为第n个发光控制信号端,用于控制各像素电路依次发光。

在具体实施时,为了能够清楚地解释每个像素电路中各模块的工作过程,在如图10至图13所示的像素电路中,其中,图10是与图4对应的像素电路的具体结构示意图,图11是与图5对应的像素电路的具体结构示意图,图12是与图6对应的像素电路的具体结构示意图,图13是与图7对应的像素电路的具体结构示意图;如图10和图11所示,在像素电路p1中,用于提供扫描信号的扫描信号端分别为s1和s2,所以可以将s1作为第一扫描信号端,将s2作为第二扫描信号端,用于提供发光控制信号的发光控制信号端为emit1;而在像素电路p2中,用于提供扫描信号的扫描信号端分别为s2和s3,所以可以将s2作为第一扫描信号端,将s3作为第二扫描信号端,用于提供发光控制信号的发光控制信号端为emit2;同理,如图12和图13所示,在像素电路pn-1中,用于提供扫描信号的扫描信号端分别为sn-1和sn,所以可以将sn-1作为第一扫描信号端,将sn作为第二扫描信号端,用于提供发光控制信号的发光控制信号端为emitn-1;而在像素电路pn中,用于提供扫描信号的扫描信号端分别为sn和sn+1,所以可以将sn作为第一扫描信号端,将sn+1作为第二扫描信号端,用于提供发光控制信号的发光控制信号端为emitn;因此,下面将以图10和图11所示的像素电路p1中的具体结构为例,对像素电路的具体结构进行说明。

具体地,为了能够实现节点初始化模块101的功能,实现对第一节点n1和第二节点n2的初始化,在本发明实施例提供的上述电致发光显示面板中,节点初始化模块101,如图10和图11所示的像素电路p1,可以包括:第一开关晶体管t1和第二开关晶体管t2;

第一开关晶体管t1的栅极与第一扫描信号端s1电连接,源极与参考信号端vref电连接,漏极与第一节点n1电连接;

第二开关晶体管t2的栅极与第一扫描信号端s1电连接,漏极与第二节点n2电连接,源极用于接收参考信号。

具体地,第一开关晶体管t1在第一扫描信号端s1输入的第一扫描信号的控制下,将参考信号端vref输入的参考信号传输至第一节点n1;第二开关晶体管t2在第一扫描信号端s1输入的第一扫描信号的控制下,将接收到的参考信号传输至第二节点n2。

具体地,第一开关晶体管t1和第二开关晶体管t2可以均为p型晶体管,在第一扫描信号端s1输入的第一扫描信号为低电平时,第一开关晶体管t1和第二开关晶体管t2均处于导通状态;第一开关晶体管t1和第二开关晶体管t2还可以均为n型晶体管,在第一扫描信号端s1输入的第一扫描信号为高电平时,第一开关晶体管t1和第二开关晶体管t2均处于导通状态。

以上仅是举例说明节点初始化模块101的具体结构,在具体实施时,节点初始化模块101的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。

进一步地,如图10和图11所示的像素电路p1,第一开关晶体管t1可以为双栅极结构,这样可以减少在第一开关晶体管t1截止时的漏电流,以有利于减少在发光阶段第一开关晶体管t1的漏电流对驱动晶体管md的干扰,进而影响驱动晶体管md的驱动电流;因此,在本发明实施例提供的上述电致发光显示面板中,第一开关晶体管t1为双栅极结构,可以包括:第一子开关晶体管t11和第二子开关晶体管t12;

第一子开关晶体管t11的漏极和第二子开关晶体管t12的源极电连接;

第一子开关晶体管t11的栅极和第二子开关晶体管t12的栅极分别与第一扫描信号端s1电连接;

第一子开关晶体管t11的源极与参考信号端vref电连接,第二子开关晶体管t12的漏极与第一节点n1电连接。

具体地,在第一开关晶体管t1为p型晶体管时,第一子开关晶体管t11和第二子开关晶体管t12同样均为p型晶体管,在第一扫描信号端s1输入的第一扫描信号为低电平时,第一子开关晶体管t11和第二子开关晶体管t12均处于导通状态;在第一开关晶体管t1为n型晶体管时,第一子开关晶体管t11和第二子开关晶体管t12同样均为n型晶体管,在第一扫描信号端s1输入的第一扫描信号为高电平时,第一子开关晶体管t11和第二子开关晶体管t12均处于导通状态。

在具体实施时,为了实现阳极复位模块102的功能,实现对阳极的复位,在本发明实施例提供的上述电致发光显示面板中,如图10和图11所示的像素电路p1,阳极复位模块102,可以包括:第三开关晶体管t3;

第三开关晶体管t3的栅极与第二扫描信号端s2电连接,漏极与第三节点n3电连接,源极用于接收参考信号。

具体地,第三开关晶体管t3在第二扫描信号端s2输入的第二扫描信号的控制下,将接收到的参考信号传输至第三节点n3。

具体地,第三开关晶体管t3可以为p型晶体管,在第二扫描信号端s2输入的第二扫描信号为低电平时,第三开关晶体管t3处于导通状态;第三开关晶体管t3还可以为n型晶体管,在第二扫描信号端s2输入的第二扫描信号为高电平时,第三开关晶体管t3处于导通状态。

以上仅是举例说明阳极复位模块102的具体结构,在具体实施时,阳极复位模块102的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。

在具体实施时,为了实现数据写入模块103的功能,在本发明实施例提供的上述电致发光显示面板中,如图10和图11所示的像素电路p1,数据写入模块103,可以包括:第四开关晶体管t4和第五开关晶体管t5;

第四开关晶体管t4的栅极与第二扫描信号端s2电连接,源极与数据信号端vdata电连接,漏极与第二节点n2电连接;

第五开关晶体管t5的栅极与第二扫描信号端s2电连接,源极与第四节点n4电连接,漏极与第一节点n1电连接。

具体地,第四开关晶体管t4在第二扫描信号端s2输入的第二扫描信号的控制下,将数据信号端vdata输入的数据信号传输至第二节点n2;第五开关晶体管t5在第二扫描信号端s2输入的第二扫描信号的控制下,将第四节点n4的电位提供至第一节点n1。

具体地,第四开关晶体管t4和第五开关晶体管t5可以均为p型晶体管,在第二扫描信号端s2输入的第二扫描信号为低电平时,第四开关晶体管t4和第五开关晶体管t5均处于导通状态;第四开关晶体管t4和第五开关晶体管t5还可以均为n型晶体管,在第二扫描信号端s2输入的第二扫描信号为高电平时,第四开关晶体管t4和第五开关晶体管t5均处于导通状态。

以上仅是举例说明数据写入模块103的具体结构,在具体实施时,数据写入模块103的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。

同样地,如图10和图11所示的像素电路p1,第五开关晶体管t5也可以为双栅极结构,这样可以减少在第五开关晶体管t5截止时的漏电流,以有利于减少在发光阶段第五开关晶体管t5的漏电流对驱动晶体管md的干扰,进而影响驱动晶体管md的驱动电流;因此,在本发明实施例提供的上述电致发光显示面板中,第五开关晶体管t5为双栅极结构,可以包括:第三子开关晶体管t51和第四子开关晶体管t52;

第三子开关晶体管t51的漏极和第四子开关晶体管t52的源极电连接;

第三子开关晶体管t51的栅极和第四子开关晶体管t52的栅极分别与第二扫描信号端s2电连接;

第三子开关晶体管t51的源极与第一节点n1电连接,第四子开关晶体管t52的漏极与第四节点n4电连接。

具体地,在第五开关晶体管t5为p型晶体管时,第三子开关晶体管t51和第四子开关晶体管t52同样均为p型晶体管,在第二扫描信号端s2输入的第二扫描信号为低电平时,第三子开关晶体管t51和第四子开关晶体管t52均处于导通状态;在第五开关晶体管t5为n型晶体管时,第三子开关晶体管t51和第四子开关晶体管t52同样均为n型晶体管;在第二扫描信号端s2输入的第二扫描信号为高电平时,第三子开关晶体管t51和第四子开关晶体管t52均处于导通状态。

在具体实施时,为了实现发光控制模块104的功能,有助于实现有机发光二极管106的发光,在本发明实施例提供的上述电致发光显示面板中,如图10和图11所示的像素电路p1,发光控制模块104,可以包括:第六开关晶体管t6和第七开关晶体管t7;

第六开关晶体管t6的栅极与发光控制信号端emit1电连接,源极与第一电压信号端pvdd电连接,漏极与第二节点n2电连接;

第七开关晶体管t7的栅极与发光控制信号端emit1电连接,源极与第四节点n4电连接,漏极与第三节点n3电连接。

具体地,第六开关晶体管t6在发光控制信号端emit1输入的发光控制信号的控制下,将第一电压信号端pvdd输入的第一电压信号传输至第二节点n2;第七开关晶体管t7在发光控制信号端emit1输入的发光控制信号的控制下,将第四节点n4的电位传输至第三节点n3。

具体地,第六开关晶体管t6和第七开关晶体管t7可以均为p型晶体管,在发光控制信号端emit1输入的发光控制信号为低电平时,第六开关晶体管t6和第七开关晶体管t7均处于导通状态;第六开关晶体管t6和第七开关晶体管t7还可以均为n型晶体管,在发光控制信号端emit1输入的发光控制信号为高电平时,第六开关晶体管t6和第七开关晶体管t7均处于导通状态。

以上仅是举例说明发光控制模块104的具体结构,在具体实施时,发光控制模块104的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。

在具体实施时,为了能够实现驱动控制模块105的功能,驱动有机发光二极管106发光,在本发明实施例提供的上述电致发光显示面板中,如图10和图11所示的像素电路p1,驱动控制模块105,可以包括:驱动晶体管md和电容c;

驱动晶体管md的栅极与第一节点n1电连接,源极与第二节点n2电连接,漏极与第四节点n4电连接;

电容c连接于第一节点n1与第一电压信号端pvdd之间。

在具体实施时,本发明实施例提供的上述电致发光显示面板中提到的驱动晶体管md和各开关晶体管可以全部采用n型晶体管设计,或者,如图10至图13所示,驱动晶体管md和各开关晶体管可以全部采用p型晶体管设计,这样可以简化像素电路的制作工艺流程。

需要说明的是,在本发明实施例提供的上述电致发光显示面板中,上述驱动晶体管md和各开关晶体管可以是薄膜晶体管(tft,thinfilmtransistor),也可以是金属氧化物半导体场效应管(mos,metaloxidescmiconductor),在此不作限定。在具体实施中,这些晶体管的源极和漏极可以互换,不做具体区分。在描述具体实施例是以驱动晶体管和晶体管都为薄膜晶体管为例进行说明的。

在具体实施时,在本发明实施例提供的上述电致发光显示面板中,为了避免因连通的一列像素电路中的某个像素电路出现故障而影响其他像素电路的正常工作,除了图10至图13所示的像素电路的结构之外,像素电路的结构还可以如图14所示,即一列像素电路中的各像素电路之间不存在连接通路,在一个像素电路内,便可以实现对第二节点n2的初始化和对第三节点n3的复位。

具体地,在图14所示的像素电路中,第二开关晶体管t2的栅极与第一扫描信号端s1电连接,源极与第一节点n1电连接,漏极与第二节点n2电连接;第二开关晶体管t2在第一扫描信号端s1输入的第一扫描信号的控制下,将第一节点n1的电位提供至第二节点n2;如此,在初始化阶段,在对第一节点n1进行初始化的同时,实现了第二节点n2的初始化,避免了第一节点n1与第二节点n2的寄生电容造成的差异,进而避免了电压跳变引起的阈值电压抓取不一致的问题,防止了驱动晶体管md的阈值电压发生偏移导致的残影现象出现。

当然,第二开关晶体管t2的源极并不限于图14中所示的可以与第一节点n1电连接,还可以直接与参考信号端vref电连接,直接接收参考信号端vref输入的参考信号,以保证接收到的参考信号的稳定性。

下面将以几个具体实施例对本发明实施例提供的上述电致发光显示面板的像素电路的工作过程进行详细地描述。

具体地,以图11和图13所示的像素电路的结构为例,并结合图15和图16所示的输入输出时序图,对本发明实施例提供的上述电致发光显示面板的像素电路的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各开关晶体管的栅极上的电压。

可选地,以图11所示的像素电路的结构,以及图15所示的输入输出时序图为例;并主要选取如图15所示的输入输出时序图中的t1-t4四个阶段。

在t1阶段,s1=0,s2=1,s3=1,emit1=1,emit2=0,为像素电路p1的初始化阶段。

因s1=0,在像素电路p1中,第一开关晶体管t1和第二开关晶体管t2导通,第一开关晶体管t1将参考信号端vref输入的参考信号传输至第一节点n1,第二开关晶体管t2同样将参考信号端vref输入的参考信号传输至第二节点n2,使得n1=vref,n2=vref,完成对驱动晶体管md的初始化,有机发光二极管d不发光。

在t2阶段,s1=1,s2=0,s3=1,emit1=1,emit2=1,为像素电路p1的数据写入阶段,为像素电路p2的初始化阶段。

在像素电路p1中,因s2=0,第三开关晶体管t3导通,将参考信号端vref输入的参考信号传输至第三节点n3,使n4=vref,完成对阳极的复位;同时第四开关晶体管t4和第五开关晶体管t5也均处于导通状态,第四开关晶体管t4将数据信号端vdata输入的数据信号传输至第二节点n2,使n2=vdata;第五开关晶体管t5导通以将驱动晶体管md的栅极和漏极导通,第一节点n1和第四节点n4的电位变为vdata-|vth|,此时驱动晶体管md的vsg从0→vdata-vref→|vth|,因此无论高灰阶跳变为中灰阶或是低灰阶跳变为中灰阶,均可以保证抓取的阈值电压相同;由于emit=1,因此第六开关晶体管t6和第七开关晶体管t7截止,有机发光二极管d不发光。

在像素电路p2中,因s2=0,所以第一开关晶体管t1和第二开关晶体管t2导通,第一开关晶体管t1将参考信号端vref输入的参考信号传输至第一节点n1,使n1=vref;而由于第二开关晶体管t2的源极与像素电路p1中的第三节点n3电连接,且在此阶段,像素电路p1中的第三节点n3的电位为vref,所以第二开关晶体管t2将像素电路p1中第三节点n3的电位vref传输至第二节点n2,使n2=vref,完成对驱动晶体管md的初始化,有机发光二极管d不发光。

在t3阶段,s1=1,s2=1,s3=0,emit1=0,emit2=1,为像素电路p1的发光阶段,为像素电路p2的数据写入阶段。

在像素电路p1中,由于s1=1,因此第一开关晶体管t1和第二开关晶体管t2均截止。由于s2=1,因此,第三开关晶体管t3、第四开关晶体管t4和第五开关晶体管t5均截止。由于emit=0,因此第六开关晶体管t6导通以将第一电压信号端pvdd的高电位提供给驱动晶体管md的源极,第二节点n2的电位变为pvdd,此时驱动晶体管md的vsg=n2-n1=pvdd-vdata+|vth|,i=k(vsg-|vth|)2=k(pvdd-vdata)2;第七开关晶体管t7导通,以使驱动晶体管md的驱动电流驱动有机发光二极管d工作而发光。

在像素电路p2中,仅s3=0,所以该阶段为像素电路p2的数据写入阶段,因此,像素电路p2的数据写入阶段与像素电路p1的数据写入阶段相同,具体可参见像素电路p1的数据写入阶段(即t2阶段),重复之处不再赘述。

在t4阶段,s1=1,s2=1,s3=1,emit1=1,emit2=0,为像素电路p2的发光阶段。

在像素电路p2中,由于emit2=0,所以该阶段为像素电路p2的发光阶段,因此,像素电路p2的发光阶段与像素电路p1的发光阶段相同,具体可参见像素电路p1的发光阶段(即t3阶段),重复之处不再赘述。

根据上述工作过程可知,通过在像素电路p1与像素电路p2之间设置连接通路,可以在像素电路p1中对第三节点n3(即阳极)进行复位的同时,为像素电路p2中的第二开关晶体管t2的源极提供参考信号,实现对像素电路p2中的第二节点n2的初始化,因此,有效减少了信号端的设置数量以及布线空间,并且还有效解决了电压跳变引起的阈值电压抓取不一致的问题,保证在高低灰阶切换后第一帧的亮度一致。

可选地,以图13所示的像素电路的结构,以及图16所示的输入输出时序图为例;同样主要选取如图16所示的输入输出时序图中的t1-t4四个阶段。

在t1阶段,sn-1=0,sn=1,sn+1=1,emitn-1=1,emitn=0,为像素电路pn-1的初始化阶段。

因sn-1=0,在像素电路pn-1中,第一开关晶体管t1和第二开关晶体管t2导通,第一开关晶体管t1将参考信号端vref输入的参考信号传输至第一节点n1,第二开关晶体管t2同样将参考信号端vref输入的参考信号传输至第二节点n2,使得n1=vref,n2=vref,完成对驱动晶体管md的初始化,有机发光二极管d不发光。

在t2阶段,sn-1=1,sn=0,sn+1=1,emitn-1=1,emitn=1,为像素电路pn-1的数据写入阶段,为像素电路pn的初始化阶段。

在像素电路pn中,仅sn=0,所以该阶段为像素电路pn的初始化阶段,即对驱动晶体管md的初始化,使n1=n2=vref;因此,像素电路pn的初始化阶段与像素电路pn-1的初始化阶段相同,具体可参见像素电路pn-1的初始化阶段(即t1阶段),重复之处不再赘述。

而在像素电路pn-1中,因sn=0,所以第三开关晶体管t3导通,由于第三开关晶体管t3的源极与像素电路pn中的第二节点n2电连接,且此阶段像素电路pn中的第二节点n2的电位为vref,因此,第三开关晶体管t3将像素电路pn中第二节点n2的电位vref传输至第三节点n3,使n4=vref,完成对第三节点n3(即阳极)的复位;同时,第四开关晶体管t4和第五开关晶体管t5也均处于导通状态,第四开关晶体管t4将数据信号端vdata输入的数据信号传输至第二节点n2,使n2=vdata;第五开关晶体管t5导通以将驱动晶体管md的栅极和漏极导通,第一节点n1和第四节点n4的电位变为vdata-|vth|,此时驱动晶体管md的vsg从0→vdata-vref→|vth|,因此无论高灰阶跳变为中灰阶或是低灰阶跳变为中灰阶,均可以保证抓取的阈值电压相同;由于emitn-1=1,因此第六开关晶体管t6和第七开关晶体管t7截止,有机发光二极管d不发光。

在t3阶段,sn-1=1,sn=1,sn+1=0,emitn-1=0,emitn=1,为像素电路pn-1的发光阶段,为像素电路pn的数据写入阶段。

在像素电路pn-1中,由于sn-1=1,因此第一开关晶体管t1和第二开关晶体管t2均截止。由于sn=1,因此,第三开关晶体管t3、第四开关晶体管t4和第五开关晶体管t5均截止。由于emitn-1=0,因此第六开关晶体管t6导通以将第一电压信号端pvdd的高电位提供给驱动晶体管md的源极,第二节点n2的电位变为pvdd,此时驱动晶体管md的vsg=n2-n1=pvdd-vdata+|vth|,i=k(vsg-|vth|)2=k(pvdd-vdata)2;第七开关晶体管t7导通,以使驱动晶体管md的驱动电流驱动有机发光二极管d工作而发光。

在像素电路pn中,仅sn+1=0,所以该阶段为像素电路pn的数据写入阶段,因此,像素电路pn的数据写入阶段与像素电路pn-1的数据写入阶段相同,具体可参见像素电路pn-1的数据写入阶段(即t2阶段),重复之处不再赘述。

在t4阶段,sn-1=1,sn=1,sn+1=1,emitn-1=1,emitn=0,为像素电路pn的发光阶段。

在像素电路pn中,由于emitn=0,所以该阶段为像素电路pn的发光阶段,因此,像素电路pn的发光阶段与像素电路pn-1的发光阶段相同,具体可参见像素电路pn-1的发光阶段(即t3阶段),重复之处不再赘述。

根据上述工作过程可知,通过在像素电路pn-1与像素电路pn之间设置连接通路,可以在像素电路pn中对第二节点n2进行初始化的同时,为像素电路pn-1中的第三开关晶体管t3的源极提供参考信号,实现对像素电路pn-1中的第三节点n3(即阳极)的复位,因此,有效减少了信号端的设置数量以及布线空间,并且还有效解决了电压跳变引起的阈值电压抓取不一致的问题,保证在高低灰阶切换后第一帧的亮度一致。

在具体实施时,为了实现上述的驱动过程,在本发明实施例提供的上述电致发光显示面板中,各像素电路的布局图如图17所示,且图17所示的布局图与图13所示的像素电路相对应。具体地,在本发明实施例提供的上述电致发光显示面板中,如图17所示,为了节省电路布图空间,使电路设计更紧凑,每行相邻的两个像素电路px1yn-1和px2yn-1,px2yn-1和px3yn-1可以呈镜像方式排布,即左右对称设置。

具体地,在本发明实施例提供的上述电致发光显示面板中,如图17所示,还可以包括:多条扫描信号线(如sn-1、sn和sn+1)、多条参考信号线vref、多条发光控制信号线(包括emitn-1和emitn)、多条数据信号线vdata和多条第一电压信号线pvdd;其中,一般地,多条扫描信号线(如sn-1、sn和sn+1)、多条参考信号线vref和多条发光控制信号线(包括emitn-1和emitn)大致相互平行,可以设置在同一金属膜层;多条数据信号线vdata和多条第一电压信号线pvdd,可以设置在同一金属膜层。

进一步地,在本发明实施例提供的上述电致发光显示面板中,如图17所示,各晶体管的源极、漏极和沟道区域会设置于半导体层,在源极和漏极会进行相应的掺杂工艺,半导体层一般采用低温多晶硅,根据工艺需要,半导体层一般位于第一金属层之下。

在具体实施时,在本发明实施例提供的上述电致发光显示面板中,如图17所示,为了节省电路布图空间,使电路设计更紧凑,至少两列相邻的像素电路px2yn-1和px3yn-1可以与同一第一电压信号线pvdd连接。

具体地,由于图17所示的布局图与图13所示的像素电路的结构相对应,且像素电路px1yn-1中的第三开关晶体管t3的源极与像素电路px1yn中的第二节点n2电连接,因此,在设计布局图时,为了减少布线数量,节省布线空间,使电路设计更紧凑,可以将像素电路px1yn-1中的第三开关晶体管t3布置于像素电路px1yn中。

基于同一发明构思,本发明实施例还提供了一种如本发明实施例提供的上述电致发光显示面板的驱动方法,可以包括:

初始化阶段,连接通路为相邻像素电路中的节点初始化模块提供参考信号;

数据写入阶段,连接通路为相邻像素电路中的阳极复位模块提供参考信号。

在具体实施时,在本发明实施例提供的上述驱动方法中,如图15所示t1-t3阶段,驱动方法可以具体包括:

初始化阶段(即t1阶段),向各像素电路中的第一扫描信号端s1提供第一电平信号,向各像素电路中的第二扫描信号端s2提供第二电平信号,向各像素电路中的发光控制信号端emit1提供第二电平信号;

数据写入阶段(即t2阶段),向各像素电路中的第一扫描信号端s1提供第二电平信号,向各像素电路中的第二扫描信号端s2提供第一电平信号,向各像素电路中的发光控制信号端emit1提供第二电平信号;

发光阶段(即t3阶段),向各像素电路中的第一扫描信号端s1提供第二电平信号,向各像素电路中的第二扫描信号端s2提供第二电平信号,向各像素电路中的发光控制信号端emit1提供第一电平信号。

可选地,在本发明实施例提供的上述电致发光显示面板的驱动方法中的第一电平信号可以为高电位信号,对应地,第二电平信号为低电位信号;或者反之,如图15和图16所示,第一电平信号可以为低电位信号,对应地,第二电平信号为高电位信号,具体需要根据开关晶体管是n型晶体管还是p型晶体管而定。

基于同一发明构思,本发明实施例还提供了一种显示装置,可以包括:如本发明实施例提供的上述电致发光显示面板。当然,该显示装置也可以为手机(如图18所示)、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。

本发明实施例提供了一种电致发光显示面板、其驱动方法及显示装置,其中,电致发光显示面板包括:呈阵列排布的多个像素电路;像素电路包括节点初始化模块和阳极复位模块;通过在每列像素电路中的各像素电路之间设置连接通路,为相邻像素电路中的阳极复位模块或节点初始化模块提供参考信号,不仅可以通过节点初始化模块实现对关键节点的初始化,避免因电压跳变引起的阈值电压抓取不一致的问题,有效防止驱动晶体管的阈值电压发生偏移导致的残影现象出现,还可以为相邻像素电路中的阳极复位模块或节点初始化模块提供参考信号,节省信号端口的设置数量,节省布线空间。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1