像素电路、其驱动方法、显示面板及显示装置与流程

文档序号:13482565阅读:154来源:国知局

本发明涉及显示技术领域,尤指一种像素电路、其驱动方法、显示面板及显示装置。



背景技术:

有机发光(organiclightemittingdiode,oled)显示器是当今平板显示器研究领域的热点之一,与液晶显示器相比,oled显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、pda、数码相机等平板显示领域,oled显示器已经开始取代传统的液晶显示屏(liquidcrystaldisplay,lcd)。其中,像素电路设计是oled显示器核心技术内容,具有重要的研究意义。

现有的像素电路容易使显示面板发生残像问题,如图1a所示,当显示的画面中同时有高灰阶和低灰阶时,且在持续显示一段时间后,要切换至如图1b所示的同一灰阶的灰阶画面时,由于像素电路的驱动晶体管迟滞效应,驱动晶体管的栅源电压vgs正向扫描和反向扫描的i-v曲线是不重合的。例如从灰阶l255切换到灰阶l128和由从灰阶l0切换到灰阶l128,由于驱动晶体管的栅源电压vgs变化的方向不同,从而导致驱动电流不同,进而导致由于像素亮度不同而发生残像,如图1c所示,图1c会持续一段时间后变为如图1b所示的画面。



技术实现要素:

本发明实施例提供一种像素电路、其驱动方法、显示面板及显示装置,用以改善显示面板的残像问题。

本发明实施例提供的一种像素电路,所述像素电路包括驱动晶体管、数据写入模块、发光控制模块、节点复位模块和发光二极管;其中,

所述节点复位模块用于在第一复位阶段响应于第一扫描信号端,以对所述驱动晶体管的栅极进行复位;

所述数据写入模块用于在数据写入阶段响应于第二扫描信号端,以将数据信号端的数据信号写入至所述驱动晶体管的栅极,并对所述驱动晶体管的阈值电压进行补偿;

所述发光控制模块用于在所述第一复位阶段和发光阶段响应于第一发光控制端,以将第一电压端的信号提供给所述驱动晶体管的第一极;在发光阶段响应于第二发光控制端,以使所述驱动晶体管的第二极与所述发光二极管的阳极导通;

所述驱动晶体管用于根据所述数据信号生成驱动电流以驱动所述发光二极管发光;

所述第一复位阶段、所述数据写入阶段和所述发光阶段为连续时间段。

可选地,在本发明实施例提供的上述像素电路中,所述节点复位模块包括第一开关晶体管;

所述第一开关晶体管的栅极与所述第一扫描信号端相连,所述第一开关晶体管的第一极与第一复位信号端相连,所述第一开关晶体管的第二极与所述驱动晶体管的栅极相连。

可选地,在本发明实施例提供的上述像素电路中,所述数据写入模块包括第二开关晶体管、第三开关晶体管和第一电容;

所述第二开关晶体管的栅极与所述第二扫描信号端相连,所述第二开关晶体管的第一极与所述驱动晶体管的栅极相连,所述第二开关晶体管的第二极与所述驱动晶体管的第二极相连;

所述第三开关晶体管的栅极与所述第二扫描信号端相连,所述第三开关晶体管的第一极与所述数据信号端相连,所述第三开关晶体管的第二极与所述驱动晶体管的第一极相连;

所述第一电容的一端与所述驱动晶体管的栅极相连,所述第一电容的另一端与所述第一电压端相连。

可选地,在本发明实施例提供的上述像素电路中,所述发光控制模块包括第四开关晶体管和第五开关晶体管;

所述第四开关晶体管的栅极与所述第一发光控制端相连,所述第四开关晶体管的第一极与所述第一电压端相连,所述第四开关晶体管的第二极与所述驱动晶体管的第一极相连;

所述第五开关晶体管的栅极与所述第二发光控制端相连,所述第五开关晶体管的第一极与所述驱动晶体管的第一极相连,所述第五开关晶体管的第二极与所述发光二极管的阳极相连。

可选地,在本发明实施例提供的上述像素电路中,还包括阳极复位模块;

所述阳极复位模块用于在所述发光阶段之前响应于第三扫描信号端,以对所述发光二极管的阳极进行复位。

可选地,在本发明实施例提供的上述像素电路中,所述阳极复位模块包括第六开关晶体管;

所述第六开关晶体管的栅极与所述第三扫描信号端相连,所述第六开关晶体管的第一极与第二复位信号端相连,所述第六开关晶体管的第二极与所述发光二极管的阳极相连。

可选地,在本发明实施例提供的上述像素电路中,所述第三扫描信号端与所第一扫描信号端或所述第二扫描信号端为同一端。

可选地,在本发明实施例提供的上述像素电路中,所述第一发光控制端与所述第二发光控制端为同一信号端。

可选地,在本发明实施例提供的上述像素电路中,所述节点复位模块还用于在第二复位阶段响应于所述第一扫描信号端,以对所述驱动晶体管的栅极进行复位;

所述第二复位阶段位于所述第一复位阶段与所述数据写入阶段之间。

相应地,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种像素电路。

相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种显示面板。

相应地,本发明实施例还提供了一种上述像素电路的驱动方法,包括:

第一复位阶段,所述节点复位模块在所述第一扫描端的控制下对所述驱动晶体管的栅极进行复位,所述发光控制模块在所述第一发光控制端的控制下将第一电压端的信号提供给所述驱动晶体管的第一极;

数据写入阶段,所述数据写入模块在所述第二扫描信号端的控制下将数据信号端的数据信号写入至所述驱动晶体管的栅极,并对所述驱动晶体管的阈值电压进行补偿;

发光阶段,所述发光控制模块在所述第一发光控制端的控制下将所述第一电压端的信号提供给所述驱动晶体管的第一极,在所述第二发光控制端的控制下使所述驱动晶体管的第二极与所述发光二极管的阳极导通;所述驱动晶体管驱动所述发光二极管发光。

可选地,在本发明实施例提供的上述驱动方法中,当所述像素电路包括阳极复位模块时,所述驱动方法还包括:

在所述发光阶段之前,所述阳极复位模块在所述第三扫描信号端的控制下对所述发光二极管的阳极进行复位。

可选地,在本发明实施例提供的上述驱动方法中,在所述第一复位阶段与所述数据写入阶段之间,还包括第二复位阶段;

所述第二复位阶段,所述节点复位模块在所述第一扫描信号端的控制下对所述驱动晶体管的栅极进行复位。

可选地,在本发明实施例提供的上述驱动方法中,当所述第三扫描信号端与所第一扫描信号端为同一端时,在所述第一复位阶段和所述第二复位阶段还包括:所述阳极复位模块在所述第三扫描信号端的控制下对所述发光二极管的阳极进行复位;

当所述第三扫描信号端与所述第二扫描信号端为同一端时,在所述数据写入阶段还包括:所述阳极复位模块在所述第三扫描信号端的控制下对所述发光二极管的阳极进行复位。

可选地,在本发明实施例提供的上述驱动方法中,当所述第一发光控制端于所述第二发光控制端为同一信号端时,在所述第一复位阶段还包括:

所述发光控制模块在所述第二发光控制端的控制下使所述驱动晶体管的第二极与所述发光二极管的阳极导通。

本发明有益效果如下:

本发明实施例提供的像素电路、其驱动方法、显示面板及显示装置,像素电路利用节点复位模块在第一复位阶段实现对驱动晶体管栅极进行复位,利用数据写入模块在数据写入阶段实现数据信号的写入和对驱动晶体管阈值电压漂移的补偿,利用发光控制模块在发光阶段将第一电压端与发光二极管导通,从而实现通过内部补偿改善了因工艺和晶体管老化造成的驱动晶体管阈值电压漂移造成的显示不均问题。并且,由于发光控制模块在第一复位阶段利用第一电压端对驱动晶体管的第一极进行复位,复位模块在第一复位阶段对驱动晶体管栅极进行复位,从而确保驱动晶体管的栅源电压是一个恒定值,不受上一次信号/画面的影响,从而解决残像问题。

附图说明

图1a至图1c为现有像素电路显示不同灰阶是的画面示意图;

图2为本发明实施例提供的像素电路的结构示意图之一;

图3为本发明实施例提供的像素电路的结构示意图之二;

图4为本发明实施例提供的像素电路的结构示意图之三;

图5为本发明实施例提供的像素电路的结构示意图之四;

图6为本发明实施例提供的像素电路的结构示意图之五;

图7为本发明实施例提供的像素电路的结构示意图之六;

图8为本发明实施例提供的像素电路的结构示意图之七;

图9为本发明实施例提供的像素电路的结构示意图之八;

图10a为本发明实施例提供的像素电路的输入时序图之一;

图10b为本发明实施例提供的像素电路的输入时序图之二;

图10c为本发明实施例提供的像素电路的输入时序图之三;

图10d为本发明实施例提供的像素电路的输入时序图之四;

图10e为本发明实施例提供的像素电路的输入时序图之五;

图11为本发明实施例提供的像素电路的驱动方法的流程示意图之一;

图12为本发明实施例提供的像素电路的驱动方法的流程示意图之二。

具体实施方式

为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的像素电路、其驱动方法及有机电致发光显示面板的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。

附图中各部件的形状和大小不反映真实比例,目的只是示意说明本发明内容。

本发明实施例提供的一种像素电路,如图2所示,像素电路包括驱动晶体管dt、数据写入模块1、发光控制模块2、节点复位模块3和发光二极管oled;其中,

节点复位模块3用于在第一复位阶段响应于第一扫描信号端scan1,以对驱动晶体管dt的栅极进行复位;

数据写入模块1用于在数据写入阶段响应于第二扫描信号端scan2,以将数据信号端data的数据信号写入至驱动晶体管dt的栅极,并对驱动晶体管dt的阈值电压进行补偿;

发光控制模块2用于在第一复位阶段和发光阶段响应于第一发光控制端em1,以将第一电压端vdd的信号提供给驱动晶体管dt的第一极;在发光阶段p3响应于第二发光控制端em2,以使驱动晶体管dt的第二极与发光二极管oled的阳极导通;

驱动晶体管dt用于根据数据信号生成驱动电流以驱动发光二极管oled发光;

第一复位阶段、数据写入阶段和发光阶段为连续时间段。

本发明实施例提供的上述像素电路,利用节点复位模块在第一复位阶段实现对驱动晶体管栅极进行复位,利用数据写入模块在数据写入阶段实现数据信号的写入和对驱动晶体管阈值电压漂移的补偿,利用发光控制模块在发光阶段将第一电压端与发光二极管导通,从而实现通过内部补偿改善了因工艺和晶体管老化造成的驱动晶体管阈值电压漂移造成的显示不均问题。并且,由于发光控制模块在第一复位阶段利用第一电压端对驱动晶体管的第一极进行复位,复位模块在第一复位阶段对驱动晶体管栅极进行复位,从而确保驱动晶体管的栅源电压vgs是一个恒定值,不受上一次信号/画面的影响,从而解决残像问题。

具体地,在本发明实施例提供的像素电路中,如图2所示,发光二极管oled的阴极与第二电压端vee连接,第二电压端vee的电压一般为负电压或接地。

下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。

可选地,在本发明实施例提供的像素电路中,如图4所示,节点复位模块3包括第一开关晶体管t1;

第一开关晶体管t1的栅极与第一扫描信号端scan1相连,第一开关晶体管t1的第一极与第一复位信号端vint1相连,第一开关晶体管t1的第二极与驱动晶体管dt的栅极相连。

具体地,在第一复位阶段,第一开关晶体管t1在第一扫描信号端scan1的控制下导通时,将第一复位信号端vint1的信号提供给驱动晶体管dt的栅极,从而对驱动晶体管dt的栅极进行复位。

以上仅是举例说明像素电路中节点复位模块的具体结构,在具体实施时,节点复位模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。

可选地,在本发明实施例提供的像素电路中,如图4所示,数据写入模块1包括第二开关晶体管t2、第三开关晶体管t3和第一电容c1;

第二开关晶体管t2的栅极与第二扫描信号端scan2相连,第二开关晶体管t2的第一极与驱动晶体管dt的栅极相连,第二开关晶体管t2的第二极与驱动晶体管dt的第二极相连;

第三开关晶体管t3的栅极与第二扫描信号端scan2相连,第三开关晶体管t3的第一极与数据信号端data相连,第三开关晶体管t3的第二极与驱动晶体管dt的第一极相连;

第一电容c1的一端与驱动晶体管dt的栅极相连,第一电容c1的另一端与第一电压端vdd相连。

具体地,在数据写入阶段,第三开关晶体管t3在第二扫描信号端scan2的控制下导通,将数据信号端data的数据信号提供给驱动晶体管dt的第一极,而第二开关晶体管t2导通使驱动晶体管dt构成二极管结构,第一电容c1开始充电,充电至vdata-|vth|驱动晶体管dt关闭,从而将数据信号和驱动晶体管dt的阈值电压vth写入驱动晶体管dt的栅极。

以上仅是举例说明像素电路中数据写入模块的具体结构,在具体实施时,数据写入模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。

可选地,在本发明实施例提供的像素电路中,如图4所示,发光控制模块2包括第四开关晶体管t4和第五开关晶体管t5;

第四开关晶体管t4的栅极与第一发光控制端em1相连,第四开关晶体管t4的第一极与第一电压端vdd相连,第四开关晶体管t4的第二极与驱动晶体管dt的第一极相连;

第五开关晶体管t5的栅极与第二发光控制端em2相连,第五开关晶体管t5的第一极与驱动晶体管dt的第一极相连,第五开关晶体管t5的第二极与发光二极管oled的阳极相连。

具体地,在第一复位阶段,第四开关晶体管t4在第一发光控制端em1的控制下导通,将第一电压端vdd的信号提供给驱动晶体管dt的第一极,从而对驱动晶体管dt的第一极进行复位。

在发光阶段,第四开关晶体管t4在第一发光控制端em1的控制下导通,第五开关晶体管t5在第二发光控制端em2的控制下导通,第一电压端vdd的信号通过驱动体晶体管dt与发光二极管oled导通,从而在驱动晶体管dt的驱动下,发光二极管oled发光。

以上仅是举例说明像素电路中发光控制模块的具体结构,在具体实施时,发光控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。

可选地,在本发明实施例提供的像素电路中,如图3所示,还包括阳极复位模块4;

阳极复位模块4用于在发光阶段之前响应于第三扫描信号端scan3,以对发光二极管oled的阳极进行复位。这样可以使发光二极管oled在当前帧发光时不受上一帧发光时的电压的影响。

可选地,在本发明实施例提供的像素电路中,如图4所示,阳极复位模块4包括第六开关晶体管t6;

第六开关晶体管t6的栅极与第三扫描信号端scan3相连,第六开关晶体管t6的第一极与第二复位信号端vint2相连,第六开关晶体管t6的第二极与发光二极管oled的阳极相连。

具体地,在发光阶段之前,第六开关晶体管t6在第三扫描信号端scan3的控制下导通,第二复位信号端vint2提供给发光二极管oled,从而对发光二极管oled的阳极进行复位。

以上仅是举例说明像素电路中阳极复位模块的具体结构,在具体实施时,阳极复位模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。

可选地,在本发明实施例提供的像素电路中,如图5所示,第三扫描信号端scan3与第一扫描信号端scan1为同一端,即阳极复位模块响应于第一扫描信号端scan1,从而减少一个信号端可以减少走线。

可选地,在本发明实施例提供的像素电路中,如图6所示,第三扫描信号端scan3与第二扫描信号端scan2为同一端,即阳极复位模块响应于第一扫描信号端scan1,从而减少一个信号端可以减少走线。

可选地,在本发明实施例提供的像素电路中,如图7所示,第一发光控制端em1与第二发光控制端em2为同一信号端,减少一个信号端可以减少走线。

可选地,在本发明实施例提供的像素电路中,如图8所示,第一复位信号端vint1与第二复位信号端vint2为同一信号端,减少一个信号端可以减少走线。

可选地,在本发明实施例提供的像素电路中,节点复位模块3还用于在第二复位阶段响应于第一扫描信号端scan1,以对驱动晶体管dt的栅极进行复位;

第二复位阶段位于第一复位阶段与数据写入阶段之间。

具体地,为了制作工艺统一,本发明实施例提供的像素电路中,如图4至图8所示,所有开关晶体管均为p型晶体管;或者,如图9所示,所有开关晶体管均为n型晶体管。

具体地,在本发明实施例提供的像素电路中,n型晶体管在高电位信号作用下导通,在低电位信号作用下截止;p型晶体管在低电位信号作用下导通,在高电位信号作用下截止。

具体地,在本发明实施例提供的像素电路中,晶体管的第一极可以为源极,第二极为漏极,或者晶体管的第一极可以为漏极,第二极为源极,在此不作具体区分。

具体地,在本发明实施例提供的像素电路中,从降低漏电流的角度考虑,任意开关晶体管均可以设置为双栅结构,在此不作限定。

在具体实施时,在本发明实施例提供的显示面板中,驱动晶体管为p型晶体管,对于驱动晶体管为n型晶体管的情况,设计原理与本发明相同,也属于本发明保护的范围。

在具体实施时,驱动晶体管和开关晶体管可以是薄膜晶体管(tft,thinfilmtransistor),也可以是金属氧化物半导体场效应管(mos,metaloxidesemiconductor),在此不做限定。在具体实施中,这些晶体管的第一极和第二极根据晶体管类型以及输入信号的不同,其功能可以互换,在此不做具体区分。

具体地,在本发明实施例提供的像素电路中,如图4至图9所示,驱动晶体管dt的栅极为第一节点n1,驱动晶体管dt的第一极为第二节点n2,驱动晶体管dt的第二极为第三节点n3。

下面以结合电路时序图对本发明实施例提供的像素电路的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是具体的电压值。

实例一、

以图4所示的像素电路为例,像素电路对应的一种输入输出时序如图10a所示。具体地,选取图10a所示的输入时序图中的p1、p2和p3三个阶段。

在p1阶段(即第一复位阶段),scan1=0,scan2=1,scan3=0,emit1=0,emit2=1。第一开关晶体管t1导通对驱动晶体管dt栅极进行复位,第一节点n1电位为vint1。第四开关晶体管t4导通对驱动晶体管dt的第一极进行复位,第二节点n2电位为vdd。第六开关晶体管t6导通对发光二极管oled的阳极进行复位,第三节点n3的电位为vint2。第二开关晶体管t2、第三开关晶体管t3和第五开关晶体管t5截止,发光二极管oled不发光。

在p2阶段(即数据写入阶段),scan1=1,scan2=0,scan3=0,emit1=1,emit2=1。第三开关晶体管t3导通将数据信号写入驱动晶体管dt的第一极,第二节点n2电位为vdata,第二开关晶体管t2导通将第一节点n1的电位充电至vdata-|vth。第六开关晶体管t6导通对发光二极管oled的阳极进行复位,第三节点n3的电位为vint2。第一开关晶体管t1、第四开关晶体管t4和第五开关晶体管t5截止,发光二极管oled不发光。

在p3阶段(即发光阶段),scan1=1,scan2=1,scan3=1,emit1=0,emit2=0。

第四开关晶体管t4导通将第一电压端vdd的信号传输至第二节点n2,第二节点n2电位为vdd。此时驱动晶体管dt的栅源电压vsg=vdd-vdata+|vth|,驱动晶体管dt的驱动电流i=k(vsg-|vth|)2=k(vdd-vdata)2;第五开关晶体管t5导通,以使驱动晶体管dt的驱动电流驱动发光二极管oled工作发光。由于k为结构参数,相同结构中此数值相对稳定,可以算作常量。可以看出流向发光器件oled的电流已经不受驱动晶体管dt的阈值电压影响,解决了驱动晶体管dt由于阈值电压漂移造成的影响,从而改善面板显示不均匀性。

并且,由于第四开关晶体管t4在p1阶段利用第一电压端vdd对驱动晶体管dt的第一极进行复位,第一开关晶体管t1对驱动晶体管dt的栅极进行复位,从而保证在显示每一帧的第一复位阶段,驱动晶体管dt的栅源电压vgs=vint1-vdd是一个固定值,从而解决残像问题。

需要说明的是,在本发明实施例提供的像素电路中,第一复位阶段的持续时间可以为nh,n大于或等于1,其中1h等于数据写入阶段的持续时间。

实例二、

具体地,由于信号存在延迟,为了避免在第四开关晶体管t4关闭前向第二节点n2写入数据信号,在第一复位阶段与数据写入阶段还可以包括第二复位阶段,图4所示的像素电路对应的一种输入输出时序如图10b所示。具体地,选取图10a所示的输入时序图中的p1、p1’、p2和p3四个阶段。

p1、p2和p3阶段的工作过程与实例一中的p1、p2和p3阶段相同,在此不作赘述。下面详细介绍p1’阶段即第二复位阶段。

在p1’阶段(即第二复位阶段),scan1=0,scan2=1,scan3=0,emit1=1,emit2=1。第一开关晶体管t1导通对驱动晶体管dt栅极进行复位,第一节点n1电位为vint1。第六开关晶体管t6导通对发光二极管oled的阳极进行复位,第三节点n3的电位为vint2。第二开关晶体管t2、第三开关晶体管t3、第四开关晶体管t4和第五开关晶体管t5截止,发光二极管oled不发光。

实例三、

具体地,为了减少信号端,可以使第三扫描信号端与第一扫描信号端为同一信号端。以图5所示的像素电路为例,像素电路对应的一种输入输出时序如图10c所示。具体地,选取图10c所示的输入时序图中的p1、p1’、p2和p3四个阶段。

具体地,与实例二相比除了第六开关晶体管t6,其它晶体管的工作状态与实例二相同。实例二中第六开关晶体管t6在p1、p1’和p2三个阶段均为导通,而在本实例中第六开关晶体管t6仅在p1和p1’阶段导通。

虽然本实例与实例二相比可以减少信号端,但是实例二能够使第三节点n3的复位电位一直持续至发光阶段,电位更加稳定。

实例四、

具体地,为了减少信号端,可以使第三扫描信号端与第二扫描信号端为同一信号端。以图6所示的像素电路为例,像素电路对应的一种输入输出时序如图10c所示。具体地,选取图10c所示的输入时序图中的p1、p1’、p2和p3四个阶段。

具体地,与实例二相比除了第六开关晶体管t6,其它晶体管的工作状态与实例二相同。实例二中第六开关晶体管t6在p1、p1’和p2三个阶段均为导通,而在本实例中第六开关晶体管t6仅在p2阶段导通。

虽然本实例与实例二相比可以减少信号端,但是实例二能够使第三节点n3的复位电位一直持续至发光阶段,电位更加稳定。

实例五、

进一步地,为了减少信号端,可以使第一发光控制端与第二发光控制端为同一信号端。但是如果第一发光控制端与第二发光控制端为同一端,那么在第一复位阶段第五开关晶体管就会导通,为了避免由于第五开关晶体管导通导致发光二极管进行短暂发光,因此在第一复位阶段要保证第六开关晶体管导通,从而对发光二极管的阳极进行复位,避免发光二极管发光。因此,第三扫描信号端与第一扫描信号端为同一信号端,既可以将可能多的减少信号端,又可以避免发光二极管在第一复位阶段导通。

具体地,以图7所示的像素电路为例,像素电路对应的一种输入输出时序如图10d所示。具体地,选取图10d所示的输入时序图中的p1、p1’、p2和p3四个阶段。

具体地,与实例三相比除了第五开关晶体管t5,其它晶体管的工作状态与实例三相同。实例三中第五开关晶体管t5仅在p3阶段均为导通,而在本实例中第五开关晶体管t5在p1和p3阶段均导通。

上述实例一至五均是以所有开关晶体管均为p型晶体管为例进行说明的,下面以一个实施例来说明所有开关晶体管均为n型晶体管的情况。

实例六、

以图9所示的像素电路为例,像素电路对应的一种输入输出时序如图10a所示。具体地,选取图10e所示的输入时序图中的p1、p1’、p2和p3四个阶段。

在p1阶段(即第一复位阶段),scan1=1,scan2=0,scan3=1,emit1=1,emit2=0。第一开关晶体管t1导通对驱动晶体管dt栅极进行复位,第一节点n1电位为vint1。第四开关晶体管t4导通对驱动晶体管dt的第一极进行复位,第二节点n2电位为vdd。第六开关晶体管t6导通对发光二极管oled的阳极进行复位,第三节点n3的电位为vint2。第二开关晶体管t2、第三开关晶体管t3和第五开关晶体管t5截止,发光二极管oled不发光。

在p1’阶段(即第二复位阶段),scan1=1,scan2=0,scan3=1,emit1=0,emit2=0。第一开关晶体管t1导通对驱动晶体管dt栅极进行复位,第一节点n1电位为vint1。第六开关晶体管t6导通对发光二极管oled的阳极进行复位,第三节点n3的电位为vint2。第二开关晶体管t2、第三开关晶体管t3、第四开关晶体管t4和第五开关晶体管t5截止,发光二极管oled不发光。

在p2阶段(即数据写入阶段),scan1=0,scan2=1,scan3=1,emit1=0,emit2=0。第三开关晶体管t3导通将数据信号写入驱动晶体管dt的第一极,第二节点n2电位为vdata,第二开关晶体管t2导通将第一节点n1的电位充电至vdata-|vth。第六开关晶体管t6导通对发光二极管oled的阳极进行复位,第三节点n3的电位为vint2。第一开关晶体管t1、第四开关晶体管t4和第五开关晶体管t5截止,发光二极管oled不发光。

在p3阶段(即发光阶段),scan1=0,scan2=0,scan3=0,emit1=1,emit2=1。

第四开关晶体管t4导通将第一电压端vdd的信号传输至第二节点n2,第二节点n2电位为vdd。此时驱动晶体管dt的栅源电压vsg=vdd-vdata+|vth|,驱动晶体管dt的驱动电流i=k(vsg-|vth|)2=k(vdd-vdata)2;第五开关晶体管t5导通,以使驱动晶体管dt的驱动电流驱动发光二极管oled工作发光。由于k为结构参数,相同结构中此数值相对稳定,可以算作常量。可以看出流向发光器件oled的电流已经不受驱动晶体管dt的阈值电压影响,解决了驱动晶体管dt由于阈值电压漂移造成的影响,从而改善面板显示不均匀性。

由于第四开关晶体管t4在第一复位阶段利用第一电压端vdd对驱动晶体管dt的第一极进行复位,第一开关晶体管t1对驱动晶体管dt的栅极进行复位,从而保证在显示每一帧的第一复位阶段,驱动晶体管dt的栅源电压vgs=vint1-vdd是一个固定值,从而解决残像问题。

本发明实施例提供的上述像素电路,例如在图1a所示画面点亮期间,白色位置的像素电路中的驱动晶体管的栅源电压vgs标记为v(255),若要切换到灰阶l128,那么在第一复位阶段,白色位置的像素电路中的驱动晶体管的栅源电压vgs先被复位成vint1-vdd,在数据写入阶段再写入电压v(128),在发光阶段,流过驱动晶体管流向发光二极管的电流标记为ids(255→reset→128)。

黑色位置的像素电路中的驱动晶体管的栅源电压vgs标记为v(0),切那么在第一复位阶段,黑色位置的像素电路中的驱动晶体管的栅源电压vgs先被复位成vint1-vdd,在数据写入阶段再写入电压v(128),在发光阶段,流过驱动晶体管流向发光二极管的电流标记为ids(0→reset→128)。

由黑白画面切换到图1b所示的l128灰阶画面后,ids(255→reset→128)与ids(0→reset→128)差异很小,因此之前白色位置和黑色位置的发光二极管亮度几乎没有差异,达到改善残像的目的。

基于同一发明构思,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种像素电路。由于该显示面板解决问题的原理与前述一种像素电路相似,因此该显示面板的实施可以参见前述像素电路的实施,重复之处不再赘述。

基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种显示面板。该显示装置可以为手机,也可以为平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。由于该显示装置解决问题的原理与前述一种显示面板相似,因此该显示装置的实施可以参见前述显示面板的实施,重复之处不再赘述。

基于同一发明构思,本发明实施例还提供了一种上述像素电路的驱动方法,由于该驱动方法解决问题的原理与前述一种像素电路相似,因此该驱动方法的实施可以参见方法的实施,重复之处不再赘述。

具体地,本发明实施例提供的一种像素电路的驱动方法,如图11所示,包括:

s1101、第一复位阶段,节点复位模块在第一扫描端的控制下对驱动晶体管的栅极进行复位,发光控制模块在第一发光控制端的控制下将第一电压端的信号提供给驱动晶体管的第一极;

s1102、数据写入阶段,数据写入模块在第二扫描信号端的控制下将数据信号端的数据信号写入至驱动晶体管的栅极,并对驱动晶体管的阈值电压进行补偿;

s1103、发光阶段,发光控制模块在第一发光控制端的控制下将第一电压端的信号提供给驱动晶体管的第一极,在第二发光控制端的控制下使驱动晶体管的第二极与发光二极管的阳极导通;驱动晶体管驱动发光二极管发光。

可选地,当像素电路包括阳极复位模块时,本发明实施例提供的驱动方法还包括:

在发光阶段之前,阳极复位模块在第三扫描信号端的控制下对发光二极管的阳极进行复位。

可选地,在本发明实施例提供的驱动方法中,如图12所示,在s1101第一复位阶段与s1102数据写入阶段之间,还包括s1104第二复位阶段;

s1104、第二复位阶段,节点复位模块在第一扫描信号端的控制下对驱动晶体管的栅极进行复位。具体工作原理可以参见实例二至实例五,时序可参见图10b至图10d,在此不再赘述。

本发明实施例提供的像素电路的驱动方法,由于在第一复位阶段发光控制模块利用第一电压端对驱动晶体管的第一极进行复位,复位模块对驱动晶体管栅极进行复位,从而确保驱动晶体管的栅源电压是一个恒定值,不受上一次信号/画面的影响,从而解决残像问题。

可选地,当第三扫描信号端与所第一扫描信号端为同一端时,在本发明实施例提供的驱动方法中,在第一复位阶段和第二复位阶段还包括:阳极复位模块在第三扫描信号端的控制下对发光二极管的阳极进行复位。具体工作原理可以参见实例三和实例五,时序可参见图10c和图10d,在此不再赘述。

可选地,当第三扫描信号端与第二扫描信号端为同一端时,在本发明实施例提供的驱动方法中,在数据写入阶段还包括:阳极复位模块在第三扫描信号端的控制下对发光二极管的阳极进行复位。具体工作原理可以参见实例四,时序可参见图10c,在此不再赘述。

可选地,当第一发光控制端于第二发光控制端为同一信号端时,在本发明实施例提供的驱动方法中,在第一复位阶段还包括:

发光控制模块在第二发光控制端的控制下使驱动晶体管的第二极与发光二极管的阳极导通。具体工作原理可以参见实例五,时序可参见图10d,在此不再赘述。

本发明实施例提供的像素电路、其驱动方法、显示面板及显示装置,像素电路利用节点复位模块在第一复位阶段实现对驱动晶体管栅极进行复位,利用数据写入模块在数据写入阶段实现数据信号的写入和对驱动晶体管阈值电压漂移的补偿,利用发光控制模块在发光阶段将第一电压端与发光二极管导通,从而实现通过内部补偿改善了因工艺和晶体管老化造成的驱动晶体管阈值电压漂移造成的显示不均问题。并且,由于发光控制模块在第一复位阶段利用第一电压端对驱动晶体管的第一极进行复位,复位模块在第一复位阶段对驱动晶体管栅极进行复位,从而确保驱动晶体管的栅源电压是一个恒定值,不受上一次信号/画面的影响,从而解决残像问题。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1