一种GOA电路的制作方法

文档序号:14391025阅读:273来源:国知局
一种GOA电路的制作方法

本发明涉及显示技术领域,尤其涉及一种goa电路。



背景技术:

目前,液晶显示装置作为电子设备的显示部件已经广泛的应用于各种电子产品中,而阵列基板行驱动抚州(gatedriveronarray,简称goa),是利用薄膜晶体管(thinfilmtransistor,tft)液晶显示器阵列制程将栅极行扫描驱动信号电路制作在阵列基板上,以实现对栅极逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。

基于低温多晶硅(lowtemperaturepoly-silicon,简称ltps)技术的显示面板,根据面板内采用的薄膜晶体管(tft)类型,可以分为nmos型,pmos型,以及皆有nmos和pmos型的cmos。类似的,goa电路分为nmos电路,pmos电路以及cmos电路。nmos电路相比于cmos电路而言,由于nmos电路省去pp(p掺杂,即磷离子参杂)这一层光罩及工序,对于提高良率以及降低成本都大有裨益,所以开发稳定的nmos电路具有现实的产业需求。

当前大尺寸液晶显示面板已成为行业内发展的主要趋势,随着面板尺寸和栅极驱动行数的增加,goa负载也相应增大,因而goa中各tft的尺寸和面板边框会增加,不利于实现液晶显示面板的窄边框,同时负载增大也会使goa模块功耗增加。

同时,当液晶显示面板在异常断电情况下,若goa电路无法有效的实现allgateon(即将goa电路中的所有栅极驱动信号设置为有效电位,以同时对液晶显示装置进行扫描)功能,当液晶显示面板将出现残影。



技术实现要素:

为解决上述技术问题,本发明提供一种goa电路,可以消除液晶显示面板在异常断电时出现的残影,提高用户体验。

相应地,本发明实施例提供一种goa电路,用于液晶显示面板中,包括级联的多级goa电路重复单元,每一级goa电路重复单元均包括:第一正反向扫描模块100、第一时钟输入模块101、第一信号点控制模块103、第三信号点控制模块104、第一输出模块102、第一全局信号作用模块105、第二正反向扫描模块200、第二时钟输入模块201、第二信号点控制模块203、第四信号点控制模块204、第二输出模块202、第二全局信号作用模块205;其中:

设n为正整数,除第一级goa电路重复单元和最后一级goa电路重复单元外,在第n级goa电路重复单元中:

所述第一正反向扫描模块100与所述第二正反向扫描模块200,用于根据第一扫描控制信号或第二扫描控制信号控制goa电路进行正向扫描或反向扫描;

所述第一输出模块102、第二输出模块202分别接入第一条时钟信号ck1,并分别利用所述第一条时钟信号依次输出第n条扫描信号gn、第n+2条扫描信号gn+2;

所述第一时钟输入模块101,用于输出第二条时钟信号ck2或第四条时钟信号ck4至所述第三信号点控制模块104;所述第二时钟输入模块201用于输出第四条时钟信号ck4或第二条时钟信号ck2至所述第四信号点控制模块204;

所述第一信号点控制模块103用于在第n级goa电路重复单元作用期间,控制第一信号点q(n)的电平;所述第二信号点控制模块203用于在第n级goa电路重复单元作用期间,控制第二信号点q’(n)的电平;

所述第三信号点控制模块104用于在第n级goa电路重复单元作用期间,控制第三信号点p(n)的电平;所述第四信号点控制模块204用于在第n级goa电路重复单元作用期间,控制第四信号点p’(n)的电平;

第一全局信号作用模块105和所述第二全局信号作用模块205,用于在断电时,利用第一全局信号gas1实现第n级goa电路重复单元中所有扫描信号打开。

其中,除第一级goa电路重复单元和最后一级goa电路重复单元外,在第n级goa电路重复单元中:

所述第一正反向扫描模块100包括:第十薄膜晶体管t10和第十四薄膜晶体管t14,所述第十薄膜晶体管的栅极接入上一级第n-1级goa电路重复单元输出的第n-2条扫描信号gn-2,其源极接第一扫描控制信号,其漏极电连接第一节点q(n);第十四薄膜晶体管t14的栅极接入第n级goa电路重复单元输出的第n+2条扫描信号gn+2,其源极接第二扫描控制信号,其漏极电连接第一节点q(n);

所述第二正反向扫描模块200包括:第二十薄膜晶体管t20和第二十四薄膜晶体管t24,所述第二十薄膜晶体管的栅极接入第n级goa电路重复单元输出的第n条扫描信号gn,其源极接第一扫描控制信号,其漏极电连接第二节点q’(n);第二十四薄膜晶体管t24的栅极接入下一级第n+1级goa电路重复单元输出的第n+4条扫描信号gn+4,其源极接第二扫描控制信号,其漏极电连接第二节点q’(n)。

其中,所述第一正反向扫描模块100、第一时钟输入模块101、第一信号点控制模块103、第一输出模块102均电连接于第一信号点q(n),所述第三信号点控制模块104和第一全局信号作用模块105均电连接于第三信号点p(n);所述第二正反向扫描模块200、第二时钟输入模块201、第二信号点控制模块203、第二输出模块202均电连接于第二信号点q’(n),所述第四信号点控制模块204和第二全局信号作用模块205电连接于第四信号点p’(n)。

其中,在第一级goa电路重复单元中,所述第十薄膜晶体管t10的栅极接入电路起始信号stv;

所述第一级goa电路重复单元进一步包括第十九薄膜晶体管t19,所述第十九薄膜晶体管的栅极接入第一级goa电路重复单元输出的第一条扫描信号g1,其源极连接恒压低电位,其漏极连接所述第十薄膜晶体管t10的栅极。

其中,在最后一级goa电路重复单元中,所述第二十四薄膜晶体管t24的栅极接入电路起始信号stv;

所述最后一级goa电路重复单元进一步包括第二十九薄膜晶体管t29,所述第二十九薄膜晶体管的栅极接入最后一级goa电路重复单元输出的最后一条扫描信号glast,其源极连接恒压低电位,其漏极连接所述第二十四薄膜晶体管t24的栅极。

其中,所述第一输出模块102包括:第三十薄膜晶体管t30、第三十一薄膜晶体管t31以及第三十二薄膜晶体管t32,所述第三十薄膜晶体管t30源极电连接第一节点q(n),其栅极连接恒压高电位;所述第三十一薄膜晶体管t31栅极连接所述第三十薄膜晶体管的漏极,其漏极接入第一条时钟信号ck1;所述第三十二薄膜晶体管t30的栅极连接第三节点p(n),其源极连接恒压低电位,其漏极与所述第三十一薄膜晶体管t31的源极相连接,并电连接于第n级goa电路重复单元输出的第n条扫描信号gn;

所述第二输出模块202包括:第四十薄膜晶体管t40、第四十一薄膜晶体管t41以及第四十二薄膜晶体管t42,所述第四十薄膜晶体管t40源极电连接第二节点q’(n),其栅极连接恒压高电位;所述第四十一薄膜晶体管t41栅极连接所述第四十薄膜晶体管的漏极,其漏极接入第一条时钟信号ck1;所述第四十二薄膜晶体管t40的栅极连接第四节点p’(n),其源极连接恒压低电位,其漏极与所述第四十一薄膜晶体管t41的源极相连接,并电连接于第n级goa电路重复单元输出的第n+2条扫描信号gn+2。

其中,所述第一时钟输入模块101包括:第十一薄膜晶体管t11、第十二薄膜晶体管t12,所述第十一薄膜晶体管t11的栅极接入第一扫描控制信号,其漏极接入第二条时钟信号ck2;所述第十二薄膜晶体管t12的栅极接入第二扫描控制信号,其源极接入第四条时钟信号ck4,其漏极连接所述第十一薄膜晶体管t11的源极;

所述第二时钟输入模块201包括:第二十一薄膜晶体管t21、第二十二薄膜晶体管t22,所述第二十一薄膜晶体管t21的栅极接入第一扫描控制信号,其漏极接入第四条时钟信号ck4;所述第二十二薄膜晶体管t22的栅极接入第二扫描控制信号,其源极接入第二条时钟信号ck2,其漏极连接所述第二十一薄膜晶体管t21的源极。

其中,所述第一信号点控制模块103包括第十六薄膜晶体管t16及第十电容c10,所述第十六薄膜晶体管t16栅极连接第三信号点p(n),其漏极连接第一信号点q(n),其源极连接恒压低电位;所述第十电容c10的一端接入恒压低电位,另一端连接第一信号点q(n);

所述第二信号点控制模块203包括第二十六薄膜晶体管t26及第二十电容c20,所述第二十六薄膜晶体管t26栅极连接第四信号点p’(n),其漏极连接第二信号点q’(n),其源极连接恒压低电位;所述第二十电容c20的一端接入恒压低电位,另一端连接第二信号点q’(n)。

其中,所述第三信号点控制模块104包括:第十三薄膜晶体管t13、第十五薄膜晶体管t15以及第十一电容c11,所述第十三薄膜晶体管t13的栅极与所述第十一薄膜晶体管t11的源极相连接,其漏极接入恒压高电位,其源极连接第三节点p(n);所述第十五薄膜晶体管t15的栅极连接第一信号点q(n),其漏极连接恒压低电位,其源极连接第三信号点p(n);所述第十一电容c11一端连接恒压低电位,另一端连接第三信号点p(n);

所述第四信号点控制模块204包括:第二十三薄膜晶体管t23、第二十五薄膜晶体管t25以及第二十一电容c21,所述第二十三薄膜晶体管t23的栅极与所述第二十一薄膜晶体管t21的源极相连接,其漏极接入恒压高电位,其源极连接第四节点p’(n);所述第二十五薄膜晶体管t25的栅极连接第二信号点q’(n),其漏极连接恒压低电位,其源极连接第四信号点p’(n);所述第二十一电容c21一端连接恒压低电位,另一端连接第四信号点p’(n)。

其中,第一全局信号作用模块105包括第十七薄膜晶体管t17和第十八薄膜晶体管t18,所述第十七薄膜晶体管t17的栅极与其源极相连接,其漏极连接第n级goa电路重复单元的第n条扫描信号gn;所述第十八薄膜晶体管t18的栅极与所述第十七薄膜晶体管t17的栅极相连接,并接入第一全局信号gas1,其漏极连接第三信号点p(n),其源极连接恒压低电位;

第二全局信号作用模块205包括二第十七薄膜晶体管t27和第二十八薄膜晶体管t28,所述第二十七薄膜晶体管t27的栅极与其源极相连接,其漏极连接第n级goa电路重复单元的第n+2条扫描信号gn+2;所述第二十八薄膜晶体管t28的栅极与所述第二十七薄膜晶体管t27的栅极相连接,并接入第一全局信号gas1,其漏极连接第四信号点p’(n),其源极连接恒压低电位。

其中,所述所有薄膜晶体管均为n沟道的薄膜晶体管。

实施本发明,具有如下有益效果:

综上所述,本发明通过在每一级goa电路重复单元中设置有第一全局信号作用模块和第二全局信号作用模块,可以在断电时,实现allgateon功能,可以将液晶显示面板的像素开关完全打开,从而及时释放掉像素电极上的电荷,通过液晶显示面板的数据线(即dataline)将像素电极的电荷导走,消除液晶显示面板在断电时出现的残影,同时能消除首尾行的残影,可以提高用户体验。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是本发明提供的一种goa电路的一个实施例中第n级goa电路重复单元的电路图。

图2是本发明提供的一种goa电路的一个实施例第一级goa电路重复单元的部分电路图;

图3是本发明提供的一种goa电路的一个实施例最后一级goa电路重复单元的部分电路图;

图4是本发明提供一种goa电路一个实施例中在断电时各信号的时序图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其它实施例,都属于本发明保护的范围。

在此,还需要说明的是,为了避免因不必要的细节而模糊了本发明,在附图中仅仅示出了与根据本发明的方案密切相关的结构和/或处理步骤,而省略了与本发明关系不大的其他细节。

如图1所示,示出了本发明提供的一种goa电路的一个实施例中第n级goa电路重复单元的电路图。在该实施例中,所述goa电路用于液晶显示面板中,其包括:第一正反向扫描模块100、第一时钟输入模块101、第一信号点控制模块103、第三信号点控制模块104、第一输出模块102、第一全局信号作用模块105、第二正反向扫描模块200、第二时钟输入模块201、第二信号点控制模块203、第四信号点控制模块204、第二输出模块202、第二全局信号作用模块205;其中:

所述第一正反向扫描模块100、第一时钟输入模块101、第一信号点控制模块103、第一输出模块102均电连接于第一信号点q(n),所述第三信号点控制模块104和第一全局信号作用模块105均电连接于第三信号点p(n);所述第二正反向扫描模块200、第二时钟输入模块201、第二信号点控制模块203、第二输出模块202均电连接于第二信号点q’(n),所述第四信号点控制模块204和第二全局信号作用模块205电连接于第四信号点p’(n);

设n为正整数,除第一级goa电路重复单元和最后一级goa电路重复单元外,在第n级goa电路重复单元中:

所述第一正反向扫描模块100与所述第二正反向扫描模块200,用于根据第一扫描控制信号或第二扫描控制信号控制goa电路进行正向扫描或反向扫描,其中所述第一扫描控制信号、第二扫描控制信号相位相反,可以理解的是,本发明中的goa电路既可以使用液晶显示面板的正向扫描状态(即第一扫描控制信号u2d为高电位,第二扫描控制信号d2u为低电位),也可以使用反向扫描状态,(即第一扫描控制信号u2d为低电位,第二扫描控制信号d2u为高电位)可以实现像素单元的薄膜晶体管逐行打开。

所述第一输出模块102、第二输出模块202分别接入第一条时钟信号ck1,并分别利用所述第一条时钟信号依次输出第n条扫描信号gn、第n+2条扫描信号gn+2;

所述第一时钟输入模块101,用于输出第二条时钟信号ck2或第四条时钟信号ck4至所述第三信号点控制模块104;所述第二时钟输入模块201用于输出第四条时钟信号ck4或第二条时钟信号ck2至所述第四信号点控制模块204;

所述第一信号点控制模块103用于在第n级goa电路重复单元作用期间,控制第一信号点q(n)的电平,以控制第一输出模块打开进行扫描信号输出;所述第二信号点控制模块203用于在第n级goa电路重复单元作用期间,控制第二信号点q’(n)的电平,以控制第二输出模块打开进行扫描信号输出;

所述第三信号点控制模块104用于在第n级goa电路重复单元作用期间,控制第三信号点p(n)的电平,具体为在第二条时钟信号ck2或第四条时钟信号ck4的作用下,拉低第三信号点p(n)的电平;所述第四信号点控制模块204用于在第n级goa电路重复单元作用期间,控制第四信号点p’(n)的电平(如拉低其电平);

第一全局信号作用模块105和所述第二全局信号作用模块205,用于在断电时,利用第一全局信号gas1实现第n级goa电路重复单元中所有扫描信号打开。

其中,除第一级goa电路重复单元和最后一级goa电路重复单元外,在第n级goa电路重复单元中:

所述第一正反向扫描模块100包括:第十薄膜晶体管t10和第十四薄膜晶体管t14,所述第十薄膜晶体管的栅极接入上一级第n-1级goa电路重复单元输出的第n-2条扫描信号gn-2,其源极接第一扫描控制信号,其漏极电连接第一节点q(n);第十四薄膜晶体管t14的栅极接入第n级goa电路重复单元输出的第n+2条扫描信号gn+2,其源极接第二扫描控制信号,其漏极电连接第一节点q(n);

所述第二正反向扫描模块200包括:第二十薄膜晶体管t20和第二十四薄膜晶体管t24,所述第二十薄膜晶体管的栅极接入第n级goa电路重复单元输出的第n条扫描信号gn,其源极接第一扫描控制信号,其漏极电连接第二节点q’(n);第二十四薄膜晶体管t24的栅极接入下一级第n+1级goa电路重复单元输出的第n+4条扫描信号gn+4,其源极接第二扫描控制信号,其漏极电连接第二节点q’(n)。

其中,所述第一输出模块102包括:第三十薄膜晶体管t30、第三十一薄膜晶体管t31以及第三十二薄膜晶体管t32,所述第三十薄膜晶体管t30源极电连接第一节点q(n),其栅极连接恒压高电位;所述第三十一薄膜晶体管t31栅极连接所述第三十薄膜晶体管的漏极,其漏极接入第一条时钟信号ck1;所述第三十二薄膜晶体管t30的栅极连接第三节点p(n),其源极连接恒压低电位,其漏极与所述第三十一薄膜晶体管t31的源极相连接,并电连接于第n级goa电路重复单元输出的第n条扫描信号gn;

所述第二输出模块202包括:第四十薄膜晶体管t40、第四十一薄膜晶体管t41以及第四十二薄膜晶体管t42,所述第四十薄膜晶体管t40源极电连接第二节点q’(n),其栅极连接恒压高电位;所述第四十一薄膜晶体管t41栅极连接所述第四十薄膜晶体管的漏极,其漏极接入第一条时钟信号ck1;所述第四十二薄膜晶体管t40的栅极连接第四节点p’(n),其源极连接恒压低电位,其漏极与所述第四十一薄膜晶体管t41的源极相连接,并电连接于第n级goa电路重复单元输出的第n+2条扫描信号gn+2。

其中,所述第一时钟输入模块101包括:第十一薄膜晶体管t11、第十二薄膜晶体管t12,所述第十一薄膜晶体管t11的栅极接入第一扫描控制信号,其漏极接入第二条时钟信号ck2;所述第十二薄膜晶体管t12的栅极接入第二扫描控制信号,其源极接入第四条时钟信号ck4,其漏极连接所述第十一薄膜晶体管t11的源极;

所述第二时钟输入模块201包括:第二十一薄膜晶体管t21、第二十二薄膜晶体管t22,所述第二十一薄膜晶体管t21的栅极接入第一扫描控制信号,其漏极接入第四条时钟信号ck4;所述第二十二薄膜晶体管t22的栅极接入第二扫描控制信号,其源极接入第二条时钟信号ck2,其漏极连接所述第二十一薄膜晶体管t21的源极。

其中,所述第一信号点控制模块103包括第十六薄膜晶体管t16及第十电容c10,所述第十六薄膜晶体管t16栅极连接第三信号点p(n),其漏极连接第一信号点q(n),其源极连接恒压低电位;所述第十电容c10的一端接入恒压低电位,另一端连接第一信号点q(n);

所述第二信号点控制模块203包括第二十六薄膜晶体管t26及第二十电容c20,所述第二十六薄膜晶体管t26栅极连接第四信号点p’(n),其漏极连接第二信号点q’(n),其源极连接恒压低电位;所述第二十电容c20的一端接入恒压低电位,另一端连接第二信号点q’(n)。

其中,所述第三信号点控制模块104包括:第十三薄膜晶体管t13、第十五薄膜晶体管t15以及第十一电容c11,所述第十三薄膜晶体管t13的栅极与所述第十一薄膜晶体管t11的源极相连接,其漏极接入恒压高电位,其源极连接第三节点p(n);所述第十五薄膜晶体管t15的栅极连接第一信号点q(n),其漏极连接恒压低电位,其源极连接第三信号点p(n);所述第十一电容c11一端连接恒压低电位,另一端连接第三信号点p(n);可以理解的是,第十三薄膜晶体管t13的导通与断开受所述第一时钟输入模块101所输出时钟信号所控制。

所述第四信号点控制模块204包括:第二十三薄膜晶体管t23、第二十五薄膜晶体管t25以及第二十一电容c21,所述第二十三薄膜晶体管t23的栅极与所述第二十一薄膜晶体管t21的源极相连接,其漏极接入恒压高电位,其源极连接第四节点p’(n);所述第二十五薄膜晶体管t25的栅极连接第二信号点q’(n),其漏极连接恒压低电位,其源极连接第四信号点p’(n);所述第二十一电容c21一端连接恒压低电位,另一端连接第四信号点p’(n)。可以理解的是,第二十三薄膜晶体管t23的导通与断开受所述第二时钟输入模块201所输出时钟信号所控制。

其中,第一全局信号作用模块105包括第十七薄膜晶体管t17和第十八薄膜晶体管t18,所述第十七薄膜晶体管t17的栅极与其源极相连接,其漏极连接第n级goa电路重复单元的第n条扫描信号gn;所述第十八薄膜晶体管t18的栅极与所述第十七薄膜晶体管t17的栅极相连接,并接入第一全局信号gas1,其漏极连接第三信号点p(n),其源极连接恒压低电位;

第二全局信号作用模块205包括二第十七薄膜晶体管t27和第二十八薄膜晶体管t28,所述第二十七薄膜晶体管t27的栅极与其源极相连接,其漏极连接第n级goa电路重复单元的第n+2条扫描信号gn+2;所述第二十八薄膜晶体管t28的栅极与所述第二十七薄膜晶体管t27的栅极相连接,并接入第一全局信号gas1,其漏极连接第四信号点p’(n),其源极连接恒压低电位。

可以理解的是,在上述的说明中,在一个例子中,所述所有薄膜晶体管均为n沟道的薄膜晶体管,且每一薄膜晶体管的漏极和源极可以互换。

如图2所示,示出了本发明提供的一种goa电路的一个实施例第一级goa电路重复单元的部分电路图;可以理解的是,在图2中仅示出了一部份电路,其另一部分电路与图1中下半部分的相同。图2所示出的第一级goa电路重复单元与图1中示出的第n级goa电路重复单元的区别在于,在第一级goa电路重复单元中,所述第十薄膜晶体管(t10)的栅极接入电路起始信号(stv);

所述第一级goa电路重复单元进一步包括第十九薄膜晶体管(t19),所述第十九薄膜晶体管的栅极接入第一级goa电路重复单元输出的第一条扫描信号(g1),其源极连接恒压低电位,其漏极连接所述第十薄膜晶体管(t10)的栅极。通过设置该结构,、可以在断电时,由于g1处于高电位,从而使薄膜晶体管t19导通,从而将电路起始信号(stv)的电位下拉,从而使第一级goa电路重复单元的操作环境与其他级goa电路重复单元接近,从而可以避免由于电路起始信号(stv)的电位过高而引起的首行残影现象。

图3所示,是本发明提供的一种goa电路的一个实施例最后一级goa电路重复单元的部分电路图;可以理解的是,在图3中仅示出了一部份电路,其另一部分电路与图1中上半部分的相同。图3所示出的最后一级goa电路重复单元与图1中示出的第n级goa电路重复单元的区别在于,在最后一级goa电路重复单元中,所述第二十四薄膜晶体管(t24)的栅极接入电路起始信号(stv);

所述最后一级goa电路重复单元进一步包括第二十九薄膜晶体管(t29),所述第二十九薄膜晶体管的栅极接入最后一级goa电路重复单元输出的最后一条扫描信号(glast),其源极连接恒压低电位,其漏极连接所述第二十四薄膜晶体管(t24)的栅极。通过设置该结构,可以在断电时,由于最后一条扫描信号处于高电位,从而使薄膜晶体管t29导通,从而将电路起始信号(stv)的电位下拉,从而使最后一级goa电路重复单元的操作环境与其他级goa电路重复单元接近,从而可以避免由于电路起始信号(stv)的电位过高而引起的尾行残影现象。

如图4所示,是本发明提供一种goa电路一个实施例中在断电时各信号的时序图。在液晶显示面板断电时,各信号的时序图如图4所示,扫描启动信号stv和第一全局信号gas1均为高电位(h),第一扫描控制信号u2d、第二扫描控制信号d2u、所有时钟信号ck均为低电位(l)。此时,在每一级goa电路重复单元中,在第一全局信号作用模块105中,由于gas1为高电位,则薄膜晶体管t18、t17均处于导通状态,使第三信号点p(n)的电平下拉至低电位,薄膜晶体管t16、t32均处于截止状态;而由于薄膜晶体管t17导通,故其漏极的电平处于高电位,从而使扫描信号gn打开;同理,此时扫描信号gn+1也打开;

故,在断电时,在第一全局信号gas1的作用下,可以现allgateon功能。同时,由于在第一级goa电路重复单元中设置有薄膜晶体管t19,在最后一级goa电路重复单元中设置有薄膜晶体管t29,可以消除首尾行的残影现象。

综上所述,本发明通过在每一级goa电路重复单元中设置有第一全局信号作用模块和第二全局信号作用模块,可以在断电时,实现allgateon功能,可以将液晶显示面板的像素开关完全打开,从而及时释放掉像素电极上的电荷,通过液晶显示面板的数据线(即dataline)将像素电极的电荷导走,消除液晶显示面板在断电时出现的残影,同时能消除首尾行的残影,可以提高用户体验。

需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1