移位寄存器单元、栅极驱动电路、显示装置以及驱动方法与流程

文档序号:18003604发布日期:2019-06-25 23:07阅读:137来源:国知局
移位寄存器单元、栅极驱动电路、显示装置以及驱动方法与流程

本公开涉及显示技术领域,具体涉及一种移位寄存器单元、包括该移位寄存器单元的栅极驱动电路以及应用于该移位寄存器单元的驱动方法。



背景技术:

在显示领域特别是oled显示中,栅极驱动电路目前都集成在gateic中,ic设计中芯片的面积是影响芯片成本的主要因素,如何有效地降低芯片面积是技术开发人员需要着重考虑的。

目前oled栅极驱动电路通常要用三个子电路组合而成,即检测单元(senseunit),显示单元(scanunit)和输出两者复合脉冲的连接单元(或门电路或hiz电路),这样电路的结构非常复杂,无法满足高分辨率窄边框的要求。



技术实现要素:

本公开提供了一种移位寄存器单元、栅极驱动电路及其驱动方法。

根据本公开的一方面,提供了一种移位寄存器单元,包括:显示输入子电路,配置成从显示输入端接收显示输入信号,并根据显示输入信号在一帧的显示时段将显示上拉信号输入到所述第一上拉节点;消隐输入子电路,配置成从消隐输入端接收消隐输入信号,并根据消隐输入信号在一帧的消隐时段将消隐上拉信号输入到第一上拉节点;输出子电路,配置成在所述第一上拉节点的控制下,经由输出端输出复合输出信号。

在一个实施例中,所述消隐输入子电路包括:充电子电路,配置成根据所述消隐输入信号对消隐上拉控制节点进行充电;存储子电路,其一端连接消隐上拉控制节点,配置成存储所述消隐输入信号;隔离子电路,配置成在一帧的消隐时段,根据所述消隐输入信号将所述消隐上拉信号输入到所述第一上拉节点。

在一个实施例中,所述移位寄存器还包括显示复位子电路,配置成在显示复位控制信号的控制下对所述第一上拉节点进行复位。

在一个实施例中,所述移位寄存器还包括消隐复位子电路,配置成在一帧的消隐时段结束前,在消隐复位控制信号的控制下对所述第一上拉节点和/或所述输出端进行复位。

在一个实施例中,所述输出子电路包括至少一个移位信号输出端以及至少一个像素信号输出端。

在一个实施例中,所述移位寄存器还包括下拉控制子电路,配置成根据所述第一上拉节点的控制下拉节点的电位;下拉子电路,配置成在所述下拉节点的控制下,将所述第一上拉节点和所述输出端下拉为非工作电位。

在一个实施例中,所述显示输入子电路包括第一显示输入晶体管,其第一极连接所述第一上拉节点,第二极和/或控制极连接所述显示输入端;所述输出子电路包括输出晶体管和输出电容,其中所述输出晶体管的第一极连接输出时钟信号线,第二极连接输出端,控制极连接所述第一上拉节点,所述输出电容的第一端连接所述第一上拉节点,第二端连接所述输出端。

在一个实施例中,所述显示输入子电路还包括第二显示输入晶体管,其第一极和控制极相连,并连接到所述第一显示输入晶体管的第一极,第二极连接所述第一上拉节点。

在一个实施例中,所述充电子电路包括充电晶体管,其第一极和/或控制极连接所述消隐输入端,第二极连接所述消隐上拉控制节点;以及所述存储子电路包括第一电容,其第一端连接所述消隐上拉控制节点;以及所述隔离子电路包括第一隔离晶体管和第二隔离晶体管,其中所述第一隔离晶体管的控制端连接所述消隐上拉控制节点,所述第二隔离晶体管的第一极连接所述第一隔离晶体管的第二极,第二极连接所述第一上拉节点,控制极连接隔离控制信号线。

在一个实施例中,所述显示复位子电路包括显示复位晶体管,其第一极连接所述第一上拉节点,控制极连接显示复位控制端,第二极连接显示复位信号线。

在一个实施例中,所述消隐复位子电路包括第一消隐复位晶体管,其第一极连接所述第一上拉节点,控制极连接消隐复位控制端,第二极连接消隐复位信号线。

在一个实施例中,所述消隐复位子电路还包括第二消隐复位晶体管,其第一极连接所述输出端,控制极连接消隐复位控制端,第二极连接消隐复位信号线。

在一个实施例中,所述下拉控制子电路包括第一下拉控制晶体管和第二下拉控制晶体管,其中所述第一下拉控制晶体管的第一极和控制极相连并连接到下拉控制信号线,第二极连接下拉节点,所述第二下拉控制晶体管的第一极连接所述下拉节点,控制极连接所述第一上拉节点,第二极连接下拉信号线;所述下拉子电路包括第一下拉晶体管和第二下拉晶体管,其中所述第一下拉晶体管的第一极连接所述第一上拉节点,控制极连接所述下拉节点,第二极连接下拉信号线,所述第二下拉晶体管的第一极连接所述输出端,控制极连接所述下拉节点,第二极连接下拉信号线。

在一个实施例中,所述移位寄存器单元,还包括:防漏电子电路,其配置成在所述第一上拉节点和/或所述消隐上拉控制节点的控制下,将工作电位输入到所述第二隔离晶体管的第一极和/或第二极。

根据本公开的另一方面,还提供了一种栅极驱动电路,包括级联的n行移位寄存器单元,所述移位寄存器单元为如前任一所述的移位寄存器单元,其中,第i级的移位寄存器单元的显示输入端和消隐输入端与第i-1级的移位寄存器单元的输出端连接,第i级的移位寄存器单元的输出端与第i-1级的移位寄存器单元的显示复位端连接,其中n为大于2的整数,1<i≤n;第1级的移位寄存器单元的显示输入端连接到显示信号线,消隐输入端连接到消隐信号线;第n级的移位寄存器单元的显示复位控制端与显示复位信号线连接。

根据本公开的另一方面,还提供了一种显示装置,其特征在于,包括如前所述的栅极驱动电路。

根据本公开的另一方面,还提供了一种应用于如前所述的移位寄存器单元的驱动方法,包括:在一帧的显示时段,包括第一上拉阶段,经由显示输入子电路将显示上拉信号输入到第一上拉节点;第一输出阶段,在所述第一上拉节点的控制下经由输出子电路输出第一输出信号;在一帧的消隐时段,包括第二上拉阶段,经由消隐输入子电路将消隐上拉信号输入到所述第一上拉节点;第二输出阶段。在所述第一上拉节点的控制下经由输出子电路输出第二输出信号。

在一个实施例中,所述驱动方法还包括显示复位阶段,在显示复位控制信号的控制下对所述第一上拉节点进行复位。

在一个实施例中,所述驱动方法还包括消隐复位阶段,在消隐复位控制信号的控制下对所述第一上拉节点进行复位。

根据本公开提供移位寄存器单元,可以实现利用一个移位寄存器单元电路实现检测单元、显示单元以及连接单元的功能,减小了栅极驱动电路的结构。

附图说明

为了更清楚地说明本公开实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员而言,在没有做出创造性劳动的前提下,还可以根据这些附图获得其他的附图。以下附图并未刻意按实际尺寸等比例缩放绘制,重点在于示出本公开的主旨。

图1示出了根据现有技术的一种用于oled面板的移位寄存器单元的结构的示意框图;

图2-1示出了根据本公开的实施例的移位寄存器单元的结构的示意框图;

图2-2a示出了根据本公开的实施例的移位寄存器单元的结构的又一示意框图;

图2-2b示出了根据本公开的实施例的选择子电路的结构的示意框图;

图2-2c示出了根据本公开的实施例的选择子电路的示例性的电路结构;

图2-2d示出了根据本公开的实施例的选择子电路的结构的再一示意框图;

图2-2e示出了根据本公开的实施例的选择子电路的示例性的电路结构;

图3a示出了根据本公开的实施例的显示输入子电路的示例性的电路结构一;

图3b示出了根据本公开的实施例的显示输入子电路的示例性的电路结构二;

图3c示出了根据本公开的实施例的显示输入子电路的示例性的电路结构三;

图3d示出了根据本公开的实施例的显示输入子电路的示例性的电路结构四;

图3e示出了根据本公开的实施例的显示输入子电路的示例性的电路结构五;

图3f示出了根据现有技术的输出端out以及第一上拉节点q处的电位的仿真示意图;

图3g示出了根据本公开的实施例的输出端out以及第一上拉节点q处的电位的仿真示意图;

图4a示出了根据本公开的实施例的输出子电路的示例性的电路结构一;

图4b示出了根据本公开的实施例的输出子电路的示例性的电路结构二;

图4c示出了根据本公开的实施例的输出子电路的示例性的电路结构三;

图5示出了根据本公开的实施例的移位寄存器单元的结构的示意框图;

图6a示出了根据本公开的实施例的消隐输入子电路的示例性的电路结构一;

图6b示出了根据本公开的实施例的消隐输入子电路的示例性的电路结构二;

图6c示出了根据本公开的实施例的消隐输入子电路的示例性的电路结构三;

图6d示出了根据本公开的实施例的消隐输入子电路的示例性的电路结构四;

图6e示出了根据本公开的实施例的消隐输入子电路的示例性的电路结构五;

图6f示出了根据本公开的实施例的消隐输入子电路的示例性的电路结构六;

图7示出了根据本公开的实施例的移位寄存器单元的结构的再一示意框图;

图8示出了根据本公开的实施例的移位寄存器单元的示例性的电路结构一;

图9示出根据本公开的实施例的移位寄存器单元的示例性的电路结构二;

图10示出了根据本公开的实施例的移位寄存器单元的示例性的电路结构三;

图11示出了根据本公开的实施例的移位寄存器单元的示例性的电路结构四;

图12示出了根据本公开的实施例的栅极驱动电路的示意性框图;

图13示出了根据本公开的实施例的栅极驱动电路的示例性的电路结构;

图14a示出了根据本公开的实施例的栅极驱动电路的驱动时序图;

图14b示出了根据本公开的实施例的栅极驱动电路的驱动时序图一;

图14c示出了根据本公开的实施例的栅极驱动电路的驱动时序图二;

图15示出了根据本公开的实施例的栅极驱动电路的驱动时序图;

图16示出了根据本公开的实施例的栅极驱动电路的另一示意性框图;

图17示出了根据本公开的实施例的栅极驱动电路的驱动时序图;

图18示出了根据本公开的实施例的栅极驱动电路的再一示意性框图;

图19示出了根据本公开的实施例的栅极驱动电路的驱动时序图;以及

图20示出了根据本公开实施例的用于如前所述的移位寄存器单元的驱动方法的流程图。

具体实施方式

下面将结合附图对本公开实施例中的技术方案进行清楚、完整地描述,显而易见地,所描述的实施例仅仅是本公开的部分实施例,而不是全部的实施例。基于本公开实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,也属于本公开保护的范围。

本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。

如本公开说明书和权利要求书中所示,除非上下文明确提示例外情形,“一”、“一个”、“一种”和/或“该”等词并非特指单数,也可包括复数。一般说来,术语“包括”与“包含”仅提示包括已明确标识的步骤和元素,而这些步骤和元素不构成一个排它性的罗列,方法或者设备也可能包含其他的步骤或元素。

本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本实施例中,每个晶体管的漏极和源极的连接方式可以互换,因此,本公开实施例中各晶体管的漏极、源极实际是没有区别的。这里,仅仅是为了区分晶体管除栅极之外的两极,而将其中一极称为漏极,另一极称为源极。本公开实施例中采用的薄膜晶体管可以为n型晶体管,也可以为p型晶体管。在本公开实施例中,当采用n型薄膜晶体管时,其第一极可以是源极,第二极可以是漏极。在以下实施例中,以薄膜晶体管为n型晶体管为例进行的说明,即栅极的信号是高电平时,薄膜晶体管导通。可以想到,当采用p型晶体管时,需要相应调整驱动信号的时序。具体细节不在此赘述,但也应该在本发明的保护范围内。

图1示出了根据现有技术的一种用于oled面板的移位寄存器单元的结构的示意框图。

如图1中所示出的,现有技术中用于oled面板的移位寄存器单元通常有显示单元、检测单元以及补偿单元三个部分组成。其中,显示单元和检测单元分别包括一组输出晶体管。利用上述三个部分的电路结构,移位寄存器单元可以输出具有不同宽度和时序的两个波形组成的复合波形的输出脉冲。

然而,由于在上述现有的用于oled面板的移位寄存器单元中,分别利用显示单元和检测单元实现复合波形的输出脉冲,上述的移位寄存器单元具有尺寸过大的缺点。为了进一步减小移位寄存器单元以及包括移位寄存器单元的栅极驱动电路的尺寸,以下将介绍根据本公开的实施例提供的移位寄存器单元。

图2-1示出了根据本公开的实施例的移位寄存器单元的结构的示意框图。如图2-1所示,移位寄存器单元200包括消隐输入子电路210,显示输入子电路220以及输出子电路230。其中消隐输入子电路210,显示输入子电路220以及输出子电路230通过第一上拉节点q相连接。

消隐输入子电路210配置成从消隐输入端接收消隐输入信号,并在一帧的消隐时段将消隐上拉信号输入到第一上拉节点q。

在一些实施例中,消隐输入子电路210可以配置成接收并存储消隐输入信号,并在一帧的消隐时段期间根据消隐输入信号向第一上拉节点q输出消隐上拉信号,从而将第一上拉节点q的电位上拉到工作电位。

例如,消隐输入子电路210可以在一帧的显示时段期间接收消隐输入信号并根据消隐输入信号存储消隐上拉控制信号,并在这一帧的消隐时段期间根据消隐上拉控制信号向第一上拉节点q输出消隐上拉信号,从而将第一上拉节点q的电位上拉到工作电位。又例如,消隐输入子电路210可以在一帧的消隐时段期间接收消隐输入信号并存储消隐上拉控制信号,并在下一帧的消隐时段期间根据消隐上拉控制信号向第一上拉节点q输出消隐上拉信号,从而将第一上拉节点q的电位上拉到工作电位。

显示输入子电路220配置成在一帧的显示时段从显示输入端接收显示输入信号,并将显示上拉信号输入到第一上拉节点q,从而将第一上拉节点q的电位上拉到工作电位。

输出子电路230配置成在第一上拉节点q的控制下,经由输出端输出复合输出信号。例如,复合输出信号可以包括显示输出信号和消隐输出信号,其中显示输出信号和消隐输出信号可以是具有不同宽度和时序的相互独立的两个波形。

在一些实施例中,在一帧的显示时段期间,输出子电路230配置成在第一上拉节点q的控制下经由输出端输出显示输出信号。在一帧的消隐时段期间,输出子电路230配置成在第一上拉节点q的控制下经由输出端输出消隐输出信号。

根据本公开实施例的移位寄存器单元,用于控制输出子电路在消隐时段输出消隐输出信号的消隐输入子电路和用于控制输出子电路在显示时段输出显示输出信号的显示输入子电路可以共用同一个上拉节点q以及同一个输出子电路,从而实现更小尺寸的移位寄存器单元结构。

图2-2a示出了根据本公开的实施例的移位寄存器单元的结构的示意框图。如图2-2a所示,移位寄存器单元200可以包括消隐输入子电路210,显示输入子电路220、选择子电路230以及输出子电路240。其中消隐输入子电路210的输出端是q_sense,显示输入子电路220的输出端是q_scan。选择子电路230连接到消隐输入子电路的输出端q_sense和显示输入子电路的输出端q_scan,并通过第一上拉节点q连接输出子电路240。

消隐输入子电路210配置成从消隐输入端接收消隐输入信号并输出消隐上拉信号。

在一些实施例中,消隐输入子电路210可以配置成接收并存储消隐输入信号,并在一帧的消隐时段期间根据消隐输入信号输出消隐上拉信号。

例如,消隐输入子电路210可以在一帧的显示时段期间接收消隐输入信号并根据消隐输入信号存储消隐上拉控制信号,并在这一帧的消隐时段期间根据消隐上拉控制信号输出消隐上拉信号。又例如,消隐输入子电路210可以在一帧的消隐时段期间接收消隐输入信号并存储消隐上拉控制信号,并在下一帧的消隐时段期间根据消隐上拉控制信号输出消隐上拉信号。

显示输入子电路220配置成在一帧的显示时段从显示输入端接收显示输入信号并输出显示上拉信号。

选择子电路230的第一端连接到显示输入子电路,第二端连接到消隐输入子电路,第三端连接到第一上拉节点q,配置成根据显示上拉信号和消隐上拉信号控制第一上拉节点q的电位。在一些实施例中,选择子电路230可以在显示上拉信号和消隐上拉信号均是高电平信号或低电平信号时,不输出用于控制第一上拉节点q的电位的信号。当显示上拉信号和消隐上拉信号不同时,例如,一个是高电平信号,另一个是低电平信号时,输出用于将第一上拉节点q的电位上拉到高电平的控制信号。

输出子电路240配置成在第一上拉节点q的控制下,经由输出端输出复合输出信号。例如,复合输出信号可以包括显示输出信号和消隐输出信号,其中显示输出信号和消隐输出信号可以是具有不同宽度和时序的相互独立的两个波形。

在一些实施例中,在一帧的显示时段期间,输出子电路230配置成在第一上拉节点q的控制下经由输出端输出显示输出信号。在一帧的消隐时段期间,输出子电路230配置成在第一上拉节点q的控制下经由输出端输出消隐输出信号。

根据本公开实施例的移位寄存器单元,用于控制输出子电路在消隐时段输出消隐输出信号的消隐输入子电路和用于控制输出子电路在显示时段输出显示输出信号的显示输入子电路可以共用同一个上拉节点q以及同一个输出子电路,从而实现更小尺寸的移位寄存器单元结构。

图2-2b示出了根据本公开的实施例的选择子电路的示意图。如图2-2b中所示出的,选择子电路230可以进一步包括第一选择子电路231和第二选择子电路323。

第一选择子电路231配置成用于将显示输入子电路220输出的显示上拉信号输出到第一上拉节点q。例如,第一选择子电路231可以配置成在显示输入子电路220输出高电平的显示上拉信号时导通,从而可以通过显示上拉信号将第一上拉节点q的电平上拉至高电平。

第二选择子电路232配置成用于将消隐输入子电路210输出的消隐上拉信号输出到第一上拉节点q。例如,第二选择子电路232可以配置成在消隐输入子电路220输出高电平的显示上拉信号时导通,从而可以通过消隐上拉信号将第一上拉节点q的电平上拉至高电平。

图2-2c示出了根据本公开的实施例的选择子电路的示例性的电路结构。如图2-2c所示,第一选择子电路231可以包括第一选择晶体管m6,其第一极连接显示输入子电路的输出端q_scan,第二极连接第一上拉节点q,控制极连接第一选择控制信号端。例如,如图2-2c中示出的,第一选择控制信号端可以输入第一时钟信号clka。当第一时钟信号clka是高电平时,第一选择晶体管m6导通,如果此时显示输入子电路的输出端q_scan输出的是高电平的显示上拉信号,那么第一上拉节点q将被上拉至高电平。

第二选择子电路232可以包括第二选择晶体管m4,其第一极连接消隐输入子电路的输出端q_sense,第二极连接第一上拉节点q,控制极连接第二选择控制信号端。例如,如图2-2c中示出的,第二选择控制信号端可以输入第三时钟信号clkc。当第三时钟信号clkc是高电平时,第二选择晶体管m4导通,如果此时消隐输入子电路的输出端q_sense输出的是高电平的消隐上拉信号,那么第一上拉节点q将被上拉至高电平。

图2-2d示出了根据本公开的实施例的选择子电路的示意图。图2-2d中示出的是选择子电路的另一种连接结构。

如图2-2d所示,选择子电路230可以包括第一选择子电路231,其第一端连接显示输入子电路的输出端q_scan,第二端连接消隐输入子电路的输出端q_sense,第三端连接第一上拉节点q。

选择子电路230还可以包括第二选择子电路232,其第一端连接消隐输入子电路的输出端q_sense,第二端连接显示输入子电路的输出端q_scan,第三端连接第一上拉节点q。

在一些实施例中,当显示输入子电路的输出端q_scan输出高电平的导通信号,消隐输入子电路的输出端q_sense输出低电平的非导通信号时,第一选择子电路231将导通,并将显示输入子电路输出的显示上拉信号输入到第一上拉节点q,此时,第二选择子电路232将在显示上拉信号的控制下关断,并防止消隐输入子电路输出的消隐上拉信号输入到第一上拉节点q。

类似地,当显示输入子电路的输出端q_scan输出低电平的非导通信号,消隐输入子电路的输出端q_sense输出高电平的导通信号时,第二选择子电路232将导通,并将消隐输入子电路输出的消隐上拉信号输入到第一上拉节点q,此时,第一选择子电路231将在消隐上拉信号的控制下关断,并防止显示输入子电路输出的显示上拉信号输入到第一上拉节点q。

图2-2e示出了根据本公开的实施例的选择子电路的示例性的电路结构。如图2-2e所示,第一选择子电路231可以包括第一选择晶体管m8,其第一极与控制极相连接,并连接到显示输入子电路220的输出端q_scan。第一选择子电路231还可以包括第二选择晶体管m9,其第一极连接到显示输入子电路220的输出端q_scan,第二极连接到第一上拉节点q,控制极连接第一选择晶体管m8的第二极。第一选择子电路231还可以包括第三选择晶体管m10,其第一极连接第一选择晶体管m8的第二极,第二极连接到第二信号线vss2,控制极连接消隐输入子电路210的输出端q_sense。其中,第二信号线vss2可以输入低电平的非导通信号。

第二选择子电路232可以包括第四选择晶体管m5,其第一极与控制极相连接,并连接到消隐输入子电路的210输出端q_sense。第二选择子电路232还可以包括第五选择晶体管m6,其第一极连接到消隐输入子电路210的输出端q_sense,第二极连接到第一上拉节点q,控制极连接第四选择晶体管m5的第二极。第二选择子电路232还可以包括第六选择晶体管m7,其第一极连接第四选择晶体管m7的第二极,第二极连接到第二信号线vss2,控制极连接显示输入子电路220的输出端q_scan。其中,第二信号线vss2可以输入低电平的非导通信号。

根据如图2-2e中示出的电路结构,当显示输入子电路220的输出端q_scan输出高电平的显示上拉信号,消隐输入子电路210的输出端q_sense输出低电平的非导通信号时,第一选择晶体管m8在显示上拉信号的控制下导通,并将高电平的显示上拉信号输出到第二选择晶体管m9的控制极,使得第二选择晶体管m9导通,从而将显示上拉信号输出到第一上拉节点q。此时,第三选择晶体管m10在消隐输入子电路210的输出端q_sense输出低电平信号的控制下关断,使得第一选择晶体管m8和第二选择晶体管m9正常工作。

同时,第二选择子电路232中的第四选择晶体管m5在消隐输入子电路210输出的低电平信号的控制下关断。并且,由于第二选择子电路232中的第六选择晶体管m7在显示上拉信号的控制下导通,因此,第五选择晶体管m6的控制极经由第六选择晶体管被下拉到第二信号线vss2输入的低电平,从而关断第五选择晶体管m6。因此,在显示上拉信号的控制下,第二选择子电路被关断,从而不会影响第一选择子电路的正常工作。

当显示输入子电路220和消隐输入子电路210同时输出高电平的信号时,由于第三选择晶体管m10和第六选择晶体管m7均导通,因此第二选择晶体管m9和第五选择晶体管m6的控制极被下拉到第二信号线vss2输入的低电平的非导通信号,从而将第一选择子电路231和第二选择子电路232关断,不输出用于控制第一上拉节点q的信号。

在一些实施例中,选择子电路可以是或逻辑电路、异或逻辑电路或其它任何能够实现上述工作原理的逻辑电路。

利用本公开提供的实施例,选择子电路230可以根据消隐上拉信号和显示上拉信号将第一上拉节点q的电位上拉至高电平,并同时防止消隐上拉信号和显示上拉信号之间的互相影响。图3a-3e示出了根据本公开的实施例的显示输入子电路220的示例性的电路结构。如图3a-图3e中所示出的,显示输入子电路220可以具有多种不同的连接结构及控制方法。

如图所示,显示输入子电路220可以包括显示输入晶体管m5。如图3a中示出的,显示输入晶体管m5的第一极连接到显示输入端stu2,第二极连接到第一上拉节点q,控制极连接到第一时钟信号线clka。在一些实施例中,在一帧的显示期间,在第一时钟信号线clka输入的第一时钟信号的控制下,显示输入晶体管m5将导通,并将显示输入端stu2输入的显示输入信号作为显示上拉信号输入到第一上拉节点q。

如图3b和图3d中示出的,显示输入晶体管m5的第一极可以连接到高电平信号线vdd/vgh,并始终输入高电平的导通信号,第二极连接到第一上拉节点q,控制极连接到显示输入端stu2。在一些实施例中,在一帧的显示期间,在显示输入端stu2输入的显示输入信号的控制下,显示输入晶体管m5将导通,并将高电平信号线vdd/vgh输入的高电平信号作为显示上拉信号输入到第一上拉节点q。

又例如,如图3c中示出的,显示输入晶体管m5的第一极和控制极相连接,并连接到显示输入端stu2,第二极连接到第一上拉节点q。在一些实施例中,在一帧的显示期间,在显示输入端stu2输入的显示输入信号的控制下,显示输入晶体管m5将导通,并同时将显示输入信号线stu2输入的显示输入信号作为显示上拉信号输入到第一上拉节点q。

显示子电路220还可以包括第二显示输入晶体管m16,其连接在显示输入晶体管m5和第一上拉节点q之间。例如,如图3e中示出的,第二显示输入晶体管m16的第一极和控制极相连,并连接显示输入晶体管m5的第二极,第二极连接第一上拉节点q。

利用图3e中示出的显示输入电路,当显示输入晶体管在显示输入端的控制下导通时,可以防止高电平的信号输入到第一上拉节点q时,由于电路中的电容耦合而在输出端产生的毛刺。

图3f示出了输出端产生毛刺的仿真示意图。如前所述,当利用如图3b中的高电平信号线vdd直接将第一上拉节点q处的电位上拉到高电平时,输出端out处由于电路中的电容耦合,可能出现大的毛刺,这样的毛刺可能会使该行移位寄存器单元输出错误的输出信号,从而导致移位寄存器单元工作不正常。

图3g示出了改进后的输出端的仿真示意图。当显示子电路220进一步包括第二显示输入晶体管m16时,vdd输入的高电平信号不直接拉高第一上拉节点q,而是经过串联的第二显示输入晶体管m16实现对第一上拉节点q的电位拉升,从而缓解了电路中电容的耦合效应,并从而减轻了输出端out处的毛刺现象。

图4a-图4c示出了根据本公开的实施例的输出子电路230的示例性的电路结构。

如图4a所示,输出子电路230可以包括输出晶体管m11和输出电容c2。其中输出晶体管m11的第一极连接第四时钟信号线clkd,第二极连接输出端cr/out,控制极连接第一上拉节点q。输出电容的第一端连接第一上拉节点q,第二端连接输出端cr/out。输出电容c2用于存储并维持第一上拉节点q的电位。当第一上拉节点q的电位维持在高电平时,输出晶体管m11在第一上拉节点q的控制下导通,并将第四时钟信号线clkd输入的信号作为输出信号从输出端cr/out输出。其中cr/out输出的信号可以同时作为像素电路的驱动信号,也可以作为栅极驱动电路的移位驱动信号。

在一些实施例中,为了增加移位寄存器单元的驱动能力,输出子电路230可以进一步包括两个输出端。例如,如图4b所示,输出子电路230可以包括第一输出晶体管m11和第二输出晶体管m13。其中第一输出晶体管m11的第一极连接第四时钟信号线clkd,第二极连接第一输出端cr,控制极连接第一上拉节点q。第二输出晶体管m13的第一极连接第五时钟信号线clke,第二极连接第二输出端out1,控制极连接第一上拉节点q。其中可以将第一输出端cr输出的信号用作栅极驱动电路的移位驱动信号,将第二输出端out1输出的信号用作像素电路的驱动信号。其中第四时钟信号线clkd和第五时钟信号线clke可以是不同的时钟信号线,也可以是相同的时钟信号线。

在另一些实施例中,输出子电路230可以进一步包括多个输出端。例如,如图4c所示,输出子电路230进一步包括第三输出晶体管m15,其第一极连接第六时钟信号线clkf,第二极连接第三输出端out2,控制极连接第一上拉节点q。其中第六时钟信号线clkf可以是与第四时钟信号线clkd、第五时钟信号线clke相同的时钟信号线,也可以是与其不同的时钟信号线。

利用图4c中示出的输出子电路,可以向像素电路提供两路不同的驱动信号,增加像素电路的驱动方式的灵活性。例如,对于常见的3t1c型的像素电路,可以分别提供用于扫描晶体管和感测晶体管的驱动信号。

尽管以上仅示出了移位寄存器单元包括一个、两个、三个输出端的实例,本领域技术人员可以理解,根据本公开的原理,可以根据实际情况设置更多个输出端。上述示例不应构成对本公开保护范围的限制。

图5示出了根据本公开的实施例的移位寄存器单元的另一结构的示意框图。如图5所示,移位寄存器单元400包括消隐输入子电路410,显示输入子电路420以及输出子电路430。其中显示输入子电路420和输出子电路430可以是如图2-1、图3a-图3g示出的显示输入子电路220与输出子电路230及其变型,在此不再赘述。

如图5所示,消隐输入子电路410可以包括充电子电路411、存储子电路412以及隔离子电路413。

充电子电路411配置成根据消隐输入信号对消隐上拉控制节点h进行充电。在一些实施例中,充电子电路411可以接收消隐输入信号,并在消隐输入信号的控制下将高电平的消隐上拉控制信号输入到消隐上拉控制节点h。

存储子电路412的一端连接消隐上拉控制节点h,配置成存储消隐上拉控制信号。

隔离子电路413配置成在一帧的消隐时段,根据消隐上拉控制信号将消隐上拉信号输入到所述第一上拉节点q。在一些实施例中,隔离子电路413设置在第一上拉节点q和消隐上拉控制节点h之间,用于防止第一上拉节点q与消隐上拉控制节点h的互相影响。例如,在不需要输出消隐上拉信号时,隔离子电路313可以断开第一上拉节点q与消隐上拉控制节点h之间的连接。

根据本公开实施例的移位寄存器单元,可以实现在不同时段通过消隐输入子电路和显示输入子电路分别控制第一上拉节点q,从而实现消隐输入子电路和显示输入子电路共用同一个输出单元实现复合输出信号的输出。

如前所述,图2-1中示出的移位寄存器单元、图2-2a至图2-2e中示出的移位寄存器单元以及图5中示出的移位寄存器单元都可以实现在不同时段通过消隐输入子电路和显示输入子电路分别控制第一上拉节点q,从而实现消隐输入子电路和显示输入子电路共用同一个输出单元实现复合输出信号的输出的效果。本领域技术人员可以根据实际情况选择上述移位寄存器单元的结构或其组合。

下面将以图2-1、图5中描述的移位寄存器单元的结构为例,对本公开提供的移位寄存器单元的其他结构进行描述。本领域技术人员可以理解,下面的描述同样适用于上述其他结构的移位寄存器单元的变型。例如,尽管图7-10中的移位寄存器单元中没有示出选择子电路,本领域技术人员可以根据实际情况在图7-图10中示出的移位寄存器单元中设置选择子电路。

图6a-6际出了根据本公开的实施例的消隐输入子电路的示例性的电路结构。如图6a-6f中所示出的,消隐输入子电路410可以有多种不同的连接结构及控制方法。

充电子电路411可以包括充电晶体管m1,配置成根据消隐输入信号对消隐上拉控制节点h进行充电。充电晶体管m1的第一极和/或控制极连接所述消隐输入端,第二极连接所述消隐上拉控制节点。

在一些实施例中,充电子电路411可以配置成将消隐输入信号输入到消隐上拉控制节点h。例如,如图6a(或图6c、图6d、图6f)中示出的,充电晶体管m1的第一极连接消隐输入端stu1,第二极连接消隐上拉控制节点h,控制极连接第二时钟信号线clkb。其中,当第二时钟信号线clkb输入高电平的导通信号时,充电晶体管m1在第二时钟信号线clkb输入的第二时钟信号的控制下导通,并将消隐输入端stu1输入的消隐输入信号输入到消隐上拉控制节点h。又例如,如图6e中示出的,充电晶体管m1的控制极和第一极相连接,并连接到消隐输入信号线stu1,第二极连接到消隐上拉控制节点h。其中,当消隐输入端stu1输入高电平的导通信号时,充电晶体管m1在导通信号的控制下导通,并将消隐输入端stu1输入的消隐输入信号输入到消隐上拉控制节点h。

在另一些实施例中,充电子电路可以配置成在消隐输入信号的控制下将高电平的消隐上拉控制信号输入到消隐上拉控制节点h。例如,充电晶体管m1的第一极可以连接高电平信号线vdd,第二极连接消隐上拉控制节点h,控制极连接消隐输入端stu1。其中,当消隐输入端stu1输入高电平的导通信号时,充电晶体管m1在消隐输入端stu1输入的消隐输入信号的控制下导通,并将vdd输入的高电平信号作为消隐上拉控制信号输入到消隐上拉控制节点h。

存储子电路412可以包括第一电容c1,配置成存储消隐上拉控制信号。第一电容c1的一端连接消隐上拉控制节点h。如图6a所示,第一电容c1的第一端连接消隐上拉控制节点h,第二端连接第一信号端vss1。其中vss1可以输入低电平信号。如前所述,当充电子电路将消隐上拉控制信号输入到消隐上拉控制节点h时,可以对第一电容充电并将消隐上拉控制节点h的点位维持在高电平。

第一电容c1还可以有其他连接方式。例如,如图6c中所示出的,第一电容c1的第一端连接消隐上拉控制节点h,第二端连接隔离子电路413的一端(如第三时钟信号线clkc)。又例如,如图6d中示出的,第一电容c1的第一端连接消隐上拉控制节点h,第二端连接隔离子电路413中的一点(如第一隔离晶体管m3和第二隔离晶体管m4的连接点n)。

隔离子电路413可以包括第一隔离晶体管m3和第二隔离晶体管m4。在一些实施例中,隔离子电路413配置成在消隐上拉控制节点的控制下将消隐上拉信号输出到第一上拉节点q。

例如,如图6a(或6c、6d、6e)所示,其中,第一隔离晶体管m3的第一极连接第三时钟信号线clkc,第二极连接第二隔离晶体管m4的第一极,控制极连接消隐上拉控制节点h。第二隔离晶体管m4的第二极连接第一上拉节点q,控制极连接第三时钟信号线clkc。当消隐上拉控制节点h在存储子电路的控制下维持在高电平时,第一隔离晶体管m3在消隐上拉控制节点h的控制下导通。当第三时钟信号线clkc输入高电平的导通信号时,第二隔离晶体管m4在导通信号的控制下导通,并将第三时钟信号线clkc输入的高电平信号作为消隐上拉信号输入到第一上拉节点q。

又例如,如图6b所示,第一隔离晶体管m3的第一极可以连接高电平信号线vdd。当消隐上拉控制节点h在存储子电路的控制下维持在高电平时,第一隔离晶体管m3在消隐上拉控制节点h的控制下导通。当第三时钟信号线clkc输入高电平的导通信号时,第二隔离晶体管m4在导通信号的控制下导通,并将高电平信号线vdd输入的高电平信号作为消隐上拉信号输入到第一上拉节点q。

在一些实施例中,隔离子电路413配置成将消隐上拉控制节点处存储的高电平信号作为消隐上拉信号输出到第一上拉节点q。

例如,如图6f所示,隔离子电路413包括第一隔离晶体管m3,其第一极连接消隐上拉控制节点h,第二极连接第一上拉节点q,控制极连接第三时钟信号线clkc。当第三时钟信号线clkc输入高电平的导通信号时,第一隔离晶体管m3在导通信号的控制下导通,并将消隐上拉控制节点h处存储的高电平的消隐上拉控制信号作为消隐上拉信号输入到第一上拉节点q。

如前所述,充电子电路411、存储子电路412以及隔离子电路413可以分别具有多种不同的连接方式。尽管图6a-6f中仅示出了六种示例性的连接方式,本领域技术人员可以理解,根据上述的本公开的原理,可以将前述的充电子电路411、存储子电路412以及隔离子电路413的各种变型进行任意组合。

图7示出了根据本公开的实施例的移位寄存器单元的再一结构的示意框图。如图7所示,移位寄存器单元400可以包括消隐输入子电路410,显示输入子电路420、输出子电路430、下拉控制子电路440、下拉子电路450、显示复位子电路460、消隐复位子电路470以及初始复位子电路480。其中消隐输入子电路410、显示输入子电路420和输出子电路430可以是如图2-1到图6f中示出的消隐输入子电路210/310、显示输入子电路220/320以及输出子电路230/330及其变型,在此不再赘述。

如图7所示,移位寄存器单元400还可以包括下拉控制子电路440,其配置成根据第一上拉节点q控制下拉节点qb的电位。例如,当第一上拉节点q的电位处于高电平时,下拉控制子电路410可以在第一上拉节点q的控制下将下拉节点qb下拉到低电平。又例如,当第一上拉节点q的电位处于低电平时,下拉控制子电路410可以在第一上拉节点q的控制下将下拉节点qb上拉至高电平。

移位寄存器单元400还可以包括下拉子电路450,其配置成在下拉节点qb的控制下,将第一上拉节点q和输出端out下拉为非工作电位。例如,当输出端out不输出信号时,可以通过控制下拉节点qb的电位将第一上拉节点q和输出端out下拉为非工作电位,从而降低移位寄存器单元电路中输出端的噪声。

在一些实施例中,移位寄存器单元400还可以包括显示复位子电路460,其配置成在显示复位控制信号的控制下对第一上拉节点q进行复位。在一些实施例中,当移位寄存器单元400在一帧的显示时段期间输出显示输出信号后,在显示时段结束之前,可以通过显示复位子电路460接收显示复位控制信号,从而将第一上拉节点q的电位下拉至低电平。

在一些实施例中,移位寄存器单元400还可以包括消隐复位子电路470,其配置成在一帧的消隐时段结束前对第一上拉节点q和/或输出端out进行复位。在一些实施例中,当移位寄存器单元400在一帧的消隐时段期间输出消隐输出信号后,在消隐时段结束之前,可以通过消隐复位子电路470接收消隐复位控制信号,从而将第一上拉节点q的电位下拉至低电平。在另一些实施例中,还可以通过消隐复位子电路470将输出端out的电位也下拉至低电平,从而降低移位寄存器单元电路中输出端的噪声。

在一些实施例中,移位寄存器单元400还可以包括初始复位子电路480,其配置成在移位寄存器单元400开始工作之前,接收初始复位控制信号,并对消隐上拉控制节点h进行复位。

本领域技术人员可以理解,尽管图7中的移位寄存器单元示出了下拉控制子电路440、下拉子电路450、显示复位子电路460、消隐复位子电路470以及初始复位子电路480,然而上述示例并不能限制本公开的保护范围。在实际应用中,技术人员可以根据情况选择使用或不使用上述各子电路中的一个或多个,基于前述各子电路的各种组合变型均不脱离本公开的原理,对此不再加以赘述。

根据本公开提供的移位寄存器单元,可以实现在不同时段通过消隐输入子电路和显示输入子电路分别控制第一上拉节点q,从而实现消隐输入子电路和显示输入子电路共用同一个输出单元实现复合输出信号的输出。并且,通过在非输出时段控制输出端和上拉节点的电位,可以降低移位寄存器单元的噪声。

图8示出了根据本公开的实施例的移位寄存器单元的一种示例性的电路结构。其中,图8中示出的消隐输入子电路410、显示输入子电路420以及输出子电路430与图2-1到图6f中示出的消隐输入子电路、显示输入子电路和输出子电路是相同的,在此不再赘述。

如图8所示,下拉控制子电路440可以包括第一下拉控制晶体管m7,其控制极与第一极相连接,并连接到第七时钟信号线clkm,第二极连接下拉节点qb。在移位寄存器单元400的工作期间,第七时钟信号线clkm可以始终输入高电平的导通信号。下拉控制子电路440还可以包括第二下拉控制晶体管m8,其第一极连接下拉节点qb,第二极连接第四信号端vss4,控制极连接第一上拉节点q。其中,第四信号端vss4可以输入低电平的非导通信号。当第一上拉节点q处于高电平时,第二下拉控制晶体管m8将在第一上拉节点q的控制下导通,通过设计第一下拉控制晶体管m7和第二下拉控制晶体管m8的沟道宽长比,可以将下拉节点qb的电位下拉到低电平。当第一上拉节点q处于低电平时,第二下拉控制晶体管m8将在第一上拉节点q的控制下关断。此时,第七时钟信号线clkm输入的高电平信号将输入到下拉节点qb,并将下拉节点qb的电位上拉至高电平。

在上述实施例中,第七时钟信号线clkm在移位寄存器单元的工作期间始终输入高电平的信号,因此第一下拉控制晶体管m7始终处于导通状态。为了避免晶体管长期导通引起的性能漂移,下拉控制子电路440还可以包括第三下拉控制晶体管m10,其控制极与第一极相连接,并连接到第八时钟信号线clkn,第二极连接下拉节点qb。可以看出,第三下拉控制晶体管m10和第一下拉控制晶体管m7的结构相同。在使用过程中,可以交替使用第三下拉控制晶体管m10和第一下拉控制晶体管m7实现下拉控制子电路440的功能。例如,当第七时钟信号线clkm输入高电平的信号时,第八时钟信号线clkn输入低电平的信号。因此,此时第一下拉控制晶体管m7导通,第三下拉控制晶体管m10关断。当第七时钟信号线clkm输入低电平的信号时,第八时钟信号线clkn输入高电平的信号。因此,此时第一下拉控制晶体管m7关断,第三下拉控制晶体管m10导通。

如图8所示,下拉子电路450可以包括第一下拉晶体管m9,其第一极连接第一上拉节点q,第二极连接第三信号线vss3,控制极连接下拉节点qb。其中第三信号线vss3可以输入低电平的非导通信号。当下拉节点qb处于高电平时,第一下拉晶体管m9将在下拉节点qb的控制下导通,并将第一上拉节点q下拉至低电平。

下拉子电路450还可以包括第二下拉晶体管m12_a,其中,第二下拉晶体管m12_a的第一极连接第一输出端cr,第二极连接第五信号线vss5,控制极连接下拉节点qb。其中第五信号线vss5可以输入低电平的非导通信号。当下拉节点qb处于高电平时,第二下拉晶体管m12_a将在下拉节点qb的控制下导通,并将第一输出端cr下拉至低电平。

当输出子电路包括多个输出端时,下拉子电路还可以相应地包括更多的下拉晶体管。例如,如图8中示出的,下拉子电路450还可以包括第三下拉晶体管m14_a。其第一极连接第二输出端out,第二极连接第六信号线vss6,控制极连接下拉节点qb。其中第六信号线vss6可以输入低电平的非导通信号。当下拉节点qb处于高电平时,第三下拉晶体管m14_a将在下拉节点qb的控制下导通,并分别将第二输出端out下拉至低电平。

如图8所示,显示复位子电路460可以包括显示复位晶体管460,其第一极连接第一上拉节点q,第二极连接第二信号线vss2,控制极连接显示复位控制端std2。其中第二信号线vss2可以输入低电平的非导通信号。在一帧的显示时段,当显示复位控制端std2输入高电平的导通信号时,显示复位晶体管m6将导通,并将第一上拉节点q下拉至低电平。

如图8所示,消隐复位子电路470可以包括第一消隐复位晶体管m15,其第一极连接第一上拉节点q,第二极连接第七信号线vss7,控制极连接消隐复位控制端trst2。其中第七信号线vss7可以输入低电平的非导通信号。在一帧的消隐时段结束前,消隐复位控制端trst2可以输入高电平的导通信号,此时,第一消隐复位晶体管m15将导通,并将第一上拉节点q下拉至低电平。

在一些实施例中,消隐复位子电路470还可以包括第二消隐复位晶体管m12_b,其第一极连接第一输出端cr,第二极连接第五信号线vss5,控制极连接消隐复位控制端trst2。当消隐复位控制端trst2输入高电平的导通信号时,第二消隐复位晶体管m12_b将导通,并将第一输出端cr下拉至低电平。

当输出子电路包括多个输出端时,消隐复位子电路470还可以相应地包括更多的消隐复位晶体管。例如,如图8中所示出的,消隐复位子电路470还可以包括第三消隐复位晶体管m14_b,其第一极连接第二输出端out,第二极连接第六信号线vss6,控制极连接消隐复位控制端trst2。当消隐复位控制端trst2输入高电平的导通信号时,第三消隐复位晶体管m14_b将导通,并将第二输出端out下拉至低电平。本领域技术人员可以理解,当输出子电路包括更多个输出端时,消隐复位子电路470可以包括更多对应于输出端,并用于对输出端复位的消隐复位晶体管。

如图8所示,初始复位子电路480可以包括初始复位晶体管m2,其第一端连接消隐上拉控制节点h,第二极连接第一信号线vss1,控制极连接初始复位控制端trst1。其中,第一信号线vss1可以输入低电平的非导通信号。当初始复位控制端trst1输入高电平的导通信号时,初始复位晶体管m2将导通,并对消隐上拉控制节点h进行复位。

需要说明的是,图8中示出的第一信号线vss1、第二信号线vss2、第三信号线vss3、第四信号线vss4、第五信号线vss5、第六信号线vss6和第七信号线vss7可以是相同的信号线,也可以是不同的信号线。只要能够实现如前所述的移位寄存器单元的功能以及其中各晶体管的控制方式,本领域技术人员可以根据实际情况任意设置上述信号线。

图9示出根据本公开的实施例的移位寄存器单元的示例性的电路结构。如图9所示,下拉控制子电路440可以是反相器,其输入端连接到第一上拉节点q,输出端连接到下拉节点qb。当第一上拉节点q处于高电平时,利用反相器,可以将下拉节点qb处的电位控制为低电平。类似地,下拉子电路的第一部分450-1也可以是反相器。当下拉节点qb处于高电平时,可以利用反相器将第一上拉节点q处的电位控制为低电平。

在现有技术的移位寄存器单元中,由于oled面板性能不稳定,需要利用外部补偿算法,在外部补偿电路中栅极驱动电路的检测阶段,输出晶体管的控制极q点需要保持一帧以上的时间为高电平,但是由于处于负偏压下的tft发生阈值电压负漂会在q点为高电平时漏电,使得输出异常。

图10示出了根据本公开的实施例的移位寄存器单元的示例性的电路结构。如前所述,在本公开提供的移位寄存器单元中,可以利用第一电容c1维持消隐上拉控制节点h处的电位,利用输出电容c2维持第一上拉节点q处的电位。当第一上拉节点q和/或消隐上拉控制节点h的电位维持在高电平时,存在一些晶体管其第一极连接第一上拉节点q和/或消隐上拉控制节点h,第二极连接低电平的信号线。即使当这些晶体管的控制极输入的是非导通信号的情况下,由于其两端之间存在电压差,也可能出现漏电的情况,从而使得移位寄存器单元中对于第一上拉节点q和/或消隐上拉控制节点h的电位维持的效果变差。

以消隐上拉控制节点h点为例,如图6a所示,充电晶体管m1的第一极连接消隐输入信号线stu1,第二极连接消隐上拉控制节点h。当消隐上拉控制节点h处于高电平,消隐输入信号线输入的是低电平的输入信号时,充电晶体管m1可能出现漏电的情况。

针对上述问题,以下将描述一种用于防漏电的移位寄存器单元的电路结构。

在图10示出的移位寄存器单元1000中,充电晶体管m1_a的第一极连接消隐输入信号线stu1,第二极连接连接防漏电子电路1001,控制极连接第二时钟信号线clkb。初始复位晶体管m12_b的第一极连接防漏电子电路1001,第二极连接第一信号线vss1,控制极连接初始复位控制端trst。

如图10所示,移位寄存器单元1000可以包括防漏电子电路1001,其配置成用于在消隐上拉控制节点h处于高电平时,防止消隐上拉控制节点h处的电荷经由充电晶体管m1_a漏电到消隐输入信号线stu1,或经由初始复位晶体管m12_b漏电到第一信号线vss1。

防漏电子电路1000可以包括第一防漏电晶体管m1_b以及第二防漏电晶体管m15。其中第一防漏电晶体管m1_b的第一极连接消隐上拉控制节点h,第二极连接充电晶体管m1_a的第二极,控制极连接m1_a的控制极。第二防漏电晶体管m15的第一极连接第一防漏电晶体管m1_b的第一极,第二极连接防漏电信号输入端va,控制极连接消隐上拉控制节点h。其中,防漏电信号输入端va可以输入高电平的信号。当消隐上拉控制节点h处于高电平时,第二防漏电晶体管m15在消隐上拉控制节点h的控制下导通,并将防漏电信号输入端va输入的高电平信号输入到第一防漏电晶体管m1_b的第一极,从而使得第一防漏电晶体管m1_b的第一极和第二极都处于高电平的状态,防止从消隐上拉控制节点h处的电荷通过第一防漏电晶体管m1_b漏电。此时,由于充电晶体管m1_a的控制极连接m1_b的控制极,因此第一防漏电晶体管m1_b和充电晶体管m1_a的结合可以实现与前述的充电晶体管相同的效果,并同时具有防漏电的效果。

类似地,当移位寄存器单元1000中还可以包括第三防漏电晶体管m2_a,其第一极连接到消隐上拉控制节点h,第二极连接到初始复位晶体管m12_b的第一极,控制极连接到初始复位晶体管m12_b的控制极。第三防漏电晶体管m2_a的工作原理与第一防漏电晶体管m1_b的工作原理相同,并可以实现防止消隐上拉控制节点h处的电荷通过初始复位晶体管m2_b向低电平的信号端vss1漏电的效果。

类似地,对于连接到第一上拉节点q的输入晶体管m5_a、第二隔离晶体管m4_a、显示复位晶体管m6_b、第一下拉晶体管m9_b,可以采用与前述相同原理的防漏电子电路实现防漏电的效果。

例如,移位寄存器单元1000可以进一步包括第二防漏电子电路1002。其中,针对上述每个单独的与第一上拉节点q相连接的晶体管,第二防漏电子电路1002可以包括用于防漏电的晶体管m4_b、m5_b、m9_a以及m6-a,其结构与原理和第一防漏电子电路1001中示出的第一防漏电晶体管m1_b和第三防漏电晶体管m2_a的结构与原理是相同的。例如,第二防漏电子电路1002可以包括晶体管m16,其第一极连接用于防漏电的晶体管m4_b、m5_b、m9_a以及m6-a的一极,第二极连接防漏电信号输入端va,控制极连接第一上拉节点q。其中,防漏电信号输入端va可以输入高电平的信号。

本领域技术人员可以理解,根据本公开提供的防漏电的原理的实施例,可以根据实际情况选择移位寄存器单元电路中的一个或多个晶体管增加防漏电的结构。图10仅示出了包括防漏电结构的一种示例性的电路结构,而不构成对本公开保护范围的限制。

图11示出了根据本公开的实施例的移位寄存器单元的示例性的电路结构。在图11中示出的移位寄存器单元1100中的隔离子电路采用的是如图6f中所示的隔离子电路的结构,其中第一上拉节点q与消隐上拉控制节点h通过隔离晶体管m3相连接。。因此,当第一上拉节点q和消隐上拉控制节点h的电位不同时(例如,一个处于高电平,另一个处于低电平),可能出现第一上拉节点q和消隐上拉控制节点h之间发生漏电的情况。

为了防止第一上拉节点q和消隐上拉控制节点h出现漏电的情况,可以采用图11中示出的示例性的电路结构。如图11所示,移位寄存器单元可以包括第一防漏电子电路1101和第二防漏电子电路1102。

第一防漏电子电路1101可以包括第一防漏电晶体管m3_a和第二防漏电晶体管m15。其中,第一防漏电晶体管m3_a的第一极连接到消隐上拉控制节点h,第二极连接到隔离晶体管m3_b的第一极,控制极连接到隔离晶体管m3_b的控制极。第二防漏电晶体管m15的第一极连接到防漏电信号输入端va,第二极连接到第一防漏电晶体管m3_a的第二极,控制极连接到消隐上拉控制节点h。其中,当消隐上拉控制节点h处于高电平时,第二防漏电晶体管m15可以在消隐上拉控制节点h的控制下导通,并将防漏电信号输入端va输入的高电平信号输入到第一防漏电晶体管m3_a的第二极(即,图11中的a点)。

利用第一防漏电子电路1101可以实现当消隐上拉控制节点h处于高电平时,防止消隐上拉控制节点h处经过隔离晶体管m3向第一上拉节点q的漏电。

第二防漏电子电路1102可以包括第三防漏电晶体管m3_c和第四防漏电晶体管m16。其中,第三防漏电晶体管m3_c的第一极连接到第一上拉节点q,第二极连接到隔离晶体管m3_b的第二极,控制极连接到隔离晶体管m3_b的控制极。第四防漏电晶体管m16的第一极连接到防漏电信号输入端va,第二极连接到第三防漏电晶体管m3_c的第二极,控制极连接到第一上拉节点q。其中,当第一上拉节点q处于高电平时,第四防漏电晶体管m16可以在第一上拉节点q的控制下导通,并将防漏电信号输入端va输入的高电平信号输入到第三防漏电晶体管m3_c的第二极(即,图11中的b点)。

利用第二防漏电子电路1102可以实现当第一上拉节点q处于高电平时,防止第一上拉节点q处经过隔离晶体管m3向消隐上拉控制节点h的漏电。

因此,利用本公开的实施例提供的防漏电子电路的结构,可以防止当第一上拉节点q与消隐上拉控制节点h电位不同时可能出现的漏电的情况。

如前所述的移位寄存器单元中的电容,既可以是电容器,也可以是晶体管的耦合电容。

图12示出了根据本公开的实施例的栅极驱动电路的示意性的框图。如图12所示,该栅极驱动电路包括多级级联的移位寄存器单元,其中任意一级或多级的移位寄存器单元可以采用如图2-1到11之一所示的移位寄存器单元的结构或其变型。

根据图12所示的栅极驱动电路的移位寄存器单元的级联结构,其中,第i级的移位寄存器单元的显示输入端stu2和消隐输入端stu1与第i-1级的移位寄存器单元的输出端cr连接,第i级的移位寄存器单元的输出端cr与第i-1级的移位寄存器单元的显示复位端std2连接,其中n为大于2的整数,1<i≤n。第1级的移位寄存器单元的显示输入端stu2连接到显示信号线,消隐输入端连接到消隐信号线;第n级的移位寄存器单元的显示复位控制端std2与显示复位信号线连接。

每一行移位寄存器单元分别连接到第二时钟信号线clkb以及第三时钟信号线clkc。每一行移位寄存器单元还可以连接到初始复位信号线trst。其中,奇数行移位寄存器单元分别连接到第一时钟信号线clka_o、第四时钟信号线clkd_o,偶数行移位寄存器单元分别连接到第一时钟信号线clka_e、第四时钟信号线clkd_e。

图13中示出了根据本公开的实施例的栅极驱动电路的示例性的电路结构。图13中示出的栅极驱动电路中级联的移位寄存器单元可以由前述任一移位寄存器单元的变型进行替换,在此不再加以赘述。

如图13所示,其中,奇数行的移位寄存器单元的充电晶体管的控制端连接第二时钟信号线clkb,偶数行的移位寄存器单元的充电晶体管的控制端连接第三时钟信号线clkc。

图14a示出了根据本公开的实施例的栅极驱动电路的驱动时序图。图14a示出的驱动时序图适用于图12-13示出的栅极驱动电路。以下,以图8中示出的移位寄存器单元作为示例,描述包括多级级联的移位寄存器单元构成的栅极驱动电路的驱动时序。

其中,图14a中示出的驱动时序中,clka_odd表示栅极驱动电路中奇数行(例如,第1、3、5...行)的移位寄存器单元的第一时钟信号线clka,clka_even表示栅极驱动电路中偶数行(例如,第2、4、6...行)的移位寄存器单元的第一时钟信号线clka。类似地,clkd_odd表示栅极驱动电路中奇数行(例如,第1、3、5...行)的移位寄存器单元的第四时钟信号线clkd,clkd_even表示栅极驱动电路中偶数行(例如,第2、4、6...行)的移位寄存器单元的第四时钟信号线clkd。q_1h表示栅极驱动电路中第一行移位寄存器单元中第一上拉节点q处的电位变化,q_2h表示栅极驱动电路中第二行移位寄存器单元中第一上拉节点q处的电位变化。out_1h表示栅极驱动电路中第一行移位寄存器单元中输出端out处的电位变化,out_2h表示栅极驱动电路中第二行移位寄存器单元中输出端out处的电位变化。

图14a中示出的stu1、stu2分别代表第一行移位寄存器单元连接的消隐输入信号和显示输入信号,std2代表最后一行移位寄存器单元连接的显示复位控制信号。

如图14a所示,在移位寄存器单元开始工作之前,第七时钟信号线clkm和第八时钟信号线clkm中的一个输入高电平的导通信号,另一个输入低电平的非导通信号。因此,此时各行移位寄存器的下拉节点qb被维持在高电平状态,第一上拉节点q被维持在低电平的状态。当栅极驱动电路开始工作时,在显示第一帧之前,栅极驱动电路可以接收初始复位控制信号trst1,并通过初始复位子电路对栅极驱动电路中的各移位寄存器单元的消隐上拉控制节点进行复位。

图14b示出了根据本公开的移位寄存器单元的用于初始复位的另一驱动时序图。在一些实施例中,移位寄存器单元可以省略初始复位子电路以及初始复位信号线trst1。此时,可以利用第二时钟信号线clkb和第三时钟信号线clkc对消隐上拉控制节点h进行初始复位。例如,如图14b所示,可以通过在在显示第一帧之前先输入高电平的第二时钟信号clkb,再输入高电平的第三时钟信号clkc,从而实现对每一行移位寄存器单元的消隐上拉控制节点h的复位。又例如,也可以通过在显示第一帧之前先输入高电平的第三时钟信号clkc,再输入高电平的第二时钟信号clkb,从而实现对每一行移位寄存器单元的消隐上拉控制节点h的复位。再例如,如图14c所示,也可以通过同时输入高电平的第二时钟信号clkb和第三时钟信号clkc,实现对每一行移位寄存器单元的消隐上拉控制节点h的复位。

在一些实施例中,当移位寄存器单元包括消隐复位子电路时(如图8中示出的消隐复位子电路470),还可以在显示第一帧之前利用消隐复位子电路对第一上拉节点q进行复位。此时,可以通过消隐复位控制端trst2输入高电平的信号。例如,如图14b、图14c所示,可以在输入高电平的第二时钟信号和第三时钟信号作为初始复位信号实现对消隐上拉控制节点h的复位的同时,输入高电平的消隐复位信号,从而实现对第一上拉节点q的初始复位。在这里,trst2输入的高电平的信号可以覆盖第二时钟信号线clkb和第三时钟信号线clkc输入的高电平信号。也就是说,trst2输入的初始复位信号的上升沿早于第二时钟信号线clkb和第三时钟信号线clkc输入的各高电平信号的上升沿,下降沿晚于第二时钟信号线clkb和第三时钟信号线clkc输入的各高电平信号的下降沿。

利用上述初始复位的驱动方法,可以进一步简化移位寄存器单元的电路结构。

本领域技术人员可以理解,下文中描述的移位寄存器单元的驱动方法中都可以应用图14b、图14c中示出的初始复位驱动方法。

在第一帧的显示阶段,第一行移位寄存器单元从其显示输入端stu2接收用于显示输入的高电平的信号。此时,显示输入子电路可以根据显示输入信号向第一上拉节点q输出显示上拉信号,并将第一上拉节点q的电位上拉至高电平。之后,输出子电路从第一行的第四时钟信号线clkd_odd接收高电平的信号输入。此时,由于输出晶体管m11、m13在第一上拉节点q的控制下导通,因此,第四时钟信号线clkd输入的高电平信号可以经由输出晶体管m11、m13作为显示输出信号从输出端cr、out_1h输出。

由于第一行移位寄存器单元的显示输出信号可以作为第二行移位寄存器单元的显示输入信号,因此,如图13所示的级联的多个移位寄存器单元将逐行完成显示信号的输出。例如,如图14a中所示出的,第一行移位寄存器单元的输出端输出信号out_1h,然后,第二行移位寄存器单元的输出端输出信号out_2h,以此类推,在此不再赘述。

对于第一行移位寄存器单元,其显示复位控制端连接到第二行移位寄存器单元的输出端。因此,当第二行移位寄存器单元输出显示输出信号out_2h时,第一行移位寄存器单元的第一上拉节点q被复位至低电平。

以此类推,之后各行移位寄存器单元的第一上拉节点q在输出显示输出信号之后被复位至低电平。最后一行移位寄存器单元的第一上拉节点q将根据显示复位控制信号std2的控制下进行复位。

至此,第一帧的显示时段结束。

在第一帧的消隐阶段,第一行移位寄存器单元接收消隐输入端stu1和第二时钟信号线clkb输入的高电平的信号,第二时钟信号线clkb输入高电平信号,因此,充电晶体管m1被导通,并通过充电晶体管m1将消隐上拉控制节点h的电位上拉至高电平。由于第一电容c1的存在,消隐上拉控制节点h将保持高电平的状态。

在第一帧的消隐阶段结束前,移位寄存器单元可以通过消隐复位信号线接收消隐复位信号,从而对第一上拉节点q和/或输出端的电位进行复位。

至此,第一帧的驱动时序结束。

在第二帧的显示阶段,各行移位寄存器单元重复与第一帧的显示阶段相同的移位寄存器单元的驱动时序,并逐行输出像素电路的驱动信号,在此不再加以赘述。

在第二帧的消隐期间,对于第一行移位寄存器单元,第三时钟信号线clkc输入高电平信号,由于消隐上拉控制节点h处于高电平状态,第一隔离晶体管m3是导通的,因此利用第三时钟信号线clkc输入的高电平信号可以将第一上拉节点q的电位上拉至高电平。同时,第四时钟信号线clkd输出高电平信号。此时,由于输出晶体管m3在第一上拉节点q的控制下导通,因此,可以经由输出端输出第四时钟信号线clkd输入的高电平信号作为消隐输出信号。

如图12、13中示出的,第一行移位寄存器单元的输出端cr连接到第二行移位寄存器单元的消隐输入端,因此,第一行移位寄存器单元的消隐输出信号可以作为第二行移位寄存器单元的消隐输入信号,并将第二行移位寄存器单元的消隐上拉控制节点h的电位上拉至高电平。

在第二帧的消隐阶段结束前,移位寄存器单元可以通过消隐复位信号线接收消隐复位信号,从而对第一上拉节点q和/或输出端的电位进行复位。

至此,第二帧的驱动时序结束。

在第三帧的显示阶段,重复第一帧显示阶段的移位寄存器单元的驱动时序,逐行输出像素电路的驱动信号,在此不再加以赘述。

在第三帧的消隐时段,第二时钟信号线clkb输入高电平的时钟信号,第二行移位寄存器单元重复第一行移位寄存器单元在第二帧的消隐阶段的驱动时序,并从第二行移位寄存器单元输出消隐输出信号。如前所述,第二行移位寄存器单元输出的消隐输出信号可以用于将第三行移位寄存器单元的消隐上拉控制节点h的电位上拉至高电平。

对于第一行移位寄存器单元来说,此时第二时钟信号线clkb输入高电平的时钟信号,充电晶体管m1在该高电平的时钟信号的控制下导通。并且,此时第一行移位寄存器单元的消隐输入端输入的是低电平的信号,因此,第一行移位寄存器单元的第一电容中存储的电荷可以经由充电晶体管放电,并将消隐上拉控制节点h的电位下拉到低电平。

在第三帧的消隐阶段结束前,移位寄存器单元可以通过消隐复位信号线接收消隐复位信号,从而对第一上拉节点q和/或输出端的电位进行复位。

至此,第三帧的驱动时序结束。

如上所述,在每一帧的显示阶段,级联的移位寄存器单元逐行输出相应的驱动信号。从第二帧开始,在每一帧的消隐阶段,级联的移位寄存器单元依次输出消隐输出信号。例如,如前所述,第一行移位寄存器单元在第二帧的消隐阶段输出用于第一行像素电路单元的消隐输出信号,第二行移位寄存器单元在第三帧的消隐阶段输出用于第二行像素电路单元的消隐输出信号,以此类推。

图15示出了根据本公开的实施例的栅极驱动电路的驱动时序图。在每一帧的显示阶段,级联的移位寄存器单元逐行输出相应的驱动信号。显示阶段的驱动时序与图14a中示出的相同,在此不再赘述。

在图15示出的驱动时序中,与图14a中示出的驱动时序不同的是,在图15示出的驱动时序中,第一行移位寄存器单元的消隐输入端在第一帧的显示阶段输入高电平的消隐输入信号,同时第三时钟信号线clkb输入高电平信号,从而拉高第一行移位寄存器单元的消隐上拉控制节点h点处的电位。在第一帧的消隐阶段,第三时钟信号线clkc输入高电平的时钟信号,第二隔离晶体管m4在clkc输入的高电平信号的控制下导通,并将第一行移位寄存器单元的第一上拉节点q的电位上拉到高电平。同时,第一行移位寄存器单元连接的第四时钟信号线clkd_odd输入高电平的第四时钟信号,并将第四时钟信号作为消隐输出信号从输出端输出。

从第一帧的消隐阶段开始,如图15所示,第二时钟信号线clkb和第三时钟信号线clkc依次输入高电平的导通信号,从而控制各行移位寄存器单元依次输出消隐输出信号。

如上所述,第一行移位寄存器单元在第一帧的消隐阶段输出消隐输出信号,第二行移位寄存器单元在第二帧的消隐阶段输出消隐输出信号,以此类推。

根据本公开提供的栅极驱动电路,其中级联的移位寄存器单元可以实现在一帧的显示阶段逐行依次输出显示输出信号,在一帧的消隐期间,以每帧输出一行信号的频率逐行依次输出消隐输出信号。其中每行移位寄存器单元的显示输出信号和消隐输出信号共用一个输出晶体管。

图16示出了根据本公开的实施例的栅极驱动电路的示意性的框图。如图16所示,图中仅示出了n级级联的移位寄存器单元的前4级。对于2<i<n-1,第i行移位寄存器单元的消隐输入端连接到第i-1行移位寄存器单元的输出端,第i行移位寄存器单元的显示输入端连接到第i-2行移位寄存器单元的输出端,第i行移位寄存器单元的显示复位端连接到第i+2行移位寄存器单元的输出端。同时,第一行移位寄存器单元的消隐输入端和显示输入端分别连接到消隐输入信号线和第一显示输入信号线,第二行移位寄存器单元的显示输入端连接第二显示输入信号线,以及,第n-1行移位寄存器单元的显示复位端连接第一显示复位信号线,第n行移位寄存器单元的显示复位端连接第一显示复位信号线。

每一行移位寄存器单元分别连接到第二时钟信号线clkb以及第三时钟信号线clkc。每一行移位寄存器单元还可以连接到初始复位信号线trst。其中,奇数行移位寄存器单元分别连接到第一时钟信号线clka_o、第四时钟信号线clkd_o,偶数行移位寄存器单元分别连接到第一时钟信号线clka_e、第四时钟信号线clkd_e。

图17示出了根据本公开的实施例的栅极驱动电路的驱动时序图。图17示出的驱动时序可以用于如图16所示的栅极驱动电路。

在图17中示出的时序图中,clkd_1、clkd_2、clkd_3、clkd_4分别代表第1、2、3、4行移位寄存器单元连接的第四时钟信号线。q<1>、q<2>分别代表第1、2行移位寄存器单元中第一上拉节点q处的电位变化。out<1>、out<2>、out<3>、out<4>分别代表第1、2、3、4行移位寄存器单元中输出端cr、out处的电位变化。

如图17所示,在移位寄存器单元开始工作之前,第七时钟信号线clkm和第八时钟信号线clkm中的一个输入高电平的导通信号,另一个输入低电平的非导通信号。因此,此时下拉节点qb被维持在高电平状态,第一上拉节点q被维持在低电平的状态。当栅极驱动电路开始工作时,在显示第一帧之前,栅极驱动电路可以接收初始复位控制信号trst,并通过如前所述的初始复位子电路对栅极驱动电路中的每个移位寄存器单元的消隐上拉控制节点h进行复位。

在第一帧的显示阶段,第一行移位寄存器单元从其显示输入端stu2接收用于显示输入的高电平的信号。此时,显示输入子电路可以根据显示输入信号向第一上拉节点q输出显示上拉信号,并将第一上拉节点q的电位上拉至高电平。之后,输出子电路从第一行的第四时钟信号线clkd_1接收高电平的信号输入。此时,由于输出晶体管m11、m13在第一上拉节点q的控制下导通,因此,第四时钟信号线clkd输入的高电平信号可以经由输出晶体管m11、m13作为显示输出信号从输出端cr、out_1h输出。

对于第二行移位寄存器单元,其可以从第二显示输入信号线stu2_2接收用于显示输入的高电平的信号。此时,第二行移位寄存器单元的显示输入子电路可以根据显示输入信号向第一上拉节点q输出显示上拉信号,并将第一上拉节点q的电位上拉至高电平。之后,第二行移位寄存器单元的输出子电路从第四时钟信号线clkd_2接收高电平的信号输入。此时,由于输出晶体管m11、m13在第一上拉节点q的控制下导通,因此,第四时钟信号线clkd_2输入的高电平信号可以经由输出晶体管m11、m13作为显示输出信号从输出端cr、out_1h输出。

如图17中所示出的,第二行移位寄存器单元连接的第四时钟信号线clkd_2输入的时钟信号与第一行移位寄存器单元连接的第四时钟信号线clkd_12输入的时钟信号的时钟宽度相同,但第二行移位寄存器单元连接的第四时钟信号线clkd_2输入的时钟信号的上升沿比第一行移位寄存器单元连接的第四时钟信号线clkd_1输入的时钟信号的上升沿晚半个时钟信号的宽度,相应地,第二行移位寄存器单元输出的显示输入信号也比第一行移位寄存器单元输出的显示输入信号晚半个时钟信号的宽度。此时,第一行移位寄存器单元的显示输出信号与第二行移位寄存器单元的显示输出信号之间存在50%的脉冲重叠。

由于第一行移位寄存器单元的显示输出信号可以作为第三行移位寄存器单元的显示输入信号,因此,如图16所示的级联的多个移位寄存器单元中的奇数级的移位寄存器单元将根据第一行移位寄存器单元的显示输出信号逐行完成显示信号的输出。类似地,如图16所示的级联的多个移位寄存器单元中的偶数级的移位寄存器单元将根据第一行移位寄存器单元的显示输出信号逐行完成显示信号的输出。以此类推,在此不再赘述。

通过本公开的实施例提供的栅极驱动电路,可以实现存在重叠输出的移位哥存器单元。

对于消隐输出信号,如图16所示,由于图中示出的级联的多个移位寄存器单元的消隐输出端的连接方式与图12、图13中示出的级联的多个移位寄存器单元的消隐输出端的连接方式相同,因此图16中示出的栅极驱动电路在消隐阶段的驱动方式与图12、图13中示出的栅极驱动电路消隐阶段的驱动方式相同,在此不再赘述。

根据图16示出的栅极驱动电路以及图17中示出的驱动时序,可以实现相邻的移位寄存器单元之间输出具有50%重叠的显示输出信号。本领域技术人员可以理解,利用本公开提供的原理,可以实现其他重叠比例的显示输出信号。

例如,可以将n行级联的移位寄存器单元划分为多个移位寄存器单元组,例如,栅极驱动电路中包括m组,其中每组包括n个如前所述的移位寄存器单元。

关于消隐输入信号,上述n行级联的移位寄存器单元的消隐输入信号端之间采用逐行级联的连接方式。也就是说,第一行移位寄存器单元的输出端连接到第二行移位寄存器单元的消隐输入端,第二行移位寄存器单元的输出端连接到第三行移位寄存器单元的消隐输入端,以此类推。

关于显示输入信号,上述每一组移位寄存器单元组中的n个移位寄存器单元分别与下一组移位寄存器单元组中的n个移位寄存器单元采用逐行连接的方式。也就是说,第1组移位寄存器单元组中的第1个移位寄存器单元的输出端连接到第2组移位寄存器单元组中的第1个移位寄存器单元(即n行移位寄存器单元中的第n+1行)的显示输入端,第1组移位寄存器单元组中的第2个移位寄存器单元的输出端连接到第2组移位寄存器单元组中的第2个移位寄存器单元(即n行移位寄存器单元中的第n+2行)的显示输入端,以此类推。

如上所述的栅极驱动电路中每一行移位寄存器单元的显示输出信号将与下一行移位寄存器单元的显示输出信号具有1/n的脉冲重叠的部分。

例如,图16中示出的栅极驱动电路的显示输出信号采用的是奇数行级联,偶数行级联的连接方式以实现具有50%重叠的显示输出信号。如果采用第1、4、7...行级联,第2、5、8...行级联,第3、6、9...行级联的方式,将实现具有33%重叠的显示输出信号。本领域技术人员可以根据实际情况选择栅极驱动电路的连接方式,从而实现相邻的移位寄存器单元之间输出具有不同重叠比例的显示输出信号。

图18示出了根据本公开的实施例的栅极驱动电路的示意性的框图。如图18所示,图中仅示出了n级级联的移位寄存器单元的前4级,n是正整数。对于2<i<n-2,第i行移位寄存器单元的消隐输入端连接到第i-1行移位寄存器单元的输出端,第i行移位寄存器单元的显示输入端连接到第i-2行移位寄存器单元的输出端,第i行移位寄存器单元的显示复位端连接到第i+3行移位寄存器单元的输出端。同时,第一行移位寄存器单元的消隐输入端和显示输入端分别连接到消隐输入信号线和第一显示输入信号线,第二行移位寄存器单元的显示输入端连接第二显示输入信号线,以及,第n-2行移位寄存器单元的显示复位端连接第一显示复位信号线,第n-1行移位寄存器单元的显示复位端连接第二显示复位信号线。第n行移位寄存器单元的显示复位端连接第三显示复位信号线。

每一行移位寄存器单元分别连接到第二时钟信号线clkb以及第三时钟信号线clkc。每一行移位寄存器单元还可以连接到初始复位信号线trst。其中,奇数行移位寄存器单元分别连接到第一时钟信号线clka_o、第四时钟信号线clkd_o,偶数行移位寄存器单元分别连接到第一时钟信号线clka_e、第四时钟信号线clkd_e。

图18中示出的栅极驱动电路和图16中示出的栅极驱动电路的区别在于,图16中第i行移位寄存器单元的输出端连接到第i+2行移位寄存器单元的显示输入端,以及第i+2行移位寄存器单元的输出端连接到第i行移位寄存器单元的显示复位控制端。

图19示出了根据本公开的实施例的栅极驱动电路的驱动时序图。图19示出的驱动时序可以用于如图18所示的栅极驱动电路。

如前所述,图18示出的栅极驱动电路与图16中示出的栅极驱动电路的区别仅在于显示复位控制端的连接方式不同。因此,图19中示出的驱动时序中的各行移位寄存器单元的显示输入的驱动时序和消隐输入的驱动时序均与图17中示出的驱动时序相同,在此不再赘述。

关于显示复位阶段,根据图18、19提供的栅极驱动电路及其驱动方法,由于第一行移位寄存器单元的显示复位端连接到第四行移位寄存器单元的输出端,因此,如图19所示,当第一行移位寄存器单元输出显示输出信号后,第一上拉节点q的电位维持在高电平。由于此时第四时钟信号线clkd_1处于低电平,因此,输出端out处累积的电荷将经由输出晶体管向第四时钟信号线clkd_1放电。

由于输出端out输出的是用于驱动像素电路的驱动信号,为了提高移位寄存器单元的驱动能力,因此,在现有技术的移位寄存器单元中,输出晶体管m13将采用体积较大的晶体管。相应地,在如图16所示的栅极驱动电路中采用的移位寄存器单元中,显示复位阶段,输出端out累积的电荷可以通过显示复位晶体管m14_a进行复位,这里的显示复位晶体管m14_a也需要采用体积较大的晶体管。

然而,根据本公开的实施例的栅极驱动电路,由于输出端out处累积的电荷可以经由输出晶体管m13进行放电,而不需要利用显示复位晶体管m14_a进行复位,因此,此时显示复位晶体管m14_a可以使用较小的晶体管,从而进一步减小移位寄存单元的体积。此外,由于当输出子电路的输出端处于高电平时,第一上拉节点q的电位由于自举效应升高,因此对输出端进行放电时流过输出晶体管m13的电流可以更大,放电速度更快。

图20示出了根据本公开实施例的用于如前所述的移位寄存器单元的驱动方法的流程图。如图20所示,驱动方法2000可以包括步骤2001,第一上拉阶段,经由显示输入子电路将显示上拉信号输入到第一上拉节点。步骤2002,第一输出阶段,在第一上拉节点的控制下经由输出子电路输出第一输出信号。步骤2003,第二上拉阶段,经由消隐输入子电路将消隐上拉信号输入到第一上拉节点。步骤2004,第二输出阶段。在第一上拉节点的控制下经由输出子电路输出第二输出信号。

在一些实施例中,驱动方法2000还可以包括步骤2002b,显示复位阶段,在显示复位控制信号的控制下对第一上拉节点进行复位。

在一些实施例中,驱动方法2000还可以包括步骤2004b,消隐复位阶段,在消隐复位控制信号的控制下对第一上拉节点进行复位。

根据本公开实施例的用于移位寄存器单元的驱动方法,用于控制输出子电路在消隐时段输出消隐输出信号的消隐输入子电路和用于控制输出子电路在显示时段输出显示输出信号的显示输入子电路可以共用同一个上拉节点q以及同一个输出子电路,从而实现更小尺寸的移位寄存器单元结构。

除非另有定义,这里使用的所有术语(包括技术和科学术语)具有与本发明所属领域的普通技术人员共同理解的相同含义。还应当理解,诸如在通常字典里定义的那些术语应当被解释为具有与它们在相关技术的上下文中的含义相一致的含义,而不应用理想化或极度形式化的意义来解释,除非这里明确地这样定义。

上面是对本发明的说明,而不应被认为是对其的限制。尽管描述了本发明的若干示例性实施例,但本领域技术人员将容易地理解,在不背离本发明的新颖教学和优点的前提下可以对示例性实施例进行许多修改。因此,所有这些修改都意图包含在权利要求书所限定的本发明范围内。应当理解,上面是对本发明的说明,而不应被认为是限于所公开的特定实施例,并且对所公开的实施例以及其他实施例的修改意图包含在所附权利要求书的范围内。本发明由权利要求书及其等效物限定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1