像素驱动电路及其驱动方法、显示装置与流程

文档序号:18514956发布日期:2019-08-24 09:24阅读:170来源:国知局
像素驱动电路及其驱动方法、显示装置与流程

本公开涉及显示领域,特别涉及一种像素驱动电路及其驱动方法、显示装置。



背景技术:

有机发光二极管(organiclightemittingdiode,oled)显示技术是一种应用于电视和移动设备中的显示技术,具有自发光和低功耗的特点,在对功耗敏感的便携式电子设备中有着广阔的应用前景。

目前在oled显示领域中,尤其是大尺寸基板设计中,用于为发光器件提供电流输出的驱动晶体管会因生产工艺过程方面的问题存在均匀性以及稳定性上的问题,这些问题一方面会使得不同子像素中的驱动晶体管的阈值电压之间出现差异,另一方面还会使得驱动晶体管的阈值电压随着使用时间发生难以预期的变化,导致各个子像素中的驱动晶体管不能均匀而稳定地为发光器件提供电流输出,使得显示画面的亮度均一性容易出现不良,并且显示性能会随着时间不断劣化,严重影响显示产品的质量。



技术实现要素:

本公开提供一种像素驱动电路及其驱动方法、显示装置,可以实现对驱动晶体管的阈值电压补偿从而帮助提升显示性能。

第一方面,本公开提供了一种像素驱动电路,所述像素驱动电路包括包括:

驱动晶体管;

电压保持子电路,所述电压保持子电路的第一端连接所述驱动晶体管的栅极,所述电压保持子电路用于保持其第一端与第二端之间的电压;

数据写入子电路,所述数据写入子电路分别连接第一扫描线以及所述驱动晶体管的栅极、第一极和第二极,所述数据写入子电路用于在所述第一扫描线上为第一电平时向所述驱动晶体管的第一极提供数据电压并将所述驱动晶体管的栅极与第二极导通;

转换子电路,所述转换化子电路分别连接第二扫描线、第三扫描线、所述驱动晶体管的第二极以及所述电压保持子电路的第二端,所述转换化子电路用于在所述第二扫描线上为第一电平时向所述电压保持子电路的第二端提供发光电源电压,并在所述第三扫描线上为第一电平时将所述电压保持子电路的第二端与所述驱动晶体管的第二极导通;

开关子电路,所述开关子电路分别连接所述第三扫描线、所述像素驱动电路的电流输出端以及所述驱动晶体管的第一极和第二极,所述开关子电路用于在第三扫描线上为第一电平时向所述驱动晶体管的第一极提供所述发光电源电压并将所述驱动晶体管的第二极与所述像素驱动电路的电流输出端导通;

其中,所述第一极和所述第二极分别是源极和漏极中的一个。

在一个可能的实现方式中,所述第一扫描线、第二扫描线以及所述第二扫描线均为同一条扫描线,

所述第一扫描线上的第一电平是所述第二扫描线上的第一电平和所述第三扫描线上的第二电平,所述第三扫描线上的第一电平是所述第一扫描线上的第二电平和所述第二扫描线上的第二电平。

在一个可能的实现方式中,所述电压保持子电路包括第一电容,所述第一电容的第一端为所述电压保持子电路的第一端,所述第一电容的第二端为所述电压保持子电路的第二端。

在一个可能的实现方式中,所述数据写入子电路包括第一晶体管和第二晶体管,

所述第一晶体管的栅极连接所述第一扫描线,所述第一晶体管的第一极连接提供所述数据电压的信号线,所述第一晶体管的第二极连接所述驱动晶体管的第一极,

所述第二晶体管的栅极连接所述第一扫描线,所述第二晶体管的第一极连接所述电压保持子电路的第一端,所述第二晶体管的第二极连接所述驱动晶体管的第二极。

在一个可能的实现方式中,所述转换子电路包括第三晶体管和第四晶体管,所述第三晶体管的栅极连接所述第二扫描线,所述第三晶体管的第一极连接提供所述发光电源电压的信号线,所述第三晶体管的第二极连接所述电压保持子电路的第二端,

所述第四晶体管的栅极连接所述第三扫描线,所述第四晶体管的第一极连接所述电压保持子电路的第二端,所述第四晶体管的第二极连接所述驱动晶体管的第二极。

在一个可能的实现方式中,所述开关子电路包括第五晶体管和第六晶体管,所述第五晶体管的栅极连接所述第三扫描线,所述第五晶体管的第一极连接提供所述发光电源电压的信号线,所述第五晶体管的第二极连接所述驱动晶体管的第一极,

所述第六晶体管的栅极连接所述第三扫描线,所述第六晶体管的第一极连接所述驱动晶体管的第二极,所述第六晶体管的第二极连接所述像素驱动电路的电流输出端。

在一个可能的实现方式中,所述像素驱动电路还包括初始化子电路,所述初始化子电路分别连接第四扫描线和所述电压保持子电路的第一端,所述初始化子电路用于在所述第四扫描线上为第一电平时向所述电压保持子电路的第一端提供初始化电压。

在一个可能的实现方式中,所述初始化子电路包括第七晶体管,

所述第七晶体管的栅极连接所述第四扫描线,所述第七晶体管的第一极连接所述电压保持子电路的第一端,所述第七晶体管的第二极连接提供所述初始化电压的信号线。

第二方面,本公开还提供了一种显示装置,所述显示装置包括至少一个上述任意一种的像素驱动电路。

第三方面,本公开还提供了一种上述任意一种像素驱动电路的驱动方法,所述驱动方法包括:

向所述第二扫描线提供第一电平,以使所述电压保持子电路的第二端处的电压被置为所述发光电源电压;

向所述第一扫描线提供第一电平,以使所述电压保持子电路的第一端处的电压被置为所述数据电压与所述驱动晶体管的阈值电压之和;

向所述第三扫描线提供第一电平,以使所述像素驱动电路的电流输出端与所述电压保持子电路的第一端以及所述驱动晶体管的第二极导通,并且所述驱动晶体管的第一极处的电压被置为所述发光电源电压。

在一个可能的实现方式中,所述像素驱动电路还包括初始化子电路,所述初始化子电路分别连接第四扫描线和所述电压保持子电路的第一端,所述初始化子电路用于在所述第四扫描线上为第一电平时向所述电压保持子电路的第一端提供初始化电压;在向所述第一扫描线提供第一电平之前,所述方法还包括:

向所述第四扫描线提供第一电平,以使所述电压保持子电路的第一端处的电压被置为所述初始化电压。

由上述技术方案可知,在按照上述驱动方法向各扫描线提供信号时,上述像素驱动电路能够使驱动晶体管将从像素驱动电路的电流输出端处输出的发光电流限制在与驱动晶体管的阈值电压无关的电流值上,即实现了对驱动晶体管的阈值电压补偿。在每个像素驱动电路的输出电流均与驱动晶体管的阈值电压无关时,驱动晶体管的阈值电压的变化将不会影响发光器件的发光亮度,因而本公开能够提升例如oled显示器等电流驱动发光类型的显示装置的亮度均一性,有助于提升显示装置的显示性能和可靠性。

附图说明

为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,这些附图的合理变型也都涵盖在本公开的保护范围中。

图1是本公开一个实施例提供的像素驱动电路的结构框图;

图2是本公开一个实施例提供的像素驱动电路的驱动方法的流程示意图;

图3是本公开一个实施例提供的像素驱动电路的电路结构图;

图4是本公开一个实施例提供的像素驱动电路的电路时序图;

图5是本公开一个实施例提供的又一像素驱动电路的电路结构图;

图6是本公开一个实施例提供的又一像素驱动电路的电路时序图;

图7是本公开一个实施例提供的显示装置的结构示意图。

具体实施方式

为使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,且该连接可以是直接的或间接的。

图1是本公开一个实施例提供的像素驱动电路的结构框图。图1中,像素驱动电路包括用于向发光器件提供发光电流的电流输出端iout,还包括驱动晶体管td、电压保持子电路11、数据写入子电路(包括第一数据写入子电路121和第二数据写入子电路122)、转换子电路(包括第一转换子电路131和第二转换子电路132)以及开关子电路(包括第一开关子电路141和第二开关子电路142)。应理解的是,所述像素驱动电路的电流输出端iout可以例如连接发光器件的一个电极以使像素驱动电路能够为该发光器件提供发光电流,而且所述发光器件可以作为像素驱动电路的一部分包含在所述像素驱动电路当中。

驱动晶体管td具有栅极、第一极和第二极,第一极和第二极分别是源极和漏极中的一个。图1中,驱动晶体管td与第三节点n3相连的一极是驱动晶体管td的第一极,驱动晶体管td与第四节点n4相连的一极是驱动晶体管td的第二极。驱动晶体管td的栅极与第二节点n2相连。需要说明的是,根据晶体管具体类型的不同,可以分别设置其源极和漏极所具有的连接关系,以与流过晶体管的电流的方向相匹配;在晶体管具有源极与漏极对称的结构时,源极和漏极可以视为不作特别区分的两个电极。

电压保持子电路11具有第一端和第二端,图1中电压保持子电路11与第二节点n2相连的一端为电压保持子电路11的第一端,电压保持子电路11与第一节点n1相连的一端为电压保持子电路11的第二端。如图1所示,电压保持子电路11的第一端连接驱动晶体管td的栅极,电压保持子电路11用于保持其第一端与第二端之间的电压。应理解的是,电压保持子电路11在其的第一端和/或第二端处有电压写入时可以不发挥其保持第一端与第二端之间的电压的作用,而可以在其第一端与第二端均没有电压写入时发挥其保持第一端与第二端之间的电压的作用。

数据写入子电路分别连接第一扫描线s1以及驱动晶体管td的栅极、第一极和第二极,其中:第一数据写入子电路121分别连接第一扫描线s1以及驱动晶体管td的第一极,第一数据写入子电路121用于在第一扫描线s1上为第一电平时向驱动晶体管td的第一极提供数据电压vdata;第二数据写入子电路122分别连接第一扫描线s1以及驱动晶体管td的栅极和第二极,第二数据写入子电路122用于在第一扫描线s1上为第一电平时将驱动晶体管td的栅极与第二极导通。需要说明的是,本文中的第一电平与第二电平指的是针对信号或电路节点而预先设置的两个不同的电压范围。在一个示例中,第一电平均为高电平,第二电平均为低电平;在又一示例中,第一扫描线s1上的第一电平为低电平,第二扫描线s2上的第一电平为高电平。还需要说明的是,形如“提供第一电平”的表述指的是通过例如提供电信号、连接其他信号或者连接其他电路节点的方式使目标的信号或电路节点的电压在第一电平的电压范围内的过程,类似表述可以参照上述说明进行理解。

转换化子电路分别连接第二扫描线s2、第三扫描线s3、驱动晶体管td的第二极以及电压保持子电路11的第二端,其中:第一转换化子电路131分别连接第二扫描线s2,第一转换化子电路131用于在第二扫描线s2上为第一电平时向电压保持子电路11的第二端提供发光电源电压vdd;第二转换化子电路132分别连接第三扫描线s3、电压保持子电路11的第二端以及驱动晶体管td的第二极,第二转换化子电路132用于在第三扫描线s3上为第一电平时将电压保持子电路11的第二端与驱动晶体管td的第二极导通。

开关子电路分别连接第三扫描线s3、像素驱动电路的电流输出端iout以及驱动晶体管td的第一极和第二极,其中:第一开关子电路141分别连接第三扫描线s3以及驱动晶体管td的第一极,第一开关子电路141用于在第三扫描线s3上为第一电平时向驱动晶体管td的第一极提供发光电源电压vdd;第二开关子电路142分别连接第三扫描线s3、像素驱动电路的电流输出端iout以及驱动晶体管td的第二极,第二开关子电路142用于在第三扫描线s3上为第一电平时将驱动晶体管td的第二极与像素驱动电路的电流输出端iout导通。

作为一种上述像素驱动电路的驱动方式的示例,图2是本公开一个实施例提供的像素驱动电路的驱动方法的流程示意图。参见图2,该驱动方法包括:

在步骤201中,向第二扫描线s2提供第一电平,以使电压保持子电路11的第二端处的电压被置为发光电源电压vdd。

在一个示例中,参见图1和图2,上述过程发生在每个显示周期(例如显示帧)中的数据写入阶段,在此阶段内第一转换电路131向电压保持子电路11的第二端所在的第一节点n1处提供发光电源电压vdd,以对电压保持子电路11所要保持的电压进行初始化。

在步骤202中,向第一扫描线s1提供第一电平,以使电压保持子电路11的第一端处的电压被置为数据电压vdata与驱动晶体管td的阈值电压vth之和。

在一个示例中,参见图1和图2,上述过程同样发生在每个显示周期(例如显示帧)中的数据写入阶段,在此阶段内第一数据写入子电路121向驱动晶体管td的第一极所在的第三节点n3提供数据电压vdata,同时第二数据写入子电路122将驱动晶体管td的第二极所在的第四节点n4与驱动晶体管td的栅极所在的第二节点n2导通,如此使得第二节点n2与第三节点n3之间形成电流直至第二节点n2处的电压与第三节点n3处的电压之差等于驱动晶体管td的阈值电压vth,即第二节点n2处的电压最终会稳定在数据电压vdata与驱动晶体管td的阈值电压vth之和的数值上。可以推知,数据写入阶段结束时电压保持子电路11在第一端与第二端之间所保持的电压等于vdd-vdata-vth。

在步骤203中,向第三扫描线提供第一电平,以使像素驱动电路的电流输出端与电压保持子电路的第一端以及驱动晶体管的第二极导通,并且驱动晶体管的第一极处的电压被置为发光电源电压。

在一个示例中,参见图1和图2,上述同样发生在每个显示周期(例如显示帧)中的发光阶段(紧接在数据写入阶段之后,即发光阶段的开始时刻与数据写入阶段的结束时刻重合),在此阶段内第一开关子电路141会向驱动晶体管td的第一极所在的第三节点n3提供发光电源电压vdd,而第二开关子电路142会将驱动晶体管td的第二极所在的第四节点n4与像素驱动电路的电流输出端iout导通,使得驱动晶体管td能够在发光电源电压vdd的电源供应下从电流输出端iout处向外提供发光电流。此时,第二转换电路132将电压保持子电路11的第二端所在的第一节点n1与驱动晶体管td的第二极所在的第四节点n4导通,即使得第一节点n1处的电压从发光电源电压vdd变化为此时第四节点n4处的电压vn4。在电压保持子电路11的保持第一端与第二端之间的电压的作用下,此时第二节点n2处的电压vn2等于vdata+vth-vdd+vn4。此时,可以依照公式计算驱动晶体管td的源漏电流ids:

ids=k[vn2-vn4-vth]2

=k[(vdata+vth-vdd+vn4)-vn4-vth]2

=k[vdata-vdd]2

其中,k是与驱动晶体管td的形状构造有关的参数。如此,从电流输出端iout处输出的发光电流的电流值与数据电压vdata和发光电源电压vdd有关,而与驱动晶体管td的阈值电压vth无关。由此,在通过上述像素驱动电路的工作过程实现每个子像素的发光驱动时,不同子像素中不同发光器件的发光亮度将不会受到驱动晶体管td的阈值电压vth的影响。

可以看出的是,在按照上述驱动方法向各扫描线提供信号时,上述像素驱动电路能够使驱动晶体管td将从像素驱动电路的电流输出端iout处输出的发光电流限制在与驱动晶体管td的阈值电压vth无关的电流值上,即实现了对驱动晶体管的阈值电压补偿。在每个像素驱动电路的输出电流均与驱动晶体管td的阈值电压无关时,驱动晶体管td的阈值电压的变化将不会影响发光器件的发光亮度,因而本公开实施例能够提升例如oled显示器等电流驱动发光类型的显示装置的亮度均一性,有助于提升显示装置的显示性能和可靠性。

图3是本公开一个实施例提供的像素驱动电路的电路结构图,该像素驱动电路在图1所示结构的基础上给出了各子电路的示例性结构。本示例中,图1中的第二扫描线s2与第三扫描线s3为同一条扫描线,在图3中均以第二扫描线s2进行表示。其中,上述第三扫描线s3的第一电平是所述第二扫描线s2的第二电平,上述第三扫描线s3的第二电平是所述第二扫描线s2的第一电平。

参见图3,所述电压保持子电路11包括第一电容c1,第一电容c1的第一端为电压保持子电路11的第一端,第一电容c1的第二端为电压保持子电路11的第二端。由于第一电容c1中可以存储电荷,并具有能够在所存储的电荷量不变时保持两端之间电压不变的特性,因此可以由此实现上述电压保持子电路11的保持其第一端与第二端之间的电压的功能。

参见图3,所述数据写入子电路中,第一数据写入子电路121包括第一晶体管t1,第二数据写入子电路122包括第二晶体管t2,所述第一晶体管t1的栅极连接第一扫描线s1,第一晶体管t1的第一极连接提供数据电压vdata的信号线,第一晶体管t1的第二极连接驱动晶体管td的第一极。第二晶体管t2的栅极连接第一扫描线s1,第二晶体管t2的第一极连接电压保持子电路11的第一端,第二晶体管t2的第二极连接驱动晶体管td的第二极。本示例中,第一晶体管t1和第二晶体管t2均为p型薄膜晶体管。在第一扫描线s1上为作为第一电平的低电平时,第一晶体管t1和第二晶体管t2均开启(例如工作在线性区或饱和区),从而提供数据电压vdata的信号线可以通过第一晶体管t1向驱动晶体管td的第一极(即第二节点n2处)提供数据电压vdata,而第二晶体管t2可以将驱动晶体管td的栅极与第二极导通,即将第二节点n2与第四节点n4导通,如此实现上文所述的数据写入子电路的功能。

参见图3,所述转换子电路中,第一转换子电路131包括第三晶体管t3,第二转换子电路132包括第四晶体管t4。第三晶体管t3的栅极连接第二扫描线s2,第三晶体管t3的第一极连接提供发光电源电压vdd的信号线,第三晶体管t3的第二极连接电压保持子电路11的第二端。第四晶体管t3的栅极连接第二扫描线s2,第四晶体管t4的第一极连接电压保持子电路11的第二端,第四晶体管t4的第二极连接驱动晶体管td的第二极。本示例中,第三晶体管t3为n型薄膜晶体管,第四晶体管t4为p型薄膜晶体管。在第二扫描线s2上为作为第一电平的高电平时,提供发光电源电压vdd的信号线能够通过第三晶体管t3向电压保持子电路11的第二端(即第一节点n1处)提供发光电源电压vdd。在第二扫描线s2上为作为第二电平的低电平(即第三扫描线s3上作为第一电平的低电平)时,第四晶体管t4能够将电压保持子电路11的第二端与驱动晶体管td的第二极导通,即将第一节点n1与第四节点n4导通。如此,能够实现上文所述的转换子电路的功能。

参见图3,所述开关子电路中,第一开关子电路141包括第五晶体管t5,第二开关子电路142包括第六晶体管t6。第五晶体管t5的栅极连接第二扫描线s2,第五晶体管t5的第一极连接提供发光电源电压vdd的信号线,第五晶体管t5的第二极连接驱动晶体管td的第一极。第六晶体管t6的栅极连接第二扫描线s2,第六晶体管t6的第一极连接驱动晶体管td的第二极,第六晶体管t6的第二极连接像素驱动电路的电流输出端iout。本示例中,括第五晶体管t5和第六晶体管t6均为p型薄膜晶体管。第二扫描线s2上为作为第二电平的低电平(即第三扫描线s3上作为第一电平的低电平)时,提供发光电源电压vdd的信号线能够通过第五晶体管t5向所述驱动晶体管td的第一极(即第三节点n3处)提供所述发光电源电压vdd,而第六晶体管t6能够将驱动晶体管td的第二极(即第四节点n4处)与像素驱动电路的电流输出端iout导通,如此实现上述开关子电路的功能。

图4是图3所示的像素驱动电路的电路时序图。参见图3和图4,该像素驱动电路在每个显示周期(每个显示周期可以例如是一个显示帧)内包括数据写入阶段p1和发光阶段p2。

在每个数据写入阶段p1开始时,第一扫描线s1从高电平转为低电平,第二扫描线s2从低电平转为高电平,开启的晶体管有第一晶体管t1、第二晶体管t2和第三晶体管t3。由此,提供数据电压vdata的信号线能够通过第一晶体管t1向第三节点n3提供数据电压vdata,第二晶体管t2可以将第二节点n2与第四节点n4导通,提供发光电源电压vdd的信号线可以通过第三晶体管t3向第一节点n1提供发光电源电压vdd,使得第一电容c1的第一端所在的第二节点n2处的电压按照上文所述的原理变为数据电压vdata与驱动晶体管td的阈值电压vth之和,第一电容c1的第二端所在的第一节点n1处的电压为vdd,如此以对第一电容c1进行充电的形式写入数据电压vdata以及驱动晶体管td的阈值电压vth。

在每个发光阶段p2开始时,第一扫描线s1从低电平转为高电平,第二扫描线s2从高电平转为低电平,第一晶体管t1、第二晶体管t2和第三晶体管t3均关闭(例如工作在截止区),第四晶体管t4、第五晶体管t5、第六晶体管t6均开启,从而第四晶体管t4将第一节点n1与第四节点n4导通,提供发光电源电压vdd的信号线通过第五晶体管t5向第三节点n3提供发光电源电压vdd,第六晶体管t6将第四节点n4与电流输出端iout导通,使得提供发光电源电压vdd的信号线能够通过第五晶体管t5、驱动晶体管td以及第六晶体管t6向电流输出端iout提供发光电流,发光电流的大小受驱动晶体管td的工作状态控制。此时,由于第四晶体管t4将第一节点n1与第四节点n4导通,第二节点n2处的电压vn2在第一电容c1的作用下变为vdata+vth-vdd+vn4,从而驱动晶体管td的源漏电流ids即发光电流的大小等于上述k[vdata-vdd]2,可以看出发光电流的大小与数据电压vdata和发光电源电压vdd有关,而与驱动晶体管td的阈值电压vth无关。

可以推知,像素驱动电路在每个显示周期的数据写入阶段p1中完成数据电压vdata和阈值电压vth的写入,并在此后的发光阶段p2中按照数据电压vdata的大小向电流输出端iout提供发光电流。如此,不仅不同像素驱动电路在同一数据电压vdata下提供的发光电流的均匀性不会受到不同驱动晶体管td的阈值电压vth的差异的影响,每个驱动晶体管td的阈值电压vth随着时间的变化也不会影响像素驱动电路在同一数据电压vdata下提供的发光电流的数值大小。因此,本公开实施例能够提升例如oled显示器等电流驱动发光类型的显示装置的亮度均一性,有助于提升显示装置的显示性能和可靠性。

此外,从图4中可以看出的是,由于第一扫描线s1上的信号与第二扫描线s2上的信号始终彼此反相,因此可以使用同一条扫描线来同时作为图1所示的第一扫描线s1、第二扫描线s2和第三扫描线s3。例如,在该扫描线上的信号是图4中第一扫描线s1上的信号时,图3中的第三晶体管t3需由n型变更为p型,图3中的第四晶体管t4、第五晶体管t5、第六晶体管t6需由p型变更为n型,以使像素驱动电路仍按照上述过程进行工作。又如,在该扫描线上的信号是图4中第二扫描线s2上的信号时,图3中第一晶体管t1和第二晶体管t2需由p型变更为n型,以使像素驱动电路仍按照上述过程进行工作。

图5是本公开一个实施例提供的又一像素驱动电路的电路结构图,图6是图5所示的像素驱动电路的电路时序图。比较图3和图5可知,图5所示的像素驱动电路在图3所示的像素驱动电路的基础上增加了初始化子电路15。该初始化子电路15分别连接第四扫描线s4和电压保持子电路11的第一端,用于在第四扫描线s4上为第一电平时向电压保持子电路11的第一端提供初始化电压vini。作为一种示例,初始化子电路15可以包括第七晶体管t7,第七晶体管t7的栅极连接第四扫描线s4,第七晶体管t7的第一极连接电压保持子电路11的第一端(即第二节点n2),第七晶体管t7的第二极连接提供所述初始化电压vini的信号线。参见图5和图6,第七晶体管t7为p型薄膜晶体管,第四扫描线s4在每个显示周期的数据写入阶段p1之前的初始化阶段p0中为作为第一电平的低电平,从而初始化阶段p0开始时第七晶体管t7开启,使得提供初始化电压vini的信号线能通过第七晶体管t7向第二节点n2提供初始化电压vini,此时除第三晶体管t3之外其他晶体管均关闭,从而第一电容c1的第一端变化为初始化电压vini,第二端变换为发光电源电压vdd。

应理解的是,初始化电压vini的大小可以例如设置为比任何一种可能数值的vdata+vth都要大的数值,由此有助于第二节点n2在数据写入阶段p1中顺利变化为vdata+vth。还应理解的是,在例如驱动晶体管td具有源极与漏极对称的结构等实现方式中,上述初始化子电路15以及上述初始化阶段p0都是不必要的,因为在此情况下数据写入阶段p1开始时无论vdata+vth是高于还是低于第二节点n2处的初始电位,第二节点n2处都能够顺利变化为vdata+vth。对于像素驱动电路中还包括上述初始化子电路15的情形,上述驱动方法可以在步骤201之前还包括:向所述第四扫描线s4提供第一电平,以使所述电压保持子电路11的第一端处的电压被置为初始化电压vini。图6所示的电路时序可以视为该方法的一种示例性实现方式,在此不再赘述。

基于同样的发明构思,本公开的又一实施例提供了一种显示装置,该显示装置包括至少一个上述任意一种的像素驱动电路。本公开实施例中的显示装置可以为:显示面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。基于阵列基板所能取得的有益效果,该显示装置也能取得相同或相应的有益效果。图7是本公开一个实施例提供的显示装置的结构示意图。参见图7,显示装置的有效显示区域内包括行列设置的子像素区域px,每个子像素区域px中均设有一个上述任意一种的像素驱动电路,从而可以借助其阈值电压补偿功能实现更优的发光均匀度和可靠性。

以上所述仅为本公开的较佳实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1