拼接显示屏及显示装置的制作方法

文档序号:22112327发布日期:2020-09-04 15:13阅读:121来源:国知局
拼接显示屏及显示装置的制作方法

本发明涉及显示设备技术领域,尤其涉及一种拼接显示屏及显示装置。



背景技术:

微发光二极管(microled)是一种尺寸在几微米到几百微米之间的器件,由于其较普通led的尺寸要小很多,从而使得单一的led作为像素(pixel)用于显示成为可能。microled显示器便是一种以高密度的microled阵列作为显示像素阵列来实现图像显示的显示器。

现有microled在大批量转移技术这一块仍然存在技术障碍,无法达到商品化的需求。

因此,亟需一种新的拼接显示屏及显示装置。



技术实现要素:

本发明实施例提供一种拼接显示屏及显示装置,旨在降低拼接显示屏的成本。

一方面,本发明实施例提供了一种拼接显示屏,拼接显示屏包括:显示屏幕组,包括多个子屏幕和分别用于驱动各子屏幕的多个扫描驱动电路,子屏幕包括显示区,多个子屏幕的显示区朝向一致,显示区内设置有成行成列排布的多个子像素,多个子屏幕阵列设置,且在列方向上排布多个子屏幕的扫描驱动电路相互串联连接;基板,各子屏幕分别通过柔性电路板连接于基板,基板上设置有控制芯片,控制芯片的同一扫描输出端连接于相互串联连接的多个扫描驱动电路中的任一者。

另一方面,本发明实施例还提供一种显示装置,包括上述的拼接显示屏。

在本发明实施例提供的拼接显示屏中,拼接显示屏包括显示屏幕组和基板。显示屏幕组包括多个子屏幕和用于驱动多个子屏幕的扫描驱动电路。基板上设置有控制芯片,多个子屏幕的扫描驱动电路连接于控制芯片,使得多个子屏幕能够被同一控制芯片控制,能够减少控制芯片的数量,降低拼接显示屏的成本。此外,列方向上的多个扫描驱动电路相互串联,控制芯片的同一扫描输出端连接于相互串联连接的多个扫描驱动电路中的任一者,控制芯片通过同一扫描输出端能够扫描列方向上多个子屏幕中的多行子像素依次扫描。控制芯片上的同一个扫描输出端能够连接多个子屏幕的扫描驱动电路,节省控制芯片上的端口数量,能够进一步降低拼接显示屏的成本。

附图说明

通过阅读以下参照附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征。

图1是本发明实施例提供的一种拼接显示屏的结构示意图;

图2是本发明实施例提供的一种拼接显示屏结构另一状态下的示意图;

图3本发明实施例提供的一种拼接显示屏在拼接状态下的结构示意图;

图4是本发明一实施例提供的图3中的侧视图;

图5是本发明另一实施例提供的图3中的侧视图;

图6是本发明另一实施例提供的一种拼接显示屏的结构示意图;

图7是本发明又一实施例提供的一种拼接显示屏的部分结构示意图;

图8是本发明再一实施例提供的一种拼接显示屏的结构示意图;

图9是本发明还一实施例提供的一种拼接显示屏的结构示意图;

图10是本发明实施例提供的一种拼接显示屏中发光控制电路的结构示意图;

图11是是本发明实施例提供的一种拼接显示屏的控制时序图;

图12是本发明还一实施例提供的一种拼接显示屏的结构示意图;

图13是本发明还一实施例提供的一种拼接显示屏的结构示意图;

图14是图13的侧视图;

图15是本发明还一实施例提供的一种拼接显示屏的结构示意图;

图16是本发明还一实施例提供的一种拼接显示屏的结构示意图;

图17是本发明实施例提供的一种拼接显示屏中限位框的结构示意图。

附图标记说明:

100、显示屏幕组;110、子屏幕;110a、显示区;110b、边框区;111、子像素;120、扫描驱动电路;120a、总扫描驱动电路;121、扫描线;121a、第一扫描线;121b、第二扫描线;122、扫描驱动线;123、扫描连接线;130、发光控制电路;130a、发光控制模块;131、第一晶体管;132、第二晶体管;133、第三晶体管;134、第四晶体管;135、电容;136、高电平电源端;137、低电平电源端;138、第一节点;140、数据线;

200、基板;210、柔性电路板;220、控制芯片;221、扫描输出端;222、发光输出端;223、数据输出端;224、控制输入端;

300、限位框;310、底板;311、让位通孔;320、侧板。

具体实施方式

下面将详细描述本发明的各个方面的特征和示例性实施例。在下面的详细描述中,提出了许多具体细节,以便提供对本发明的全面理解。但是,对于本领域技术人员来说很明显的是,本发明可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本发明的示例来提供对本发明的更好的理解。在附图和下面的描述中,至少部分的公知结构和技术没有被示出,以便避免对本发明造成不必要的模糊;并且,为了清晰,可能夸大了部分结构的尺寸。此外,下文中所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。

在本发明的描述中,需要说明的是,除非另有说明,“多个”的含义是两个以上;术语“上”、“下”、“左”、“右”、“内”、“外”等指示的方位或位置关系仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。

下述描述中出现的方位词均为图中示出的方向,并不是对本发明的实施例的具体结构进行限定。在本发明的描述中,还需要说明的是,除非另有明确的规定和限定,术语“安装”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是直接相连,也可以间接相连。对于本领域的普通技术人员而言,可视具体情况理解上述术语在本发明中的具体含义。

为了更好地理解本发明,下面结合图1至图17对本发明实施例的拼接显示屏及显示装置进行详细描述。

请一并参阅图1和图2,图1中示出本发明实施例提供的一种拼接显示屏的结构示意图。图2中示出本发明实施例提供的一种拼接显示屏的结构示意图。其中,图1中示出了子屏幕110上的子像素111排布结构。图2中示出拼接显示屏的部分电路图结构。

根据发明实施例的拼接显示屏,拼接显示屏包括:显示屏幕组100,包括多个子屏幕110和分别用于驱动各子屏幕110的多个扫描驱动电路120,子屏幕110包括显示区110a,多个子屏幕110的显示区110a朝向一致,显示区110a内设置有成行成列排布的多个子像素111,多个子屏幕110阵列设置,且在列方向(图1中的y方向)上排布多个子屏幕110的扫描驱动电路120相互串联连接;基板200,各子屏幕110分别通过柔性电路板210连接于基板200,基板200上设置有控制芯片220,控制芯片220的同一扫描输出端221连接于相互串联连接的多个扫描驱动电路120中的任一者。

控制芯片220例如还连接有控制输入端224,控制输入端224由基板200向外伸出。控制输入端224例如为具有柔性的电路板结构。控制输入端224用于连接拼接显示屏的控制器等部件。

在本发明实施例提供的拼接显示屏中,拼接显示屏包括显示屏幕组100和基板200。显示屏幕组100包括多个子屏幕110和用于驱动多个子屏幕110的扫描驱动电路120。基板200上设置有控制芯片220,多个子屏幕110的扫描驱动电路120连接于控制芯片220,使得多个子屏幕110能够被同一控制芯片220控制,能够减少控制芯片220的数量,降低拼接显示屏的成本。

此外,列方向上的多个扫描驱动电路120相互串联,控制芯片220的同一扫描输出端221连接于相互串联连接的多个扫描驱动电路120中的任一者,控制芯片220通过同一扫描输出端221能够对列方向上多个子屏幕110中的多行子像素111逐行依次扫描。控制芯片220上的同一个扫描输出端221能够连接多个子屏幕110的扫描驱动电路120,节省控制芯片220上的端口数量,能够进一步降低拼接显示屏的成本。

请一并参阅图3至图5,图3中示出本发明实施例提供的一种拼接显示屏在拼接状态下的结构示意图。图4示出本发明实施实施例提供的一种拼接显示屏的侧面示意图。图5示出本发明另一实施实施例提供的一种拼接显示屏的侧面示意图。

根据本发明实施例提供的拼接显示屏,控制芯片220设置于基板200上,在多个子屏幕110和基板200相互拼接时,基板200可以设置于子屏幕110的非显示侧。使得控制芯片220不会占据子屏幕110的显示区110a,多个子屏幕110能够完全遮挡住控制芯片220,也无需将控制芯片220设置于子屏幕110的边框部位,能够进一步相邻两个子屏幕110的间隙,提高拼接显示屏的显示效果。各子屏幕110的柔性电路板210由子屏幕110的侧边延伸并经由基板200连接于控制芯片220。如图3所示,基板200设置于显示屏幕组100的非显示侧,多个子屏幕110完全能够遮挡住控制芯片220。

如图4所示,控制芯片220例如设置于基板200朝向显示屏幕组100的一侧,能够缩短基板200和各子屏幕110之间的距离,缩短柔性电路板210的延伸长度,保证传输的有效性并降低拼接显示屏的制造成本。

在另一些可选的实施例中,如图5所示,控制芯片220例如设置于基板200背离显示屏幕组100的一侧,能够为控制芯片220留有足够的设置空间,避免控制芯片220受到子屏幕110的磕碰和挤压,提高控制芯片220的使用寿命。

请一并参阅图6,图6中示出本发明另一实施例提供的一种拼接显示屏的结构示意图。根据本发明实施例提供的拼接显示屏,在一些可选的实施例中,子屏幕110包括位于显示区110a周侧的边框区110b,扫描驱动电路120设置于边框区110b。扫描驱动电路120例如通过扫描驱动线122连接于控制芯片220的扫描输出端221,扫描驱动线122由扫描驱动电路120经由柔性电路板210延伸至扫描输出端221。

当各扫描驱动电路120分别设置于各子屏幕110的边框区110b时,在列方向上分布的扫描驱动电路120通过扫描连接线123相互串联。图6中连接于两个扫描驱动电路120之间的线路为扫描连接线123。

如图6所示,示出四个子屏幕110上分别设置的四个扫描驱动电路120,四个扫描驱动电路120通过两个设置于控制芯片220两侧的扫描输出端221连接于控制芯片220。

在另一些可选的实施例中,请继续参阅图2,扫描驱动电路120例如设置于基板200上。当扫描驱动电路120设置于基板200上时,相互串联的扫描驱动电路120一体设置,即在列方向上相互串联的扫描驱动电路120一体成型并形成总扫描驱动电路120a,总扫描驱动电路120a连接于扫描输出端221。此时扫描驱动线122在基板200上由总扫描驱动电路120a延伸至扫描输出端221。

扫描驱动电路120例如通过扫描线121连接于各子像素111,当扫描驱动电路120设置于基板200并形成总扫描驱动电路120a时,扫描线121由子像素111经由柔性电路板210延伸至总扫描驱动电路120a。如图2和图6所示,连接于总扫描驱动电路120a与各子屏幕110之间的线路为扫描线121。

其中,图2和图6中为了便于理解,对应于各子屏幕110仅示出三条扫描线121。扫描线121的个数为多个,各子屏幕110上扫描线121的个数与子像素111的行数一致,以使一条扫描线121连接一行子像素111。行方向为图1中的x方向。

总扫描驱动电路120a的形状有多种,在一些可选的实施例中,总扫描驱动电路120a呈u型,总扫描电路包括相对分布的第一分部、第二分部及连接于第一分部和第二分部之间的连接部。第一分部和第二分部分别对应于在列方向上分部的子屏幕110,避免扫描线121的相互交叉,便于扫描线121的布置。

扫描线121的延伸设置方式有多种,在一些可选的实施例中,如图2和图6所示各扫描线121由显示区110a的一侧引出并经由柔性电路板210和扫描驱动电路120连接。扫描线121由显示区110a的一侧引出能够减小边框区110b的面积,进而减少相邻两个子屏幕110之间的非显示区110a的宽度,能够提高拼接显示屏的显示效果。

在另一些可选的实施例中,各扫描线121由显示区110a的两侧引出并经由柔性电路板210和扫描驱动电路120连接。扫描线121由显示区110a的两侧引出能够保证各子屏幕110边框宽度的一致性。

在又一些可选的实施例中,请一并参阅图7,图7示出本发明又一实施例提供的一种拼接显示屏的结构示意图。其中为了更好的展示子屏幕110的内部线路,图7中仅展示了其中一个子屏幕110与扫描驱动电路120的连接结构。

如图7所示,扫描线121由相邻的两列子像素111之间引出并经由柔性电路板210和扫描驱动电路120连接。能够进一步减小子屏幕110边框的宽度,减少相邻两个子屏幕110之间的缝隙,提高拼接显示屏的显示效果。

请一并参阅图8,图8示出本发明再一实施例提供的一种拼接显示屏的结构示意图。根据本发明实施例提供的拼接显示屏,拼接显示屏还包括发光控制电路130,发光控制电路130分别与各子屏幕110对应设置,在列方向上排布多个子屏幕110的发光控制电路130相互串联连接,控制芯片220的同一发光输出端222连接于相互串联连接的多个发光控制电路130中的任一者。

在这些可选的实施例中,控制芯片220通过同一扫描输出端221能够控制列方向上多个子屏幕110中的多行子像素111发光。控制芯片220的同一发光输出端222连接于相互串联连接的多个发光控制电路130中的任一者,即控制芯片220上的同一个扫描输出端221能够连接多个子屏幕110的发光控制电路130,节省控制芯片220上的端口数量,能够进一步降低拼接显示屏的成本。

发光控制电路130的设置位置有多种,在一些可选的实施例中,发光控制电路130设置于边框区110b。发光控制电路130例如通过发光驱动线(图中未示出)连接于控制芯片220的扫描输出端221,发光驱动线由发光控制电路130经由柔性电路板210延伸至发光输出端222。

在另一些可选的实施例中,请一并参阅图9,图9示出本发明再一实施例提供的一种拼接显示屏的结构示意图。根据本发明实施例提供的拼接显示屏,发光控制电路130例如设置于基板200上。当发光控制电路130设置于基板200上时,相互串联的发光控制电路130一体设置,即在列方向上相互串联的发光控制电路130一体成型并形成总发光控制电路,总发光控制电路连接于发光输出端222。此时发光驱动线在基板200上由总发光控制电路130延伸至扫描输出端221。

请继续参阅图9,发光控制电路130和扫描驱动电路120可以同时设置于基板200。且当总扫描驱动电路120a呈u形时,发光控制电路130可以设置于u形的总扫描驱动电路120a的开口内,能够节省发光控制电路130和扫描驱动电路120在基板200上占据的空间。

在又一些可选的实施例中,请一并参阅图10,图10示出本发明又一实施例提供的一种拼接显示屏的部分结构示意图。为了更好的展示发光控制电路130的结构,图10中仅展示了扫描驱动电路120输出端连接的两条扫描线121。根据本实施例提供的拼接显示屏,发光控制电路130集成于扫描驱动电路120上,能够进一步减小发光控制电路130和扫描驱动电路120的体积,并节省控制芯片220的端口数量。

请继续参阅图10,扫描驱动电路120的输入端连接于控制芯片220,扫描驱动电路120的输出端通过扫描线121连接于子像素111,且同一行的多个子像素111连接于同一扫描线121;发光控制电路130包括发光控制模块130a,发光控制模块130a的输入端连接于扫描线121,发光控制模块130a通过扫描电路连接于控制芯片220,发光控制模块130a的输出端连接于子像素111,发光控制模块130a被配置为根据扫描驱动电路120的输出信号控制子像素111发光。发光控制模块130a例如连接于子像素111的控制电路,以控制子像素111发光。

在这些可选的实施例中,发光控制电路130集成于扫描驱动电路120内,发光控制电路130的发光控制模块130a根据扫描驱动电路120的输出信号控制子像素111发光。发光控制模块130a通过扫描驱动电路120连接于控制芯片220,使得控制芯片220上的扫描输出端221和发光输出端222复用,能够进一步减少控制芯片220上端口的数量,使得多个子屏幕110连接于同一个控制芯片220成为可能,能够降低拼接显示屏的制造成本。

发光控制模块130a的设置方式有多种,在一些实施例中,所述扫描控制电路包括两个以上的扫描线121,两个以上的所述扫描线121包括第一扫描线121a和第二扫描线121b;

所述发光控制模块130a包括第一晶体管131、第二晶体管132、第三晶体管133和第四晶体管134和电容135,第一晶体管131和第四晶体管134低电平导通,第二晶体管132和第三晶体管133高电平导通;第一晶体管131的控制端连接于第一扫描线121a,第一晶体管131的第一端连接于高电平电源端136,第一晶体管131的第二端连接于第一节点138;电容135连接于高电平电源端136和第一节点138之间;第三晶体管133的控制端连接于第一扫描线121a,第三晶体管133的第一端连接于第二晶体管132的第一端,第三晶体管133的第二端连接于低电平电源端137;第二晶体管132的控制端连接于第二扫描线121b,第二晶体管132的第二端连接于第一节点138;第四晶体管134的控制端连接于第二扫描线121b,第四晶体管134的第一端连接于第一扫描线121a,第四晶体管134的第二端连接于第一节点138;第一节点138连接于子像素111,以控制子像素111发光。

在这些可选的实施例中,通过在第一扫描线121a和第二扫描线121b上连接第一晶体管131、第二晶体管132、第三晶体管133和第四晶体管134和电容135,使得发光控制模块130a可以根据第一扫描线121a和第二扫描线121b控制子像素111发光。

请一并参阅图11,发光控制模块130a被配置为在第一阶段t1,第一扫描线121a输出低电平,第二扫描线121b输出高电平时,第一晶体管131导通,高电平电源端136通过第一晶体管131与第一节点138导通,以使第一节点138输出高电平;在第二阶段t2,第一扫描线121a输出高电平,第二扫描线121b输出低电平时,第四晶体管134导通,第一扫描线121a通过第四晶体管134与第一节点138导通,以使第一节点138输出高电平;在第三阶段t3,第一扫描线121a和第二扫描线121b均输出高电平时,第二晶体管132和第三晶体管133导通,低电平电源端137通过第二晶体管132和第三晶体管133与第一节点138导通,以使第一节点138输出低电平。如此往复,在第三阶段t3后进入第一阶段t1。

在本发明实施例中,将发光控制模块130a集成于扫描驱动电路120中之后,依然能够保证发光控制模块130a在合适的阶段控制子像素111发光,不影响发光控制电路130的正常运行。

请继续参阅图2,在一些实施例中,各子像素111通过数据线140连接于控制芯片220,数据线140由子像素111经由柔性电路板210和基板200延伸至控制芯片220。在列方向上不同子屏幕110的子像素111通过数据线140并联并共享数据信号。

控制芯片220包括数据输出端223,数据输出端223通过数据线140连接于列方向上并列设置的多个子屏幕110的子像素111。

可选的,请继续参阅图2列方向上的多个子屏幕110可以通过数据线140连接于同一个数据输出端223,能够进一步减少控制芯片220上端口的数量。例如数据线140包括数据总线和数据分线,数据输出端223伸出有数据总线,数据总线上连接有各数据分线,各数据分线分别连接于各子屏幕110的同一列子像素111。

在另一些实施例中,请一并参阅图12,图12示出本发明另一实施例提供的一种拼接显示屏的结构示意图。根据本实施例的拼接显示屏,数据输出端223有多个,在列方向上的子屏幕110通过数据线140连接于各数据输出端223。各子屏幕110分别通过各数据输出端223和控制芯片220连接,能够避免数据线140在拼接显示屏上相互交叉设置,避免线路串扰,能够保证拼接显示屏正常稳定运行,提高拼接显示屏的使用寿命。

在上述任一实施例中,显示屏幕组100中的子屏幕110个数和子屏幕110的分布方式有多种。例如,如图13和图14所示,多个子屏幕110在基板200的一侧沿行方向(图1中的x方向)间隔分布或者,或者,如图1所示,多个子屏幕110在基板200列方向上的两侧沿行方向间隔分布;或者,如图15所示,两个子屏幕110分设于基板200列方向上的两侧。

显示屏幕组100中子屏幕110的个数也不做限定,子屏幕110的个数可以为两个、三个或更多个。

在一些实施例中,如图1所示,显示屏幕组100中子屏幕110的个数为四个,四个子屏幕110分设于基板200的两侧,且基板200的一侧各设置有两个子屏幕110。在这些可选的实施例中,各子屏幕110至基板200的距离基本相同,各子屏幕110连接控制芯片220的电连接线的延伸距离基本一致,各子屏幕110关于基板200对称布置,能够简化拼接显示屏的结构,优化拼接显示屏的成型工艺。

在另一些可选的实施例中,如图16所示,子屏幕110的个数例如为六个,六个子屏幕110分设于基板200的两侧,且基板200的一侧设置有三个子屏幕110。

当子屏幕110的个数为四个时,在列方向上分布的两个子屏幕110的扫描驱动电路120相互串联。如图6所示,各子屏幕110的扫描驱动电路120可以设置于边框区110b,或者如图2所示,扫描驱动电路120设置于基板200。在列方向上分布的两个子屏幕110的扫描驱动电路120一体成型并形成总扫描驱动电路120a,两行子屏幕110形成两个总扫描驱动电路120a,控制芯片220上设置两个扫描输出端221即能够连接四个子屏幕110的扫描驱动电路120。

当子屏幕110的个数为四个时,如图12所示,控制芯片220的两侧均设置有数据输出端223,各子屏幕110分别通过各数据输出端223连接于控制芯片220。数据输出端223分设于控制芯片220的两侧,能够避免数据线140和扫描驱动线122之间相互交叉,避免线路串扰影响拼接显示屏的正常稳定运行。

在一些可选的实施例中,请一并参阅图17,拼接显示屏还包括限位框300,限位框300包括底板310、侧板320及由底板310和侧板320围合形成的容纳空间330,底板310上开设有让位通孔311,显示屏幕组100限位于容纳空间330内,基板200位于让位通孔311内。

在这些可选的实施例中,通过限位框300能够保证各子屏幕110之间相对位置的稳定性。基板200位于让位通孔311内,不影响控制芯片220的控制输入端224和其他导电部件相互连接。

在一些可选的实施例中,显示屏幕组100的个数为多个,各显示屏幕组100分别对应设置有基板200和控制芯片220,多个显示屏幕组100相互拼接形成拼接显示屏,使得能最终达到需求的尺寸目标。

本发明还提供一种显示装置,包括上述的拼接显示屏。由于本发明显示装置包括上述的拼接显示屏,因此本发明的显示装置具有上述拼接显示屏所具有的有益效果,在此不再赘述。

显示装置例如可以是手机、平板电脑等任意具备显示功能的显示设备。

虽然已经参考优选实施例对本申请进行了描述,但在不脱离本申请的范围的情况下,可以对其进行各种改进并且可以用等效物替换其中的部件。尤其是,只要不存在结构冲突,各个实施例中所提到的各项技术特征均可以任意方式组合起来。本申请并不局限于文中公开的特定实施例,而是包括落入权利要求的范围内的所有技术方案。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1