像素电路、像素驱动方法和显示装置与流程

文档序号:23007727发布日期:2020-11-20 12:01阅读:127来源:国知局
像素电路、像素驱动方法和显示装置与流程

本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。



背景技术:

有机发光二极管面板具有可弯曲,对比度高,功耗低等特点,收到了广泛关注。其中,像素电路是oled(有机发光二极管)面板核心技术内容。在oled面板中,oled是由像素电路中的驱动晶体管产生的电流进行驱动发光的。然而,由于工艺的限制和使用时间的增加,驱动晶体管的阈值电压会发生不同程度的漂移,从而使得oled面板产生oled发光亮度不均匀的问题。现有的像素电路存在不能同时提升充电率和对驱动晶体管的阈值电压进行补偿的问题。



技术实现要素:

本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决显示有的像素电路不能同时提升充电率和对驱动晶体管的阈值电压进行补偿的问题。

为了达到上述目的,本发明提供了一种像素电路,包括发光元件、第一电压控制电路、第二电压控制电路、驱动电路、第一储能电路、数据写入电路和复位电路,其中,

所述第一电压控制电路用于在复位控制线上的复位控制信号的控制下,控制第一控制节点的电位与所述第一电压控制电路包括的第一控制晶体管的阈值电压的绝对值相关,所述第一控制晶体管的阈值电压与所述驱动电路包括的驱动晶体管的阈值电压之间的差值在预定差值范围内;

所述第二电压控制电路分别与所述第一控制节点和第二控制节点电连接,用于在所述第一控制节点的电位的控制下,控制所述第二控制节点的电位与所述第一控制晶体管的阈值电压的绝对值相关;所述第二控制节点与所述驱动电路的第一端电连接;

所述第一储能电路与所述驱动电路的控制端电连接,用于储存电能;

所述复位电路用于在所述复位控制信号的控制下,对所述驱动电路的控制端的电位进行复位,以使得所述驱动电路断开其第一端与该驱动电路的第二端之间的连接;

所述数据写入电路用于在数据写入控制线上的数据写入控制信号的控制下,控制将数据线上的数据电压写入驱动电路的控制端;

所述驱动电路的第二端与所述发光元件电连接,所述驱动电路用于在其控制端的电位的控制下,产生驱动所述发光元件发光的驱动电流。

可选的,所述第一电压控制电路包括第一控制晶体管、第二控制晶体管和第一存储电容;

所述第二控制晶体管的控制极与复位控制线电连接,所述第二控制晶体管的第一极与第一电压端电连接,所述第二控制晶体管的第二极与所述第一控制节点电连接;

所述第一控制晶体管的控制极和所述第一控制晶体管的第二极与第二电压端电连接,所述第一控制晶体管的第一极与所述第一控制节点电连接;

所述第一存储电容的第一端与所述第一控制节点连接,所述第一存储电容的第二端与第二电压端电连接。

可选的,所述第二电压控制电路包括电流源、第三控制晶体管和第四控制晶体管,其中,

所述第三控制晶体管的控制极与所述电流源电连接,所述第三控制晶体管的第一极与第一电压端电连接,所述第三控制晶体管的第二极与所述第二控制节点电连接;

所述第四控制晶体管的控制极与所述第一控制节点电连接,所述第四控制晶体管的第一极与所述第二控制节点电连接,所述第四控制晶体管的第二极与所述电流源电连接;

所述电流源用于提供由第三控制晶体管流向所述第四控制晶体管的电流。

可选的,所述电流源包括运算放大器、第一电阻、第二电阻、第三电阻和第二存储电容;

所述运算放大器的正相输入端通过所述第一电阻与输入电压端电连接,所第二存储电容的第一端与所述运算放大器的正相输入端电连接,所述第二存储电容的第二端与第三电压端电连接;

所述运算放大器的输出端与所述第二电阻的第一端电连接,所述第二电阻的第二端分别与所述第三电阻的第一端和所述运算放大器的反相输入端电连接,所述第三电阻的第二端与第三电压端电连接;

所述第三电阻的第一端分别与所述第三控制晶体管的控制极和所述第四控制晶体管的第二极电连接。

可选的,所述复位电路包括复位晶体管;

所述复位晶体管的控制极与复位控制线电连接,所述复位晶体管的第一极与复位电压端电连接,所述复位晶体管的第二极与所述驱动电路的控制端电连接。

可选的,所述数据写入电路包括数据写入晶体管;

所述数据写入晶体管的控制极与数据写入控制线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述驱动电路的控制端电连接。

可选的,所述第一储能电路包括第二电容;

所述第二电容的第一端与所述驱动电路的控制端电连接,所述第二电容的第二端与第一电压端电连接。

可选的,所述驱动电路包括驱动晶体管;

所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述第二控制节点电连接,所述驱动晶体管的第二极与所述发光元件电连接。

本发明还提供了一种像素驱动方法,应用于上述的像素电路,显示周期包括复位阶段,所述像素驱动方法包括:

在复位阶段,在复位控制线上的复位控制信号的控制下,第一电压控制电路控制第一控制节点的电位与第一控制晶体管的阈值电压的绝对值相关;第二电压控制电路在所述第一控制节点的电位的控制下,控制第二控制节点的电位与所述第一控制晶体管的阈值电压的绝对值相关;在所述复位控制信号的控制下,所述复位电路对所述驱动电路的控制端的电位进行复位,以使得所述驱动电路断开其第一端与该驱动电路的第二端之间的连接。

可选的,所述显示周期包括设置于所述复位阶段之后的n个依次设置的显示阶段,所述显示阶段包括依次设置的数据写入阶段和发光阶段;n为正整数;

在所述数据写入阶段,在数据写入控制线上的数据写入控制信号的控制下,数据写入电路将数据电压写入驱动电路的控制端;

在所述发光阶段,驱动电路在其控制端的电位的控制下,根据所述控制端的电位和所述驱动电路的第一端的电位,产生驱动发光元件发光的驱动电流,并使得所述驱动电流与所述驱动电路包括的驱动晶体管的阈值电压无关。

可选的,所述第一电压控制电路包括第一控制晶体管、第二控制晶体管和第一存储电容,在所述复位阶段,所述在复位控制线上的复位控制信号的控制下,第一电压控制电路控制第一控制节点的电位与第一控制晶体管的阈值电压的绝对值相关步骤包括:

在所述复位阶段,在所述复位控制信号的控制下,第二控制晶体管打开,以通过流过所述第二控制晶体管的电流为所述第一存储电容充电,以提升第一控制节点的电位,直至所述第一控制节点的电位变为v2+|vth_6|,其中,v2为第二电压端提供的第二电压,vth_6为第一控制晶体管的阈值电压。

可选的,所述第二电压控制电路包括电流源、第三控制晶体管和第四控制晶体管;

在所述复位阶段,所述第二电压控制电路在所述第一控制节点的电位的控制下,控制第二控制节点的电位与所述第一控制晶体管的阈值电压的绝对值相关步骤包括:

在所述复位阶段,电流源提供由所述第三控制晶体管流向所述第四控制晶体管的电流,控制所述第三控制晶体管和所述第四控制晶体管工作于饱和区,使得所述第四控制晶体管的源极的电位的变化量等于所述第四控制晶体管的栅极的电位的变化量,以使得第二控制节点的电位与所述第一控制晶体管的阈值电压的绝对值相关。

本发明还提供了一种显示装置,包括上述的像素电路。

本发明实施例所述的像素电路、像素驱动方法和显示装置可以在数据写入阶段之前实现对驱动电路包括的驱动晶体管的阈值电压的补偿,使得驱动电路驱动发光元件发光的驱动电流与驱动晶体管的阈值电压无关,并同时提高了像素电路的充电率。

附图说明

图1是本发明实施例所述的像素电路的结构图;

图2是本发明所述的像素电路的一具体实施例的电路图;

图3是本发明所述的像素电路的该具体实施例的工作时序图;

图4是本发明如图2所示的像素电路的具体实施例在工作时,当驱动晶体管的阈值电压vth_2为-2.5v,电流源is提供的电流ibase为5ua时,数据电压vdata和驱动电流ioled的波形图;

图5是本发明如图2所示的像素电路的具体实施例在工作时,当vth_2为-2.5v,第一驱动电流ioled1的波形图,以及,当vth_2为-2.2v时,第二驱动电流ioled2的波形图;

图6是电流源的一实施例的电路图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。

在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。

在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。

本发明实施例所述的像素电路包括发光元件el、第一电压控制电路11、第二电压控制电路12、驱动电路10、第一储能电路13、数据写入电路14和复位电路15,其中,

所述第一电压控制电路11分别与复位控制线s2和第一控制节点sc1电连接,用于在复位控制线s2上的复位控制信号的控制下,控制第一控制节点sc1的电位与所述第一电压控制电路11包括的第一控制晶体管的阈值电压的绝对值相关,所述第一控制晶体管的阈值电压与所述驱动电路10包括的驱动晶体管的阈值电压之间的差值在预定差值范围内;

所述第二电压控制电路12分别与所述第一控制节点sc1和第二控制节点sc2电连接,用于在所述第一控制节点sc1的电位的控制下,控制所述第二控制节点sc2的电位与所述第一控制晶体管的阈值电压的绝对值相关;所述第二控制节点sc2与所述驱动电路10的第一端电连接;

所述第一储能电路13与所述驱动电路10的控制端电连接,用于储存电能;

所述复位电路15分别与所述复位控制线s2和所述驱动电路10的控制端电连接,用于在所述复位控制信号的控制下,对所述驱动电路10的控制端的电位进行复位,以使得所述驱动电路10断开其第一端与该驱动电路10的第二端之间的连接;

所述数据写入电路14分别与数据写入控制线s1、数据线data和所述驱动电路10的控制端电连接,用于在数据写入控制线s1上的数据写入控制信号的控制下,控制将数据线data上的数据电压写入驱动电路10的控制端;

所述驱动电路10的第二端与所述发光元件el电连接,所述驱动电路10用于在其控制端的电位的控制下,产生驱动所述发光元件el发光的驱动电流。

本发明实施例所述的像素电路可以在数据写入阶段之前实现对驱动电路包括的驱动晶体管的阈值电压的补偿,使得驱动电路驱动发光元件发光的驱动电流与驱动晶体管的阈值电压无关,并同时提高了像素电路的充电率,响应速率快,可以用于大尺寸显示中。

在本发明实施例中,所述预定差值范围可以根据实际情况选定。

在本发明实施例中,所述第一控制晶体管的阈值电压与所述驱动电路10包括的驱动晶体管的阈值电压之间的差值在预定差值范围内,以使得所述第一控制晶体管的阈值电压和所述驱动晶体管的阈值电压相等,或者,所述第一控制晶体管的阈值电压和所述驱动晶体管的阈值电压近似相等。

本发明实施例所述的像素电路在工作时,显示周期包括依次设置的复位阶段、数据写入阶段和发光阶段;

在复位阶段,在复位控制线s2上的复位控制信号的控制下,第一电压控制电路11控制第一控制节点sc1的电位与第一控制晶体管的阈值电压的绝对值相关;第二电压控制电路12在所述第一控制节点sc1的电位的控制下,控制第二控制节点sc2的电位与所述第一控制晶体管的阈值电压的绝对值相关;在所述复位控制信号的控制下,所述复位电路15对所述驱动电路10的控制端的电位进行复位,以使得所述驱动电路10断开其第一端与该驱动电路10的第二端之间的连接;

在数据写入阶段,在数据写入控制线s1上的数据写入控制信号的控制下,数据写入电路14将数据电压写入驱动电路10的控制端;

在发光阶段,驱动电路10在其控制端的电位的控制下,根据所述控制端的电位和所述驱动电路10的第一端的电位,产生驱动发光元件el发光的驱动电流,并使得所述驱动电流与所述驱动电路el包括的驱动晶体管的阈值电压无关。

可选的,所述第一电压控制电路包括第一控制晶体管、第二控制晶体管和第一存储电容;

所述第二控制晶体管的控制极与复位控制线电连接,所述第二控制晶体管的第一极与第一电压端电连接,所述第二控制晶体管的第二极与所述第一控制节点电连接;

所述第一控制晶体管的控制极和所述第一控制晶体管的第二极与第二电压端电连接,所述第一控制晶体管的第一极与所述第一控制节点电连接;

所述第一存储电容的第一端与所述第一控制节点连接,所述第一存储电容的第二端与第二电压端电连接。

在具体实施时,所述第二电压控制电路包括电流源、第三控制晶体管和第四控制晶体管,其中,

所述第三控制晶体管的控制极与所述电流源电连接,所述第三控制晶体管的第一极与第一电压端电连接,所述第三控制晶体管的第二极与所述第二控制节点电连接;

所述第四控制晶体管的控制极与所述第一控制节点电连接,所述第四控制晶体管的第一极与所述第二控制节点电连接,所述第四控制晶体管的第二极与所述电流源电连接;

所述电流源用于提供由第三控制晶体管流向所述第四控制晶体管的电流。

可选的,所述复位电路包括复位晶体管;

所述复位晶体管的控制极与复位控制线电连接,所述复位晶体管的第一极与复位电压端电连接,所述复位晶体管的第二极与所述驱动电路的控制端电连接。

可选的,所述数据写入电路包括数据写入晶体管;

所述数据写入晶体管的控制极与数据写入控制线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述驱动电路的控制端电连接。

可选的,所述第一储能电路包括第二电容;

所述第二电容的第一端与所述驱动电路的控制端电连接,所述第二电容的第二端与第一电压端电连接。

在本发明实施例中,所述驱动电路可以包括驱动晶体管;

所述驱动晶体管的控制极与所述驱动电路的控制端电连接,所述驱动晶体管的第一极与所述第二控制节点电连接,所述驱动晶体管的第二极与所述发光元件电连接。

在本发明实施例中,所述发光元件可以为有机发光二极管,但不以此为限。

如图2所示,在图1所示的像素电路的实施例的基础上,在本发明所述的像素电路的一具体实施例中,所述发光元件为有机发光二极管o1;

所述第一电压控制电路11包括第一控制晶体管t6、第二控制晶体管t5和第一存储电容c1;

所述第二控制晶体管t5的栅极与复位控制线s2电连接,所述第二控制晶体管t5的源极与高电压端电连接,所述第二控制晶体管t5的漏极与所述第一控制节点sc1电连接;所述高电压端用于提供高电压vdd;

所述第一控制晶体管t6的栅极和所述第一控制晶体管t6的漏极与低电压端电连接,所述第一控制晶体管t6的源极与所述第一控制节点sc1电连接;所述低电压端用于提供低电压vss;

所述第一存储电容c1的第一端与所述第一控制节点sc1连接,所述第一存储电容c1的第二端与所述低电压端电连接;

所述第二电压控制电路12包括电流源is、第三控制晶体管t3和第四控制晶体管t4,其中,

所述第三控制晶体管t3的栅极与所述电流源is电连接,所述第三控制晶体管t3的源极与所述高电压端电连接,所述第三控制晶体管t3的漏极与所述第二控制节点sc2电连接;

所述第四控制晶体管t4的栅极与所述第一控制节点sc1电连接,所述第四控制晶体管t4的源极与所述第二控制节点sc2电连接,所述第四控制晶体管t4的漏极与所述电流源is电连接;

所述电流源is用于提供由第三控制晶体管t3流向所述第四控制晶体管t4的电流;

所述复位电路15包括复位晶体管t7;所述驱动电路10包括驱动晶体管t2;

所述复位晶体管t7的栅极与复位控制线s2电连接,所述复位晶体管t7的源极与所述高电压端电连接,所述复位晶体管t7的漏极与所述驱动晶体管t2的栅极电连接;

所述数据写入电路14包括数据写入晶体管t1;

所述数据写入晶体管t1的栅极与数据写入控制线s1电连接,所述数据写入晶体管t1的源极与所述数据线data电连接,所述数据写入晶体管t1的漏极与所述驱动晶体管t2的栅极电连接;

所述第一储能电路13包括第二电容c2;

所述第二电容c2的第一端与所述驱动晶体管t2的栅极电连接,所述第二电容c2的第二端与所述高电压端电连接;

所述驱动晶体管t2的源极与所述第二控制节点sc2电连接,所述驱动晶体管的漏极与有机发光二极管o1的阳极电连接;

o1的阴极与所述低电压端电连接。

在图2所示的像素电路的具体实施例中,复位电压端为高电压端,第一电压端为高电压端,第二电压端为低电压端,但不以此为限。

在图2所示的像素电路的具体实施例中,所有的晶体管都为p型薄膜晶体管,但不以此为限。

在图2所示的像素电路的具体实施例中,t2的阈值电压vth_2等于t6的阈值电压vth_6。

在图2所示的像素电路的具体实施例中,在布局时,t2的形状与t6的相撞一致,t2与t6的距离相近,使得t2的阈值电压等于t6的阈值电压。

本发明实施例如图2所示的像素电路的具体实施例在工作时,在复位阶段,当t4的栅极的电位达到vss+|vth_6|时,t6关断,使得t4的栅极的电位与t6的阈值电压vth_6的绝对值有关,并t3和t4都工作于饱和区,由于电流源is提供给t3和t4相同的电流,则t4的源极的电位(也即sc2的电位)的变化量等于t4的栅极的电位的变化量,从而使得t2的源极电位与t6的阈值电压的绝对值相关,而由于t2的阈值电压vth_2等于t6的阈值电压vth_6,从而使得在发光阶段,t2的驱动电流与t2的阈值电压无关,以对阈值电压进行补偿。

如图3所示,本发明如图2所示的像素电路的具体实施例在工作时,显示周期包括依次设置的复位阶段t1、第一数据写入阶段t12、第一发光阶段t13、第二数据写入阶段t22和第二发光阶段t23;

在复位阶段,s1提供高电压信号,s2提供低电压信号,t1关断,t7打开,以将t2的栅极的电位复位为vdd,以控制t2关断;t5打开,以通过流过t5的电流为c1充电,以提升sc1的电位,直至sc1的电位变为vss+|vth_6|,t6关断,sc1的电位维持为vss+|vth_6|;is提供由t3流向t4的电流,以控制t3和t4工作于饱和区,使得t4的源极的电位的变化量等于t4的栅极的变化量,使得sc2的电位变为vct+vss+|vth_6|;vct与vdd、t3的宽长比和t4的宽长比有关;

在第一数据写入阶段t12,s1提供低电压信号,s2提供高电压信号,t7和t5关断,data提供第一数据电压vdata1,t1打开,以将vdata1写入t2的栅极;

在第一发光阶段t13,s1和s2都提供高电压,t1关断,t2打开,t2驱动o1发光,t2的驱动电流ioled如下:

ioled=1/2×k(vct+vss+|vth_6|-vdata1-|vth_2|)2

=1/2×k(vct+vss-vdata1)2

其中,vth_2为t2的阈值电压,t2的阈值电压等于t6的阈值电压vth_6,k为t2的电流系数;

在第二数据写入阶段t22,s1提供低电压信号,s2提供高电压信号,t7和t5关断,data提供第二数据电压vdata2,t1打开,以将vdata2写入t2的栅极;

在第二发光阶段t23,s1和s2都提供高电压,t1关断,t2打开,t2驱动o1发光,t2的驱动电流ioled如下:

ioled=1/2×k(vct+vss+|vth_6|-vdata2-|vth_2|)2

=1/2×k(vct+vss-vdata2)2

其中,vth_2为t2的阈值电压,t2的阈值电压等于t6的阈值电压vth_6,k为t2的电流系数。

由以上驱动电流的公式可知,ioled与t2的阈值电压无关,能够避免t2的阈值电压漂移对驱动电流的影响,使得显示均匀。

本发明如图2所示的像素电路的具体实施例在工作时,在第一数据写入阶段t12和第二数据写入阶段t12,t2也驱动o1发光,但是由于第一数据写入阶段t12和第二数据写入阶段t12持续时间较短,因此不会影响显示。

本发明如图2所示的像素电路的具体实施例在工作时,可以4帧画面显示时间至6帧画面显示时间进行一次复位,一数据写入阶段和一发光阶段可以组成一帧画面显示时间。

如图4所示,本发明如图2所示的像素电路的具体实施例在工作时,当vth_2为-2.5v,is提供的电流ibase为5ua时,当vdata改变时,ioled改变很快,其充电率很高。

在图4中,标号为ioled的为驱动电流,标号为vdata的为数据电压,标号为t01的为第一复位阶段,标号为t02的为第二复位阶段。

如图5所示,本发明如图2所示的像素电路的具体实施例在工作时,当vth_2为-2.5v,t2的驱动电流为第一驱动电流ioled1,当vth_2为-2.2v时,t2的驱动电流为第二驱动电流ioled2,ioled1和ioled2相差不大,则本发明实施例所述的像素电路可以实现阈值电压补偿。

在图5中,纵轴为时间t。

可选的,所述电流源包括运算放大器、第一电阻、第二电阻、第三电阻和第二存储电容;

所述运算放大器的正相输入端通过所述第一电阻与输入电压端电连接,所第二存储电容的第一端与所述运算放大器的正相输入端电连接,所述第二存储电容的第二端与第三电压端电连接;

所述运算放大器的输出端与所述第二电阻的第一端电连接,所述第二电阻的第二端分别与所述第三电阻的第一端和所述运算放大器的反相输入端电连接,所述第三电阻的第二端与第三电压端电连接;

所述第三电阻的第一端分别与所述第三控制晶体管的控制极和所述第四控制晶体管的第二极电连接。

在具体实施时,所述第三电压端可以为地端或低电压端,但不以此为限。

如图6所示,所述电流源的一实施例可以包括运算放大器amp、第一电阻r1、第二电阻r2、第三电阻r3和第二存储电容cs2;

所述运算放大器amp的正相输入端通过所述第一电阻r1与输入电压端电连接,所第二存储电容cs2的第一端与所述运算放大器amp的正相输入端电连接,所述第二存储电容cs2的第二端与地端gnd电连接;所述输入电压端用于提供输入电压ui;

所述运算放大器amp的输出端与所述第二电阻r2的第一端电连接,所述第二电阻r2的第二端分别与所述第三电阻r3的第一端和所述运算放大器amp的反相输入端电连接,所述第三电阻r3的第二端与地端gnd电连接;

所述第三电阻43的第一端分别与所述第三控制晶体管(图6中未示出)的栅极和所述第四控制晶体管(图6中未示出)的漏极电连接;

在图6中,流过r3的电流为ibase,所述电流源可以为恒流源,ibase可以等于ui/r3,c1起到滤波稳压作用。

本发明实施例所述的像素驱动方法,应用于上述的像素电路,显示周期包括复位阶段,所述像素驱动方法包括:

在复位阶段,在复位控制线上的复位控制信号的控制下,第一电压控制电路控制第一控制节点的电位与第一控制晶体管的阈值电压的绝对值相关;第二电压控制电路在所述第一控制节点的电位的控制下,控制第二控制节点的电位与所述第一控制晶体管的阈值电压的绝对值相关;在所述复位控制信号的控制下,所述复位电路对所述驱动电路的控制端的电位进行复位,以使得所述驱动电路断开其第一端与该驱动电路的第二端之间的连接。

本发明实施例所述的像素驱动方法可以实现对驱动电路包括的驱动晶体管的阈值电压的补偿,使得驱动电路驱动发光元件发光的驱动电流与驱动晶体管的阈值电压无关。

在具体实施时,所述显示周期包括设置于所述复位阶段之后的n个依次设置的显示阶段,所述显示阶段包括依次设置的数据写入阶段和发光阶段;n为正整数;

在所述数据写入阶段,在数据写入控制线上的数据写入控制信号的控制下,数据写入电路将数据电压写入驱动电路的控制端;

在所述发光阶段,驱动电路在其控制端的电位的控制下,根据所述控制端的电位和所述驱动电路的第一端的电位,产生驱动发光元件发光的驱动电流,并使得所述驱动电流与所述驱动电路包括的驱动晶体管的阈值电压无关。

在具体实施时,n可以大于或等于1而小于或等于8,但不以此为此限。

可选的,所述第一电压控制电路包括第一控制晶体管、第二控制晶体管和第一存储电容,在所述复位阶段,所述在复位控制线上的复位控制信号的控制下,第一电压控制电路控制第一控制节点的电位与第一控制晶体管的阈值电压的绝对值相关步骤包括:

在所述复位阶段,在所述复位控制信号的控制下,第二控制晶体管打开,以通过流过所述第二控制晶体管的电流为所述第一存储电容充电,以提升第一控制节点的电位,直至所述第一控制节点的电位变为v2+|vth_6|,其中,v2为第二电压端提供的第二电压,vth_6为第一控制晶体管的阈值电压。

在具体实施时,所述第二电压控制电路可以包括电流源、第三控制晶体管和第四控制晶体管;

在所述复位阶段,所述第二电压控制电路在所述第一控制节点的电位的控制下,控制第二控制节点的电位与所述第一控制晶体管的阈值电压的绝对值相关步骤包括:

在所述复位阶段,电流源提供由所述第三控制晶体管流向所述第四控制晶体管的电流,控制所述第三控制晶体管和所述第四控制晶体管工作于饱和区,使得所述第四控制晶体管的源极的电位的变化量等于所述第四控制晶体管的栅极的电位的变化量,以使得第二控制节点的电位与所述第一控制晶体管的阈值电压的绝对值相关。

本发明实施例所述的显示装置包括上述的像素电路。

本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1