Oled像素驱动电路与oled显示面板的制作方法_2

文档序号:8906432阅读:来源:国知局
外部时序控制器提供。
[0047]请参阅图3至图5,本发明还提供一种OLED显示面板。如图3所示,该OLED显示面板包括多个呈阵列式排布的像素,每一像素又包括数个子像素,图3仅示意出了每一像素包括红色子像素R、绿色子像素G、与蓝色子像素B,当然,每一像素也可包括红、绿、蓝、青四个子像素,红、绿、蓝、黄四个子像素,或红、绿、蓝、空白四个子像素。其中,每个子像素内均设置OLED像素驱动电路。
[0048]结合图3与图4,位于同一行的子像素均电性连接于对应该行子像素的扫描线Gate,位于同一列的子像素均电性连接于对应该列子像素的数据线Data。
[0049]每一子像素的OLED像素驱动电路,均包括第一薄膜晶体管Tl、第二薄膜晶体管T2、第三薄膜晶体管T3、有机发光二级管D、及电容C ;所述第一薄膜晶体管Tl的栅极电性连接于扫描线Gate,漏极电性连接于数据线Data,源极电性连接于第二薄膜晶体管T2的栅极及电容C的一端;所述第二薄膜晶体管T2的栅极电性连接于第一薄膜晶体管Tl的源极及电容C的一端,漏极电性连接于有机发光二级管D的阴极,源极接地;所述第三薄膜晶体管T3的栅极电性连接于传输第一控制信号Pl的第一控制信号线或传输第二控制信号P2的第二控制信号线,漏极电性连接于直流电压端Vdd,源极电性连接于有机发光二级管D的阳极;所述有机发光二级管D的阳极电性连接于第三薄膜晶体管T3的源极,阴极电性连接于第二薄膜晶体管T2的漏极;所述电容C的一端电性连接于第一薄膜晶体管Tl的源极及第二薄膜晶体管T2的栅极,另一端接地。
[0050]对于每相邻的两个像素,其中一个像素的数个子像素内第三薄膜晶体管T3的栅极均电性连接第一控制信号线,另一个像素的数个子像素内第三薄膜晶体管T3的栅极均电性连接第二控制信号线。
[0051]所述第一控制信号Pl与第二控制信号P2均交替提供高、低电平,且所述第一控制信号Pl与第二控制信号P2的电位相反,优选的,如图5所示,所述第一控制信号Pl与第二控制信号P2为相互反相的脉冲信号,并设定所述第一控制信号Pl与第二控制信号P2的脉冲周期均为相邻两帧图像的显示时间。
[0052]结合图3、图4与图5,设η为正整数,在第η帧图像的显示时间内,扫描线Gate逐行提供扫描脉冲信号Gatel、Gate2、Gate3等,所述扫描脉冲信号逐行导通每一行子像素内的第一薄膜晶体管Tl,数据信号经过第一薄膜晶体管Tl进入到第二薄膜晶体管T2的栅极及电容C,并存储于电容C中,使得第二薄膜晶体管T2保持导通状态,在该η帧图像的显示时间内,所述第一控制信号Pl始终提供高电平,而所述第二控制信号Ρ2始终提供低电平,相应的,对于每相邻的两个像素,其中一个像素的数个子像素内第三薄膜晶体管Τ3的栅极受第一控制信号Pl的控制导通源极与漏极,所述第三薄膜晶体管Τ3、有机发光二极管D、第二薄膜晶体管Τ2形成通路,形成电流并流过有机发光二级管D,则该像素发光;而另一个像素的数个子像素内第三薄膜晶体管Τ3的栅极受第二控制信号Ρ2的控制断开源极与漏极,此时仅管第二薄膜晶体管Τ2导通,但由于第三薄膜晶体管Τ3的源极与漏极断开,进而所述第三薄膜晶体管Τ3、有机发光二极管D、第二薄膜晶体管Τ2形成断路,没有电流流过有机发光二级管D,则该像素不发光。
[0053]在第η+1帧图像的显示时间内,扫描线Gate再一次逐行提供扫描脉冲信号Gatel、Gate2、Gate3等,所述扫描脉冲信号逐行导通每一行子像素内的第一薄膜晶体管Tl,数据信号经过第一薄膜晶体管Tl进入到第二薄膜晶体管T2的栅极及电容C,并存储于电容C中,使得第二薄膜晶体管T2保持导通状态,在该第η+1帧图像的显示时间内,所述第一控制信号Pl变为始终提供低电平,而所述第二控制信号Ρ2变为始终提供高电平,原本在第η帧图像的显示时间内源极与漏极断开的第三薄膜晶体管Τ3变为导通,原本在第η帧图像的显示时间内源极与漏极导通的第三薄膜晶体管Τ3变为断开,进而原本在第η帧图像的显示时间内发光的像素在该第η+1帧图像的显示时间内转变为不发光,而原本在第η帧图像的显示时间内不发光的像素在该第η+1帧图像的显示时间内转变为发光,实现了通过电位相反的第一控制信号Pl与第二控制信号Ρ2来分别控制每相邻的两个像素在显示过程中交替处于一个发光、另一个不发光的状态,每一帧画面内均只有一半的像素发光,在OLED显示面板显示时间不变的前提下,各个像素中OLED的发光时间缩短一半,能够延长OLED显示面板的寿命。
[0054]综上所述,本发明的OLED像素驱动电路,在直流电压端与有机发光二级管之间设置第三薄膜晶体管,并通过控制信号来控制第三薄膜晶体管源极与漏极的导通或断开,能够方便地控制OLED的发光时间。本发明的OLED显示面板,在每一子像素的OLED像素驱动电路内设置位于直流电压端与有机发光二级管之间的第三薄膜晶体管,并通过电位相反的第一控制信号与第二控制信号来分别控制每相邻的两个像素在显示过程中持续处于一个发光、另一个不发光的状态,能够方便地对各个像素中OLED的发光时间进行控制,在OLED显示面板显示时间不变的前提下,缩短各个像素中OLED的发光时间,延长OLED显示面板的寿命O
[0055]以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明后附的权利要求的保护范围。
【主权项】
1.一种OLED像素驱动电路,其特征在于,包括第一薄膜晶体管(Tl)、第二薄膜晶体管(T2)、第三薄膜晶体管(T3)、有机发光二级管(D)、及电容(C); 所述第一薄膜晶体管(Tl)的栅极电性连接于扫描线(Gate),漏极电性连接于数据线(Data),源极电性连接于第二薄膜晶体管(T2)的栅极及电容(C)的一端; 所述第二薄膜晶体管(T2)的栅极电性连接于第一薄膜晶体管(Tl)的源极及电容(C)的一端,漏极电性连接于有机发光二级管(D)的阴极,源极接地; 所述第三薄膜晶体管(T3)的栅极电性连接于传输控制信号(P)的控制信号线,漏极电性连接于直流电压端(Vdd),源极电性连接于有机发光二级管(D)的阳极; 所述有机发光二级管(D)的阳极电性连接于第三薄膜晶体管(T3)的源极,阴极电性连接于第二薄膜晶体管(T2)的漏极; 所述电容(C)的一端电性连接于第一薄膜晶体管(Tl)的源极及第二薄膜晶体管(T2)的栅极,另一端接地; 所述控制信号(P)交替提供高、低电平,控制第三薄膜晶体管(T3)源极与漏极的导通或断开。2.如权利要求1所述的OLED像素驱动电路,其特征在于,所述第一薄膜晶体管(Tl)、第二薄膜晶体管(T2)、与第三薄膜晶体管(T3)均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管、或非晶硅薄膜晶体管。3.如权利要求1所述的OLED像素驱动电路,其特征在于,所述控制信号(P)为一脉冲信号。4.如权利要求3所述的OLED像素驱动电路,其特征在于,所述控制信号(P)由外部时序控制器提供。5.一种OLED显示面板,其特征在于,包括多个呈阵列式排布的像素,每一像素又包括数个子像素,每个子像素内均设置OLED像素驱动电路; 位于同一行的子像素均电性连接于对应该行子像素的扫描线(Gate),位于同一列的子像素均电性连接于对应该列子像素的数据线(Data); 每一子像素的OLED像素驱动电路均包括第一薄膜晶体管(Tl)、第二薄膜晶体管(T2)、第三薄膜晶体管(T3)、有机发光二级管(D)、及电容(C);所述第一薄膜晶体管(Tl)的栅极电性连接于扫描线(Gate),漏极电性连接于数据线(Data),源极电性连接于第二薄膜晶体管(T2)的栅极及电容(C)的一端;所述第二薄膜晶体管(T2)的栅极电性连接于第一薄膜晶体管(Tl)的源极及电容(C)的一端,漏极电性连接于有机发光二级管(D)的阴极,源极接地;所述第三薄膜晶体管(T3)的栅极电性连接于传输第一控制信号(Pl)的第一控制信号线或传输第二控制信号(P2)的第二控制信号线,漏极电性连接于直流电压端(Vdd),源极电性连接于有机发光二级管(D)的阳极;所述有机发光二级管(D)的阳极电性连接于第三薄膜晶体管(T3)的源极,阴极电性连接于第二薄膜晶体管(T2)的漏极;所述电容(C)的一端电性连接于第一薄膜晶体管(Tl)的源极及第二薄膜晶体管(T2)的栅极,另一端接地; 对于每相邻的两个像素,其中一个像素的数个子像素内第三薄膜晶体管(T3)的栅极均电性连接第一控制信号线,另一个像素的数个子像素内第三薄膜晶体管(T3)的栅极均电性连接第二控制信号线; 所述第一控制信号(PD与第二控制信号(P2)均交替提供高、低电平,且所述第一控制信号(PD与第二控制信号(P2)的电位相反。6.如权利要求5所述的OLED显示面板,其特征在于,所述每一像素包括红色子像素(R)、绿色子像素(G)、与蓝色子像素(B)。7.如权利要求5所述的OLED显示面板,其特征在于,所述第一控制信号(Pl)与第二控制信号(P2)为相互反相的脉冲信号。8.如权利要求7所述的OLED显示面板,其特征在于,所述第一控制信号(Pl)与第二控制信号(P2)的脉冲周期均为相邻两帧图像的显示时间。9.如权利要求8所述的OLED显示面板,其特征在于,所述第一控制信号(Pl)与第二控制信号(P2)均由外部时序控制器提供。10.如权利要求5所述的OLED显示面板,其特征在于,所述第一薄膜晶体管(Tl)、第二薄膜晶体管(T2)、与第三薄膜晶体管(T3)均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管、或非晶硅薄膜晶体管。
【专利摘要】本发明提供一种OLED像素驱动电路与OLED显示面板。该OLED像素驱动电路在直流电压端(Vdd)与有机发光二级管(D)之间设置第三薄膜晶体管(T3),并通过控制信号(P)来控制第三薄膜晶体管(T3)源极与漏极的导通或断开,能够方便地控制OLED的发光时间。该OLED显示面板,在每一子像素的OLED像素驱动电路内设置位于直流电压端(Vdd)与有机发光二级管(D)之间的第三薄膜晶体管(T3),并通过电位相反的第一控制信号(P1)与第二控制信号(P2)来分别控制每相邻的两个像素在显示过程中交替处于一个发光、另一个不发光的状态,能够方便地对各个像素中OLED的发光时间进行控制,缩短各个像素中OLED的发光时间,延长OLED显示面板的寿命。
【IPC分类】G09G3/32
【公开号】CN104882096
【申请号】CN201510299466
【发明人】付舰航
【申请人】深圳市华星光电技术有限公司
【公开日】2015年9月2日
【申请日】2015年6月3日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1