一种液晶显示面板的像素充电方式的制作方法

文档序号:9472473阅读:481来源:国知局
一种液晶显示面板的像素充电方式的制作方法
【技术领域】
[0001]本发明涉及液晶面板中hG-2D驱动的驱动方式,特别涉及可使充电时间加倍的栅极驱动方式。
【背景技术】
[0002]随着大尺寸、高解析度面板日趋主流,充电不足问题也日益突出。目前常用的解决充电不足问题的方法有Gate双边入力、预充电等。
[0003]图1为解析度、帧频率和充电时间的关系图,如图1所示,随着解析度或帧频率的增加,充电时间越来越短,充电不足问题也随之凸显。
[0004]图2为64.5寸液晶面板示意图,如图2所示,高解析度的大尺寸面板,采用Gate双边入力方法解决充电不足的问题。
[0005]图3为一种采用hG_2D驱动方式和独立电荷共享控制的VA模式的液晶面板结构,采用如图3所示的像素架构和预充电驱动方式:在1-gate 2-data(1G-2D)的VA多畴像素结构中,两条栅极线同时打开,并且每一列的像素信号是由两条数据线提供,其中G为栅极-开信号线,CS为电荷共享信号线。因此,两条栅极线上的所有像素能同时充电,且每行像素充电时间加倍,相当于栅极数目减半,进一步提高像素的充电率。因此这种驱动方式称为half-gate 2_data (hG_2D),图3所示的驱动方式,右图中的驱动方式是常用的列反转预充电驱动方式,在GN/GN+1打开一段时间后再打开G n+2/Gn+3,提前使GN+2/GN+3充电至一定电压,GN+2/GN+3再经过一段时间充电至实际画面电压。
[0006]如图1中所示,采用hG_2D驱动后同一帧频率下的充电时间提高一倍,如采用hG-2D驱动的UD解析度面板与不采用hG-2D驱动的FHD面板充电时间相当,有效解决了充电能力不足的问题。
[0007]图4为hG_2D结构时严苛画面示意图,图4所示画面为:一列像素依次由左右两条正、负极性数据线D交错控制,奇数行栅极线G控制奇数列数据线的打开/关闭,偶数行栅极线G控制偶数列数据线的打开/关闭,从上之下输入黑+、黑-、白+、白-如此循环信号。
[0008]图5-图7所示分别为双倍/三倍/四倍充电时间是相对1-gate l_data( —次一条栅极线打开,每一列的像素信号是由一条数据线提供,简称为IGlD驱动方式)一倍充电时间而言,其中IGlD —倍充电时间C定义为1/(栅极数*帧频率)。
[0009]图5至图7的预充电时间为相对一个像素一次打开总的充电时间T而言,对于1/3T和1/2T预充电,即分别为预充电时间占一次像素打开总的充电时间T的1/3和1/2。图5-7中的采用的数据线信号均为,奇数列数据线为黑+、白+信号,如此循环;偶数列数据线为黑-、白-信号,如此循环,其中每次信号打开时间为双倍充电时间。以第I列第3行像素(D1G3)和第I列第5行像素(D1G5)充电为例,图5中Dl给D1G3充入白+信号,再下次给D1G5充入黑+信号,此时Dl中的信号需要从白+转变为黑+,信号压差较大,所以图4为严苛画面。同样,图6的像素预充电时间为1/3T,图7的像素预充电时间为1/2T,虽然图6和图7的D1G3和D1G5像素虽然都有预充电,但信号都需要从白+转变为黑+,压差一样很大。所以,当采用如图5-7所示的hG-2D驱动方式虽然能改善上述问题,但充电时间还是不够长,且在严苛画面下还是会出现充错电的现象。
[0010]再者,为了追求高开口率,进一步细化栅极线和数据线线宽,此时充电问题将更严重。

【发明内容】

[0011]本发明的目的在hG-2D驱动模式下通过改变栅极预充电驱动方式,能使充电时间加倍的同时避免充电不足或充错电现象的发生。
[0012]本发明提供一种液晶显示面板的像素充电方式,所述液晶显示面板内设有若干栅极线、若干数据线和若干像素单元,每个像素单元由一条栅极线和两条数据线围设形成,本液晶显示面板采用hG_2D驱动方式:相邻两栅极线同时开启,每一列的像素单元的信号由两条数据线同时提供,相邻两条栅极线上所有像素单元能同时充电,所述相对充电方式为:相邻两栅极线打开两次,第一次为预充电时间、第二次为实际充电时间,两次脉冲间隔一定时间,定义每个像素单元的充电时间为T,实际充电时间为t,T =预充电时间+t,且所述两次脉冲间隔时间为t。
[0013]其中,所述第一次预充电时间为l/2t。
[0014]其中,定义IGlD驱动模式下每个像素单元打开的充电时间为t',其中,t = 2t',T = l/2t+t,那么 T = 3t'。
[0015]其中,所述第一次预充电时间为t。
[0016]其中,定义IGlD驱动模式下每个像素单元打开的充电时间为t',其中,t = 2t',T = t+t,那么 T = 4t'。
[0017]其中,奇数列数据线Dl、D3、D5…为黑+、白+信号,如此循环;偶数列数据线D2、D4、D6…为黑-、白-信号,如此循环。
[0018]其中,所述hG_2D驱动模式下的频率为240Hz。
[0019]其中,IGlD驱动方式为:一次一条栅极线打开,每一列的像素信号是由一条数据线提供。
[0020]本发明在hG_2D驱动模式下,通过增加预充电时间,通过改变栅极预充电驱动方式,能使充电时间加倍的同时避免充电不足或充错电现象的发生。
【附图说明】
[0021 ]图1为现有解析度、帧频率和充电时间的关系图;
[0022]图2为现有64.5寸液晶面板的不意图;
[0023]图3为现有采用hG_2D驱动方式和独立电荷共享控制的VA面板结构;
[0024]图4为现有hG_2D结构时严苛画面示意图;
[0025]图5为现有hG_2D驱动方式的双倍充电时间的波形示意图;
[0026]图6为现有采用hG_2D驱动方式的三倍充电时间的波形示意图;
[0027]图7为现有采用hG_2D驱动方式的四倍充电时间的波形示意图;
[0028]图8为本发明采用hG_2D驱动方式的三倍充电时间的波形示意图;
[0029]图9为本发明采用hG_2D驱动方式的四倍充电时间的波形示意图。
【具体实施方式】
[0030]下面结合附图和具体实施例,进一步阐明本发明,应理解这些实施例仅用于说明本发明而不用于限制本发明的范围,在阅读了本发明之后,本领域技术人员对本发明的各种等价形式的修改均落于
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1