驱动液晶显示器的制作方法

文档序号:2752030阅读:143来源:国知局
专利名称:驱动液晶显示器的制作方法
技术领域
本发明主要涉及一种液晶显示器,以及用于单独地或联合地对液晶显示器中像素的透射和反射部分进行寻址的电路。
背景技术
液晶显示器(LCD)广泛用于计算设备和电子器件,例如手提式电脑、笔记本电脑、 手机、掌上电脑、以及多种终端和显示器单元。通常,LCD用作并构造为背光透射显示器、反射显示器或透反射(transflective)显示器。IXD面板通常包括用于显示图像的像素阵列。所述像素通常每个包括三个或更多个亚像素,其中每个亚像素显示一种颜色(例如,红色、蓝色、绿色,以及在某些情况下为白光)。为了显示图像,显示器上的适当的亚像素被促使对光进行透射或反射,使得颜色过滤后的或未经过滤的光能够穿过每个透射或反射亚像素并形成图像。所述亚像素通常以网格形式设置,并且能够根据它们在网格中的行和列而被寻址并单独调整。通常,每个亚像素包括根据行信号和列信号控制的晶体管。例如,亚像素中晶体管的栅极可连接至通常在列方向延伸的栅极线(gate line),亚像素中晶体管的源极可连接至通常在列方向延伸的源极线(source line)。通常,在相同行中的多个晶体管的栅极连接至相同的栅极线,并且在相同列中的多个晶体管的源极连接至相同的源极线。单个亚像素通常如下寻址,即由通过栅极线打开该亚像素的晶体管,并通过该亚像素的源极线传输关于单个亚像素的图像数据。通过对显示器中的每个像素重复该寻址过程,能够形成图像,并且通过连续地显示变化图像,能够显示视频。一些IXD使用透反射像素,其中单个像素具有透射部分和反射部分,但是它们通常以如下方式寻址,即在透射部分和反射部分上存储相同的图像数据。这部分所述的方法是能够进行的方法,而不是已经提前设想或进行的必要方法。 因此,除非另外说明,应该认为这里所述的任意方法仅因为包括在本部分而成为现有技术。

发明内容
在一实施例中,一种方法包括从第一源极驱动器发送第一值至亚像素对的第一亚像素;以及从第二源极驱动器发送第二值至亚像素对的第二亚像素,其中所述第一值不同于所述第二值。在一实施例中,所述亚像素对的第一亚像素是透射亚像素,并且所述亚像素对的第二亚像素是反射亚像素。在一实施例中,所述第一源极驱动器与所述第二源极驱动器相同。在一实施例中,第二值为黑色电压值。在一实施例中,一种显示器面板包括像素阵列,其具有以行和列形式设置的多个像素,其中,所述多个像素中的一个或多个像素包括一个或多个亚像素对;第一逻辑,其被构造为将第一值驱动至所述亚像素对的第一亚像素;第二逻辑,其被构造为将不同的值驱动至所述亚像素对的第二亚像素。在一实施例中,显示器面板包括模式选择逻辑,其被构造为促使显示器面板以多种模式工作,所述模式包括所述不同的值为黑色电压值的第一模式以及所述不同的值与所述第一值相同的第二模式。在一实施例中,第一逻辑包括用于像素阵列中每一行的两个栅极行驱动器,以及用于像素阵列中每一行的三个源极驱动器。在一实施例中,一种像素驱动电路包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以接收像素数据,这独立于接收不同值的亚像素对的第二亚像素;源极驱动器,用于通过源极线将像素数据驱动至第一亚像素;逻辑,其构造为将源极驱动器从源极线断开连接;值产生逻辑,其构造为将不同的值驱动至亚像素对的第二亚像素。在一实施例中,所述值产生逻辑构造为通过源极线将所述不同的值驱动至第二亚像素。在一实施例中,所述不同的值为黑色电压值。在一实施例中,一种像素驱动电路包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以接收数据并使能亚像素对的第二亚像素以接收数据;一个或多个源极驱动器,其构造为将像素数据驱动至第一亚像素并将预编程值驱动至第二亚像素。在一实施例中,所述电路进一步包括用于控制驱动像素数据以及预编程值的定时的逻辑。在一实施例中,所述电路进一步包括用于传送像素数据至一个或多个源极驱动器的逻辑。在一实施例中,所述电路进一步包括模式选择逻辑,其构造为促使显示器面板以多种模式工作,所述模式包括第一模式,其中,预编程值为黑色电压值;以及第二模式,其中,一个或多个源极驱动器驱动像素数据至第二亚像素。在一实施例中,一种像素驱动电路包括第一电路系统,其构造为在第一亚像素对的第一亚像素上存储第一电压值;以及第二电路系统,其构造为在第一亚像素对的第二亚像素上存储第二电压值。在一实施例中,第一亚像素为透射亚像素,以及所述第二亚像素为反射亚像素。在一实施例中,第一电压值代表像素数据,并且其中所述第二电压值为黑色电压值。在一实施例中,一种像素驱动电路包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以接收像素数据,这独立于接收不同的值的亚像素对的第二亚像素;一个或多个源极驱动器,用于通过一个或多个源极线驱动像素数据和不同的值;以及逻辑,其构造为传送像素数据和不同的值至一个或多个源极驱动器。在一实施例中,第一亚像素为透射亚像素,以及第二亚像素为反射亚像素。在一实施例中,所述不同值为黑色电压值。在一实施例中,一种像素驱动电路包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以从源极线接收第一数据,并进一步使能亚像素对的第二亚像素以从源极线接收第二数据;源极驱动器,用于通过源极线将第一数据驱动至第一亚像素;转换逻辑,用于使能像素驱动电路以多种模式工作,所述模式包括第一模式,其中,第二亚像素从源极线接收第一数据,并且第二数据与第一数据相同,或第二模式,其中,第二亚像素接收与第一数据不同的第二数据。在一实施例中,一种像素驱动电路包括栅极行驱动器,用于使能一个或多个亚像素对的一个或多个亚像素以接收数据;源极驱动器,用于将数据驱动至一个或多个亚像素; 转换逻辑,其构造为促使所述像素驱动电路以多种构造工作,所述构造包括第一构造,其中,栅极行驱动器使能亚像素对的第一亚像素以从源极驱动器接收第一数据,第二构造,其中,栅极行驱动器使能亚像素对的第二亚像素以从源极驱动器接收第二数据,所述第二数据不同于第一数据。在一实施例中,所述转换逻辑进一步构造为促使像素驱动电路以第三种构造工作,在其中,栅极行驱动器使能第一亚像素以从源极驱动器接收第三数据,并使能第二亚像素以从源极驱动器接收第三数据。在一实施例中,一种像素驱动电路包括一个或多个源极驱动器;第一栅极行驱动器,其构造为使能亚像素对的第一亚像素以从一个或多个源极驱动器接收第一数据;第二栅极行驱动器,其构造为使能亚像素对的第二亚像素以从源极驱动器接收第二数据,所述第二数据与第一数据不同。在一实施例中,第一亚像素对包括透射亚像素和反射亚像素, 并且第二亚像素对包括透射亚像素和反射亚像素。在一实施例中,一种像素驱动电路包括栅极行驱动器,其构造为使能亚像素对的第一亚像素以接收第一数据,并且使能所述亚像素对的第二亚像素以接收第二数据;第一源极驱动器,其构造为将第一数据驱动至第一亚像素;第二源极驱动器,其构造为将第二数据驱动至第二亚像素,其中,第二数据不同于第一数据。在一实施例中,所述栅极行驱动器进一步构造为使能第二亚像素对的第三亚像素以接收第三数据,所述像素驱动电路进一步包括第三源极驱动器,其构造为将第三数据驱动至第三亚像素。在一实施例中,一种像素驱动电路包括第一源极驱动器;第一栅极行驱动器,所述第一栅极行驱动器构造为使能亚像素对的第一亚像素以从第一源极驱动器接收第一数据;第二源极驱动器;第二栅极行驱动器,所述第二栅极行驱动器构造为使能亚像素对的第二亚像素以接收第二数据,其中,第二数据不同于第一数据。


本发明以示例的方式而非限制性方式示出在附图中,其中相似的附图标记用于表示相似的元件,其中图1示出包括三对亚像素总共六个亚像素的像素的示例像素布局。图2示出用于将像素数据驱动至IXD面板的像素的电路或系统。图3示出用于将像素数据驱动至IXD面板的像素的电路或系统。图4示出用于将像素数据驱动至IXD面板的像素的电路或系统。图5示出包括具有透射部分和反射部分的亚像素的像素。图6示出具有透射亚像素和反射亚像素的内部多路复用(multiplexed)亚像素对。图7示出包括透射亚像素和反射亚像素的亚像素对。图8示出3S-2G电路,其中通过给源极线设置单电压并使能两个栅极线能够将亚像素对驱动至相同的值。图9示出“交错(interleaved)亚像素”设计。图IOa和图IOb示出具有定型(typed)栅极线和非定型(untyped)栅极线的像素电路。图11示出6S-1G电路的示例。图12示出6S-2G电路,其具有用于反射亚像素和透射亚像素的独立的栅极线。图13示出能够以多种构造实现的1S-6G电路。图14示出同时驱动反射元件和透射元件的2S-3G电路。
具体实施方式
在以下描述中,为了解释说明,提出许多具体的细节以提供对本发明的全面理解。 但是显然,本发明能够实现为不具有这些具体细节。在其它情况中,已知结构和设备以框图形式示出,以避免不必要的对本发明的误解。偏隱編就图1示出包括三个亚像素对共六个亚像素的像素的示例像素布局。该像素包括三个反射亚像素110、120、130和三个透射亚像素115、125、135。六个晶体管(未示出),每个用于一个亚像素,能够设置在该像素的反射部分110、120、130之下。两个栅极线141、142能够水平地在反射部分110、120、130之下行进。其中一个栅极线,例如栅极线141,联结至透射亚像素115、125、135并且贯穿本文称作透射栅极线。其中一个栅极线,例如栅极线142, 联结至亚像素的反射部分并且贯穿本文称作反射栅极线。源极线151、152、153能够竖直地行进在并且部分地或完全地隐藏在亚像素的光学活性(optically active)部分之间的像素间(interpixel)空间中。像素的透射部分115、125、135中的“刻痕” 170指示源极线的竖直路径。这些线可阻挡透射区域115、125、135的一部分。这里所述的技术用于在单个像素的透射部分115、125、135以及反射部分110、 120、130存储不同的图像值,这具有多个优点。例如,在图1所示的像素设计中,如果所有的反射亚像素110、120、130以黑色图像数据驱动,并且透射亚像素115、125、135以任意的图像数据驱动,那么面板以纯透射模式有效地工作并模仿透射式IXD。当反射亚像素115、 125、135驱动至黑色时,对观看者看到的图像贡献很少或没有贡献。黑色图像数据,也称作黑色电压值,是这样一种电压或这样一系列电压,即针对特定液晶材料和工作模式,调制液晶材料以使得特定亚像素为暗色或黑色。“黑色电压”可能不是单个DC值,而是可能需要随时间改变以维持亚像素的暗色状态。如果以相同的图像数据驱动透射部分115、125、135以及反射部分110、120、130, 则面板能够模仿透反射面板(如果面板的背光开启)。如果背光关闭,显示器的透射部分为黑色的,因为没有可传输的背光照明,这使得显示器用作纯反射面板。当显示器以纯透射模式工作时,存储在红色、绿色和蓝色亚像素115、125、135上的不同的图像数据能够产生多于纯红色、绿色和蓝色的多种色彩。类似地,当以透反射模式或反射模式工作时,反射亚像素部分110、120、130可以用为红色、绿色和蓝色图像数据的某函数的图像数据来驱动。例如,如上文所述,在具有六个亚像素的像素中,每个反射亚像素110、120、130可与透射亚像素115、125、135配对,并且每一对中的两个亚像素都以相同的图像数据驱动。在该实施例中,观看的图像的反射部分在相对强度方面与观看的图像的透射部分相似或相同。一个替代实施例为,将单个像素中的所有反射亚像素110、120、130驱动至相同的值。例如,能够根据引入的红色、绿色和蓝色图像值计算出像素的组合单个“亮度”值。单个像素中的所有反射亚像素110、120、130能够被驱动至该计算得到的亮度值。在该实施例中,观看的图像的反射部分110、120、130将与原始的全色彩图像的亮度相似。这对于以下情况是尤其有用的,如果反射亚像素110、120、130没有完全或部分地被颜色滤光器覆盖, 并因此生成灰度图。在每个像素具有三个反射亚像素的像素设计中,如果反射亚像素没有被颜色滤光器覆盖,或仅被颜色滤光器部分地覆盖,能够以反射或透反射模式产生增强的分辨率的图像。例如,在纯反射模式,反射亚像素110、120、130可被驱动至不同的值。由于在这里每个像素有三个反射亚像素110、120、130,IXD可显示像素分辨率是仅用透射亚像素115、125、 135的分辨率的三倍的图像。计算机或显示器驱动器能够支持独立于透射亚像素115、125、135,将像素数据驱动至反射亚像素110、120、130。能够用作纯透射、纯反射、或透反射面板的单个面板对于观看不同类型的图像内容或在不同的观看环境中是有用的。图1中的六个亚像素设计是示例性实施例。例如,也可采用具有三个透射亚像素和一个反射亚像素的像素。m^mi^mm^m LCD 像素的申,路在一实施例中,IXD包括由电路驱动的透反射像素,该电路提供用于独立地寻址 LCD像素的透射部分和反射部分。为了将单个亚像素分离为透射部分和反射部分,在一个实施例中,红色、绿色、蓝色亚像素及其相关的反射部分可利用“亚像素对”形成。图7示出包括透射亚像素和反射亚像素的亚像素对的示例。在一实施例中,像素包括三个亚像素对,如图7所示的亚像素对。每个亚像素可以被彩色化(利用颜色滤光器覆盖整个或部分亚像素)或灰度化(利用无色或几乎无色滤光器覆盖亚像素)。在该实施例中,像素具有六个电分离存储节点(每个分别用于红色、绿色和蓝色透射部分及三个均用于反射部分)。六个存储节点可利用一个或多个晶体管703、704电分离,以控制对每个存储节点的访问。多种电连接拓扑结构能够控制分离的晶体管703、704。通常,每个晶体管703、704 将连接至栅极线705、706,源极线707,以及存储节点701、702。图7示出一实施例,其利用一个晶体管709来访问透射存储节点,以及一个晶体管710来访问反射存储节点。栅极线 705,706电分离,但源极连接线711、712连接在一起。其它实施例也可以,并且将在下面讨论。像素驱动电路考虑因素多种像素电路设计和构造是可能的,并且这些不同的像素设计影响像素驱动电路设计。另外,在一实施例中,透射和反射亚像素可被驱动至不同的值,可能需要驱动所有的反射亚像素至黑色电压值,以允许显示器以纯透射模式工作。在一个实施例中,电路逻辑可实施一像素驱动方法,包括从第一源极驱动器发送第一值至亚像素对的第一亚像素;从第二源极驱动器发送第二值至亚像素对的第二亚像素,其中第一值不同于第二值。一方面,亚像素对的第一亚像素为透射亚像素,并且亚像素对的第二亚像素为反射亚像素。另一方面,第一源极驱动器与第二源极驱动器相同。另一方面,第二值为黑色电压值。实施此类驱动方法的特定示例将在这里参照图2、图3进行进一步描述。下面将讨论多像素驱动电路实施例,接着详细描述像素设计的示例,其可应用于这些或其它像素驱动电路。多种像素实施例可适用于每个像素驱动电路和系统实施例。具有黑饩电压发生器的像素驱动电路图2示出用于驱动像素数据至LCD面板的像素的电路或系统的框图。该电路利用栅极线对211,其包括一个用于在特定行上的反射亚像素的栅极线,以及一个用于在相同行上的透射亚像素的栅极线。框图示出用于X列乘Y行像素阵列205的电路。在该示例中的每个像素可构造为如关于图1所述,并且由包括三个透射亚像素(红色、绿色和蓝色)以及三个反射亚像素的六个亚像素组成。但是显然,这里所述的技术并不限制为此类构造。例如,也可使用包括三个透射亚像素和一个反射亚像素的像素布局。图2中的实施例包括多个栅极行驱动器210。在一个构造中,系统具有一个用于透射亚像素的每一行的栅极行驱动器210,以及一个用于反射亚像素的每一行的栅极行驱动器210。因此,如果像素阵列205具有总共Y行,那么该电路将实施2Y个栅极行驱动器210。 每个栅极行驱动器210通过栅极线211联结至像素阵列205。每行将具有反射栅极线和透射栅极线。用于行的第一栅极行驱动器210通过透射栅极线使能透射亚像素,并且第二栅极行驱动器210通过反射栅极线使能反射亚像素。图2中的实施例进一步包括多个源极驱动器220。在一个构造中,该系统具有一个源极驱动器220,其用于像素列中的每一列亚像素对。因此,如果像素阵列205具有X列,那么电路将实施3X个源极驱动器。三个源极驱动器220中的每一个通过源极线221联结至像素阵列。图2中的实施例进一步包括“闪存清除(flash clear),,晶体管225,其在源极驱动器220的相对端连接至每个源极线221 ;通过闪存清除晶体管225连接至源极线221 的黑色电压发生器电路230 ;定时逻辑电路235 ;以及定时控制器MO (贯穿本文也称作 “TC0N”)。在一些实施例中,定时逻辑235和TCON 240集成至共同的电路中。为了使面板以透射模式工作,第一行的透射栅极驱动器使能第一行的透射栅极, 并且源极驱动器220将第一行的透射亚像素驱动至一组所需电压,以产生所需颜色。定时逻辑235将源极驱动器220与源极线221断开连接;为栅极驱动器210计时一次以使能第一行的反射栅极;以及通过“闪存清除”晶体管225将黑色电压发生器230连接至源极线 221。黑色电压发生器230随后将反射亚像素设置为黑色电压值。定时逻辑235随后为栅极驱动器210计时一次,以使能下一行的透射栅极。对像素阵列205中的每一行重复该过程。为了使面板以透反射模式工作,每个亚像素对的反射亚像素接收与透射亚像素相同的值。在该模式,不需要使用黑色电压发生器230和“闪存清除”晶体管225。对于第一行,栅极驱动器210使能第一行的透射栅极,并且源极驱动器220将第一行的透射亚像素驱动至一组所需电压以产生所需颜色。TCON 240为栅极驱动器210计时以使能第一行的反射栅极,并且源极驱动器220将反射亚像素驱动至与透射亚像素相同的电压。对像素阵列205 中的每一行重复该过程。为了减少透反射模式下的功率消耗,本发明的技术包括将黑色电压发生器230设置在待机模式中。当使面板以反射模式工作时,不必考虑透射亚像素上的电压,因为背光关闭。显示器将以3X乘Y的反射设备工作。该显示器能够以与透反射模式相同的方式被驱动。mm^m^Mmmmmim,图3示出用于将像素数据驱动至LCD面板的像素的电路或系统的框图。所述电路利用了栅极线对,所述栅极线对包括一个用于反射亚像素的栅极线和一个用于透射亚像素的栅极线。该图描述了用于X列乘Y行像素阵列305的电路。该示例中的每个像素构造为如关于图1所述,并且由包括三个透射亚像素(红色、绿色和蓝色)以及三个反射亚像素的六个亚像素组成。但是显然,这里所述的技术并不限制为此类构造。例如,也可使用包括三个透射亚像素和一个反射亚像素的像素布局。图3中的实施例包括两个栅极行驱动器310,分别用于每行像素,使得如果像素阵列305具有总共Y行,那么该电路将实施2Y个栅极行驱动器310。两个栅极行驱动器310 中的每一个通过栅极线311联结至像素阵列305。每行均具有反射栅极线和透射栅极线。 用于行的第一栅极行驱动器通过透射栅极线使能透射亚像素,并且第二栅极行驱动器通过反射栅极线使能反射亚像素。图3的实施例进一步包括多模式源极驱动器320,其中,一个源极驱动器用于像素中的三个透射/反射亚像素对中的每一个。如果像素阵列205具有X 列,那么该电路将实施3X个源极驱动器320。3X个源极驱动器320中的每一个通过源极线 321联结至像素阵列305。在该实施例中,源极驱动器320除了存储除常规像素数据之外还能存储一个或多个预编程像素值。源极驱动器320能够在从TCON 340引入的像素数据和预编程值之间转换。定时逻辑335在每个数据线的末端由TCON 340触发。定时逻辑335转换多模式源极驱动器320以使用预编程值中的一个。例如,预编程值可以是黑色像素值,其能够用于将反射亚像素驱动至黑色电压值。为了使面板以透射模式工作,第一行的透射栅极驱动器310使能第一行的透射栅极,并且源极驱动器320将第一行的透射亚像素驱动至一组所需电压以产生所需颜色。 TCON 340为栅极驱动器310计时以使能反射栅极驱动器。在每个数据线的末端,TCON 340 触发定时逻辑335,并且定时逻辑335能够发信号至多模式源极驱动器320以将反射亚像素驱动至预编程值。TCON 340为栅极驱动器310计时以使能下一线的透射栅极,并发信号至多模式源极驱动器320以将透射亚像素驱动至常规像素数据值,并且对像素阵列305中的每一行重复该过程。为了使面板以透反射模式工作,每一对中的反射亚像素接收与透射亚像素相同的值。在该模式下,未使用源极驱动器320的多模式功能。栅极驱动器310能够利用双宽度脉冲以同时使能透射栅极和反射栅极。通过栅极驱动器移位寄存器来使用双宽度脉冲的技术能够应用于这里所述的其它方案和模式,其中相同的源极电压值被驱动至透射亚像素和反射亚像素。但是在该构造中不需要使用双宽度脉冲。为了使面板以反射模式工作,可以不考虑透射亚像素上的电压,因为背光关闭。显示器能够用作3X乘Y的反射设备。显示器能够以与透反射模式相同的模式驱动。用于共享源极线电路的重ff扫描图4示出用于将像素数据驱动至IXD面板的像素的电路和系统的框图。所述系统包括通过栅极线411联结至栅极行驱动器410的像素阵列405,其中栅极线411的数量等于像素阵列中的行数(Y)乘以每像素栅极数(G)。所述系统进一步包括通过源极线421联结至像素阵列405的源极驱动器420,其中源极线421的数量等于显示器中的列数(X)乘以每像素源极线数。TCON 440将像素数据传送至源极驱动器420,并且源极驱动器420基于像素数据将一组所需电压驱动至像素阵列405的亚像素上。取决于面板工作模式,TCON 440 也可提供黑色像素值至源极驱动器420。G和S的值对于图4所示电路的多种实施例可变。例如,在一个实施例中,可能存在每像素三个源极线(每个RGB/klk2k3亚像素对对应一个),以及每像素两个栅极线(一个用于透射亚像素以及一个用于反射亚像素)。该电路可称作3S-2G电路。示例3S-2G像素实施例的细节如图8、图IOa和图IOb所示,并且将在下文中讨论。当具有3S-2G电路的面板以透射模式工作时,TCON 440促使栅极行驱动器410 首先使能行中的透射亚像素,使得源极驱动器420能够加载图像数据至透射亚像素。TCON 440随后促使栅极行驱动器410使能行中的反射亚像素,使得源极驱动器能够加载预编程值,例如黑色电压值,至反射亚像素上。像素数据和黑色电压值通过TCON 440提供给源极驱动器420。重复该过程直至像素阵列405中的每一行都已经寻址。当具有3S-2G电路的面板以透反射模式工作时,每一对中的反射亚像素能够被加载与透射亚像素相同的值或加载独立的值。栅极行驱动器410能够利用双宽度脉冲同时使能行中的透射亚像素和反射亚像素。在透反射模式中,TCON 440仅发送像素数据至源极驱动器420,而不发送黑色像素值。重复该过程直至像素阵列405中的每一行都已经被寻址。 并不是在所有实施例中都需要将每一对中的反射亚像素加载与透射亚像素相同的值或独立的值;具有可单独寻址的透射亚像素和反射亚像素提供了在透反射模式中发送不同值的能力。例如,在一实施例中,具有三个透射亚像素和一个反射亚像素,反射亚像素值可以是三个透射亚像素值或一些其它独立值的函数。当具有3S-2G电路的面板以反射模式工作时,可不考虑透射亚像素上的电压,因为背光关闭。或者,可以与透反射模式相同地驱动显示器。在图4所示系统的另一实施例中,行中像素的透射亚像素部分和反射亚像素部分能够具有独立的源极线421和共享的栅极线411。例如,可设有每像素六个源极线(每个 RGB反射亚像素对应一个,并且每个透射亚像素对应一个),以及一个栅极线(全部六个亚像素共享相同的栅极线)。该电路可称作6S-1G电路。当具有6S-1G电路的面板以透射模式工作时,TCON 440能够传送像素数据和黑色像素值至源极驱动器420,并且源极驱动器 420能够在六个亚像素上加载用于反射亚像素的黑色电压值以及用于透射亚像素的像素数据。为了使具有6S-1G电路的面板以透反射或反射模式工作,仅需要改变加载在多个亚像素上的值。在替代实施例中,能够实施如6S-2G电路或1S-6G电路的构造。例如,6S-2G电路能够具有上述6S-1G电路的结构和工作特性,但具有反射亚像素的独立控制。作为另一示例,显示器以透射模式工作并且使用具有1S-6G构造的像素,可以加载行中的所有的红色像素值,然后是绿色像素值,然后是蓝色像素值,以及随后针对行中的反射亚像素加载黑色电压值。翅可实施迄今所讨论的电路的多种变型。例如,图5示出包括亚像素的像素的简图, 所述亚像素具有透射亚像素部分(R,G,B)以及反射亚像素部分(kl,k2,k3)。通过将反射栅极线503或透射栅极线504由外部全局栅极输入501控制,图5中的实施例减少了栅极行驱动器的一半的数量。在一些实施例中,所述控制通过将大型驱动晶体管设置在显示屏上实现。在该电路中,当活性线(active line)中的反射亚像素(kl,k2,k3)被寻址时,不是对移位寄存器计时,而是触发模式选择信号502,将反射行栅极线503连接至栅极输入501 并将透射栅极线504连接至低电压。该方法将栅极行驱动器的数量减少一半,虽然增加了全局模式选择信号502。模式选择信号502的格式和定时可利用外部定时逻辑控制器或在 TCON内部进行。
取决于所需工作模式,闭合第一开关50 并打开第二开关50 ,能够仅使能透射亚像素部分(R,G,B)。打开第一开关50 并闭合第二开关50 能够仅使能反射亚像素部分(kl,k2,k3)。闭合第一开关50 和第二开关50 能够同时使能反射亚像素部分(kl, k2,k3)和透射亚像素部分(R,G,B)。内部多路复用源极构造图6示出具有透射亚像素651和反射亚像素652的内部多路复用亚像素对的框图。反射源极线601利用内部晶体管连接至两个输入源极中的一个以使能透反射行为。反射源极线601连接至外部黑色电压发生器630或连接至对应的透射亚像素651的源极线 621。当开关Sl打开,而开关S2闭合时,反射亚像素652获得与透射亚像素651相同的电压,这可用于透反射以及反射模式。当开关Sl闭合且S2打开时,反射亚像素652获得由黑色电压发生器630提供的电压。用于像素的示例电路拓扑结构图8示出3S-2G电路的示例。通过设置源极线821a_c为一组特定电压并使能栅极线811a-b,亚像素对R和kl能够被驱动至相同的值,G和k2被驱动至相同的值,并且B和 k3被驱动至相同的值。栅极线811a-b或者能够被同时使能以同时驱动两个子行(subrow) 以获得最大速度或顺序地驱动以简化外部电路。亚像素对也能够被独立地驱动,首先通过使能第一栅极线811a并驱动源极线 821a-c上的特定电压组,并随后通过使能第二栅极线811b并驱动源极线821a_c上的第二特定电压组。整个阵列中的一个类型的所有亚像素可在更新任意其它类型的亚像素之前被更新。例如,可能需要在一次经过显示器时加载所有透射值,并随后同时以相同电压驱动所有反射像素。例如,在纯透射模式中,反射像素能够被全部驱动至黑色。利用该更新技术能够获得功率或速度优化。在替代实施例中,所有反射栅极线,例如栅极线811b,能够通过面板上的晶体管被一起联结或短路以仅呈现一条全局栅极线,使得所有反射亚像素能够被快速更新至单个值。短路交替栅极线能够支持线反转模式,使得交替(alternating)反射亚像素能够快速更新至两个电压。图9示出“交错亚像素”结构或电路的一实施例。在该设计中,反射亚像素和透射亚像素在相同行上交替,如图9所示。在图9中,R,G与B指透射亚像素,并且kl,k2与k3 指反射亚像素。如果栅极线“定型”为仅连接至相同类型的亚像素(或者透射或者反射,但不是两者同时),那么两个栅极线可交叉于彼此之上以到达正确类型的亚像素。图IOa为具有跨接(crossover) 1001的此类构造的示例。替代地,如图IOb所示,栅极线能够“非定型”使得相同的栅极线,例如栅极线 lOlla-b,寻址相同子行中的反射亚像素和透射亚像素。例如,在图IOb中,栅极线IOlla联结至透射亚像素R和B以及反射亚像素k2。栅极线IOllb联结至反射亚像素kl和k3以及透射亚像素G。因此,不需要跨接。但是,因为反射亚像素和透射亚像素被同时寻址,因此不使用在黑色电压和彩色电压之间时分复用(time-multiplexing)源极线1021a_c的技术。反而,TCON可传送适当的像素值至透射亚像素以及反射亚像素。
在替代实施例中,为透射亚像素和反射像素提供单独的源极线。图11示出6S-1G 电路的示例。图11中的电路包括一个栅极线和六个源极线1121a-f。源极线1121a-c寻址透射亚像素,并且源极线1121d-f寻址反射亚像素。图12示出6S-2G电路的示例,其中单独的栅极线1211a_b用于反射亚像素(kl, k2,k3)和透射(R,G,B)亚像素。图12中的电路进一步包括六个源极线1221a-f。利用图 12示出的电路,显示器用作好像其由两个覆盖显示器组成一个用于透射以及一个用于反射。因此,透射亚像素能够由常规电路系统寻址,而反射亚像素可以具有它们自己单独的以其自己的时钟频率工作的驱动器。图12示出定型的6S-2G电路的示例,但也可实施未定型的实施例。图13示出用于1S-6G电路的电路系统,其能够以多种构造实施。图13中的电路包括六个栅极线1311a-f以及一个源极线1321。当源极驱动器是昂贵的或需要减少源极驱动器数量时,该设计是有用的。图14示出2S-3G电路的示例,其同时驱动透射元件(R,G,B)和反射(kl, k2,k3) 元件,但对于每种色彩是顺序的。第一源极驱动器Sl (T)驱动透射(R,G,B)元件,并且第二源极驱动器S2 (R)驱动反射(kl,k2,k3)元件。驱动方案每次呈现单色至显示器。该电路使用了比常规LCD更少的源极驱动器。该电路也能够使用高速、低分辨率灰度模式。如果所有的栅极线被同时寻址,那么相同类型的每个亚像素将存储相同的源极线电压。所述实施例全部包含六个亚像素的“六重”结构3个透射亚像素和3个反射亚像素。但是,在替代实施例中,所述电路可采用具有多谱构造(例如RGBY)的结构,或具有多个相同颜色的亚像素的结构。在前述说明中,已经参照很多特定细节描述了本发明的实施例,这些细节可随具体实施条件而改变。因此,这些细节的唯一的并且排它的指示是本发明,并且由申请人确定为本发明,是该申请所提出的权利要求书,采用权利要求中所限定的特定形式,包括任意随后的修正。这里对权利要求中包含的术语的表达的任意定义将决定权利要求中使用的此类术语的含义。因此,未被明确记载在权利要求中的限度、元件、特性、特征、优点或属性不应以任意方式限制该权利要求的范围。说明书和附图相应地用于说明目的而非限制。
权利要求
1.一种方法,包括从第一源极驱动器发送第一值至亚像素对的第一亚像素;从第二源极驱动器发送第二值至所述亚像素对的第二亚像素,其中所述第一值不同于所述第二值。
2.根据权利要求1所述的方法,其特征在于,所述亚像素对的第一亚像素是透射亚像素,并且所述亚像素对的第二亚像素是反射亚像素。
3.根据权利要求1所述的方法,其特征在于,所述第一源极驱动器与所述第二源极驱动器相同。
4.根据权利要求1所述的方法,其特征在于,所述第二值为黑色电压值。
5.一种显示器面板,包括像素阵列,其具有以行和列形式设置的多个像素,其中,所述多个像素中的一个或多个像素包括一个或多个亚像素对;第一逻辑,其被构造为将第一值驱动至所述亚像素对的第一亚像素; 第二逻辑,其被构造为将不同的值驱动至所述亚像素对的第二亚像素。
6.根据权利要求5所述的显示器面板,进一步包括模式选择逻辑,其被构造为促使显示器面板以多种模式工作,包括 第一模式,其中所述不同的值为黑色电压值; 第二模式,其中所述不同的值与所述第一值相同。
7.根据权利要求5所述的显示器面板,其特征在于,所述第一逻辑包括用于所述像素阵列中的每一行的两个栅极行驱动器,以及用于所述像素阵列中的每一行的三个源极驱动ο
8.一种像素驱动电路,包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以接收像素数据,这独立于接收不同的值的所述亚像素对的第二亚像素;源极驱动器,用于通过源极线将所述像素数据驱动至所述第一亚像素;逻辑,其构造为将所述源极驱动器从所述源极线断开连接;值产生逻辑,其构造为将所述不同的值驱动至所述亚像素对的第二亚像素。
9.根据权利要求8所述的像素驱动电路,其特征在于,所述值产生逻辑构造为通过源极线将所述不同的值驱动至所述第二亚像素。
10.根据权利要求8所述的像素驱动电路,其特征在于,所述不同的值为黑色电压值。
11.一种像素驱动电路,包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以接收数据,并使能所述亚像素对的第二亚像素以接收数据;一个或多个源极驱动器,其构造为将像素数据驱动至所述第一亚像素,并将预编程值驱动至第二亚像素。
12.根据权利要求11所述的电路,进一步包括用于控制驱动所述像素数据以及所述预编程值的定时的逻辑。
13.根据权利要求11所述的电路,进一步包括用于传送所述像素数据至所述一个或多个源极驱动器的逻辑。
14.根据权利要求11所述的电路,进一步包括模式选择逻辑,其构造为促使显示器面板以多种模式工作,包括 第一模式,其中,所述预编程值为黑色电压值;第二模式,其中,所述一个或多个源极驱动器将像素数据驱动至所述第二亚像素。
15.一种像素驱动电路,包括第一电路系统,其构造为在第一亚像素对的第一亚像素上存储第一电压值; 第二电路系统,其构造为在第一亚像素对的第二亚像素上存储第二电压值。
16.根据权利要求15所述的像素驱动电路,其特征在于,所述第一亚像素为透射亚像素,以及所述第二亚像素为反射亚像素。
17.根据权利要求15所述的像素驱动电路,其特征在于,所述第一电压值代表像素数据,并且其中,所述第二电压值为黑色电压值。
18.一种像素驱动电路,包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以接收像素数据,其独立于接收不同的值的所述亚像素对的第二亚像素;一个或多个源极驱动器,用于通过一个或多个源极线驱动所述像素数据和所述不同的值;逻辑,其构造为传送所述像素数据和所述不同的值至所述一个或多个源极驱动器。
19.根据权利要求18所述的像素驱动电路,其特征在于,所述第一亚像素为透射亚像素,以及所述第二亚像素为反射亚像素。
20.根据权利要求18所述的像素驱动电路,其特征在于,所述不同的值为黑色电压值。
21.一种像素驱动电路,包括一个或多个栅极行驱动器,用于使能亚像素对的第一亚像素以从源极线接收第一数据,并进一步使能所述亚像素对的第二亚像素以从所述源极线接收第二数据; 源极驱动器,用于通过所述源极线将所述第一数据驱动至所述第一亚像素; 转换逻辑,用于使能所述像素驱动电路以多种模式工作,包括 第一模式,其中,所述第二亚像素从所述源极线接收所述第一数据,并且所述第二数据与所述第一数据相同,或第二模式,其中,所述第二亚像素接收与所述第一数据不同的所述第二数据。
22.—种像素驱动电路,包括栅极行驱动器,用于使能一个或多个亚像素对的一个或多个亚像素以接收数据; 源极驱动器,用于将所述数据驱动至所述一个或多个亚像素; 转换逻辑,其构造为促使所述像素驱动电路以多种构造工作,包括 第一构造,其中,所述栅极行驱动器使能亚像素对的第一亚像素以从所述源极驱动器接收第一数据,第二构造,其中,所述栅极行驱动器使能所述亚像素对的第二亚像素以从所述源极驱动器接收第二数据,所述第二数据不同于所述第一数据。
23.根据权利要求22所述的像素驱动电路,其特征在于,所述转换逻辑进一步构造为促使所述像素驱动电路以第三种构造工作,在其中所述栅极行驱动器使能所述第一亚像素以从所述源极驱动器接收第三数据,并使能所述第二亚像素以从所述源极驱动器接收所述第三数据。
24.—种像素驱动电路,包括一个或多个源极驱动器;第一栅极行驱动器,其构造为使能亚像素对的第一亚像素以从一个或多个源极驱动器接收第一数据;第二栅极行驱动器,其构造为使能亚像素对的第二亚像素以从所述源极驱动器接收第二数据,所述第二数据与所述第一数据不同。
25.根据权利要求M所述的像素驱动电路,其特征在于,所述第一亚像素对包括透射亚像素和反射亚像素,并且所述第二亚像素对包括透射亚像素和反射亚像素。
26.—种像素驱动电路,包括栅极行驱动器,其构造为使能亚像素对的第一亚像素以接收第一数据,并且使能所述亚像素对的第二亚像素以接收第二数据;第一源极驱动器,其构造为将所述第一数据驱动至所述第一亚像素;第二源极驱动器,其构造为将所述第二数据驱动至所述第二亚像素,其中,所述第二数据不同于所述第一数据。
27.根据权利要求沈所述的像素驱动电路,其特征在于,所述栅极行驱动器进一步构造为使能第二亚像素对的第三亚像素以接收第三数据,所述像素驱动电路进一步包括第三源极驱动器,其构造为将所述第三数据驱动至所述第三亚像素。
28.—种像素驱动电路,包括第一源极驱动器;第一栅极行驱动器,所述第一栅极行驱动器构造为使能亚像素对的第一亚像素从所述第一源极驱动器接收第一数据;第二源极驱动器;第二栅极行驱动器,所述第二栅极行驱动器构造为使能所述亚像素对的第二亚像素接收第二数据,其中,所述第二数据不同于所述第一数据。
全文摘要
在一实施例中,像素驱动电路包括一个或多个源极驱动器,用于使能亚像素对的第一亚像素以接收第一数据,并使能亚像素对的第二亚像素以接收第二数据;一个或多个源极驱动器,用于将第一数据驱动至第一亚像素,以及将第二数据驱动至第二亚像素,其中,第一数据不同于第二数据。
文档编号G02F1/133GK102356422SQ200980158129
公开日2012年2月15日 申请日期2009年12月4日 优先权日2009年3月16日
发明者卡林·J·维耶里, 迈克尔·博罗茨基 申请人:奇像素公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1