阵列基板、显示面板以及显示装置的制作方法

文档序号:16662677发布日期:2019-01-18 23:03阅读:149来源:国知局
阵列基板、显示面板以及显示装置的制作方法
本发明涉及显示产品领域,特别涉及一种阵列基板、显示面板以及显示装置。
背景技术
:目前,显示装置的像素设计在阵列基板侧一般会设计一条共用电极(com)的线路在各像素之间作连结,然而,在大量生产过程中会产生部分com有断线的现象,此种情况会造成断线后com的阻值有所差异,在画面显示时有线缺陷(linedefect)的现象造成良率的下降,目前普遍采用的补救作法是用激光化学气相沉积(lasercvd)修补的方式在断线处用金属线将其重新连接,然而,此种方式步骤繁琐、操作不便,会延长显示装置的生产时间。技术实现要素:本发明的主要目的是提出一种阵列基板,旨在解决现有技术中共用电极线一旦断线,必须采用lasercvd进行修补,延长了显示装置生产时间的技术问题。为实现上述目的,本发明提出的阵列基板,包括:多条数据线和多条扫描线;阵列排布的像素结构;以及共用电极线,连结各所述像素结构;所述共用电极线包括位于两相邻像素结构之间且相互并联的第一连接段和第二连接段、以及位于任一像素结构内且相互并联的第一电极段和第二电极段。可选地,所述共用电极线还包括位于任一像素结构内的两遮光段,两所述遮光段分设于像素结构像素电极的两侧;每一遮光段分别与所述第一连接段、第二连接段以及第一电极段、第二电极段以预设夹角相接。可选地,所述遮光段沿竖向设置,所述第一连接段、第二连接段以及第一电极段、第二电极段均沿横向设置。可选地,所述第一连接段与第一电极段共线设置,所述第二连接段与所述第二电极段共线设置。可选地,所述第一连接段、第一电极段均与所述遮光段的中部相接,所述第二连接段、第二电极段与所述遮光段竖向的一端相接。可选地,所述共用电极线还包括与所述第一连接段、第二连接段并联的第三连接段,以及与所述第一电极段、第二电极段并联的第三电极段;所述第三连接段与所述第三电极段共线设置,且与所述遮光段竖向远离所述第二连接段、第二电极段的一端相接。可选地,所述共用电极线与所述扫描线同层设置。可选地,所述遮光段沿横向设置,所述第一连接段、第二连接段以及第一电极段、第二电极段均沿竖向设置。本发明还提出一种显示面板,包括阵列基板,该阵列基板包括:沿横向间隔排布的多条扫描线、及沿竖向间隔排布的多条数据线;多个像素电极,分设于由所述扫描线和数据线分隔而成的各个网格内;以及共用电极线,对应各所述像素电极设置;所述共用电极线包括位于两相邻像素电极之间且相互并联的第一连接段和第二连接段、以及位于任一像素电极内且相互并联的第一电极段和第二电极段。本发明还提出一种显示装置,包括显示面板,该显示面板包括阵列基板,该阵列基板包括:多个像素单元,多个所述像素单元包括沿竖向相邻排布的第一像素单元和第二像素单元,所述第一像素单元包括第一子像素,所述第二像素单元包括对应所述第一子像素的第二子像素;其中,所述第一子像素包括沿竖向排布的第一四畴区域和第二四畴区域,所述第二四畴区域相对所述第一四畴区域靠近所述第二子像素设置,所述第二子像素包括第三四畴区域;所述第一四畴区域的穿透率小于所述第二四畴区域,所述第二四畴区域与所述第三四畴区域的面积比小于或等于4/6且大于或等于3/7。本发明技术方案通过将阵列基板共用电极线的连接部分和电极部分均设置为并联的多段,如此,提高共用电极线上断线的容错率,换言之,共用电极线上连接部分或电极部分的任一条支路发生了断线情况,电流仍可以通过于该断线处并联的其他支路进行传递,从而避免了现有技术中一旦共用电极线出现断线,必须即时对断线位置进行lasercvd修补,以致延长了液晶显示面板生产时间的情况,有效提高了液晶显示面板生产的可靠性以及效率。附图说明为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。图1为本发明阵列基板第一实施例的正常结构示意图;图2为图1中阵列基板的共用电极线出现断线情况的结构示意图;图3为本发明阵列基板第二实施例的正常结构示意图;图4为本发明阵列基板第三实施例的正常结构示意图。附图标号说明:标号名称标号名称1扫描线2数据线3像素电极4共用电极线41第一连接段42第二连接段43第三连接段44第一电极段45第二电极段46第三电极段47遮光段5薄膜晶体管本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。具体实施方式下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。需要说明,若本发明实施例中有涉及方向性指示(诸如上、下、左、右、前、后……),则该方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。另外,若本发明实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。本发明提出一种阵列基板、及具有该阵列基板的显示面板。本实施例中,该显示面板为液晶显示面板,可以理解,液晶显示面板包括相对间隔设置的彩膜基板和阵列基板以及填充于两基板之间的液晶,该液晶位于阵列基板和彩膜基板叠加而成的液晶盒内。不失一般性,该液晶显示面板可以应用于液晶电视、液晶显示器等,本设计不限于此。对于tft-lcd,其驱动电路一般都含有扫描线、数据线、薄膜晶体管以及共用电极线等必需元件。可以理解,像素结构在基板形成,其中,该像素结构是由相邻两条数据线、扫描线以及共用电极线(com)互相交错形成的区域,其中,数据线用以传送对应像素的信号,扫描线用以传送扫描信号,共用电极线用以为像素提供的共用电压。然而,在大量生产过程中会产生部分com有断线的现象,目前普遍采用的补救作法是用lasercvd修补的方式在断线处用金属线将其重新连接,然而,此种方式步骤繁琐、操作不便,会延长显示装置的生产时间。因此,本发明针对该问题对阵列基板进行了相关改进:在本发明实施例中,参照图1至图4,阵列基板包括:沿横向间隔排布的多条扫描线1、及沿竖向间隔排布的多条数据线2;多个像素结构,形成于由扫描线1和数据线2分隔而成的各个网格内;以及共用电极线4,连结各像素结构;共用电极线4包括位于两相邻像素结构之间且相互并联的第一连接段41和第二连接段42、以及位于任一像素结构内且相互并联的第一电极段44和第二电极段45。可以理解,共用电极线4连结各像素结构,即是指共用电极线4与各像素结构的像素电极3重叠设置,以形成有电容;事实上,仅共用电极线4的第一电极段44和第二电机端部分与像素电极3重叠设置,并形成有电容,而共用电极线4的第一连接段41和第二连接段42是跨接于相邻像素电极3之间的部分,用于连接对应相邻像素电极3的第一电极段44和第二电极段45。容易理解的是,通过将共用电极线4的连接部分和电极部分均设置为并联的两段,如此,在连接部分和电极部分的任一线段发生断线时,电流即可通过与断线位置并联的另一条支路继续传递,而无需即时地对断线位置进行lasercvd修补,以致延长了液晶显示面板的生产时间。应当说明的是,只要是将共用电极线4的连接部分和电极部分设置为并联的多段就属于本发明的技术构思,即共用电极线4不限于仅仅包括相互并联的第一连接段41、第二连接段42,以及相互并联的第一电极段44、第二电极段45,为了防止第一连接段41、第二连接段42(或第一电极段44、第二电极段45)同时受损,以致必须对共用电极线4进行修补的情况,本发明的共用电极线4还可包括更多与第一连接段41和第二连接段42并联的连接段,以及更多与第一电极段44和第二电极段45并联的电极段,从而将共用电极线4真正断线的概率降到最低。本发明技术方案通过将阵列基板共用电极线4的连接部分和电极部分均设置为并联的多段,如此,提高共用电极线4上断线的容错率,换言之,共用电极线4上连接部分或电极部分的任一条支路发生了断线情况,电流仍可以通过于该断线处并联的其他支路进行传递,从而避免了现有技术中一旦共用电极线4出现断线,必须即时对断线位置进行lasercvd修补,以致延长了液晶显示面板生产时间的情况,有效提高了液晶显示面板生产的可靠性以及效率。进一步地,参照图1和图2,共用电极线4还包括位于任一像素结构内的两遮光段47,两遮光段47分设于像素电极3的两侧;每一遮光段47分别与第一连接段41、第二连接段42以及第一电极段44、第二电极段45以预设夹角相接。可以理解,遮光段47与共用电极线4同层设置,也用于与像素电极3形成电容,同一像素结构的两遮光段47之间连接有第一电极段44和第二电极段45,相邻像素结构之间的两遮光段47之间连接有第一连接段41和第二连接段42。应当说明的是,只要保证第一连接段41、第二连接段42、第一电极段44以及第二电极段45与遮光段47导电连接,且不与阵列基板上的其他结构发生干涉,本发明对第一连接段41、第二连接段42、第一电极段44以及第二电极段45与遮光段47的夹角大小不作限制。在本发明的第一实施例中,遮光段47沿竖向设置,第一连接段41、第二连接段42以及第一电极段44、第二电极段45均沿横向设置;可以理解,如此设置,有利于适配像素电极3的常规矩形设计(横向为宽、纵向为长),从而降低阵列基板整体的设计难度,而且,对于阵列基本上平齐于像素电极3的横向方向未大规模的设置其他结构,如此,也能方便共用电极线4的走线,避免其绕设。特别的,共用电极线4与扫描线1同层设置,首先,由于任意两扫描线1之间规划出像素结构,则共用电极线4若要与像素电极3重叠,则必然不会与扫面线之间发生冲突,另外,使共用电极线4与扫描线1使用同层金属来制备,也有利于降低阵列基板的生产难度,提高其生产效率。应当说明的是,本设计不限于此,于其他实施例中,共用电极线4也可与其他金属层同层设置。进一步地,第一连接段41与第一电极段44共线设置,第二连接段42与第二电极段45共线设置。可以理解,如此设置,第一连接段41、第一电极段44可由同一直金属线制成,第二连接段42、第二电极段45也可由同一直金属段制成,有利于降低共用电极线4的加工难度,从而降低阵列基板整体的加工难度,提高液晶显示面板的生产效率。需要说明的是,本设计不限于此,于其他实施例中,第一连接段41与第一电机段也可并行或互呈夹角设置,同样,第二连接段42与第二电极段45也可并行或互呈夹角设置。进一步地,第一连接段41、第一电极段44均与遮光段47的中部相接,第二连接段42、第二电极段45与遮光段47竖向的一端相接。可以理解,如此设置,使第一连接段41与第二连接段42、第一电极段44与第二电极段45之间都保持有较大的间隔,避免两者之间的电流相互影响,提高共用电极线4电流传输的可靠性。特别的,参照图3,在本发明的第二实施例中,在第一实施例的基础上,共用电极线4还包括与第一连接段41、第二连接段42并联的第三连接段43,以及与第一电极段44、第二电极段45并联的第三电极段46;第三连接段43与第三电极段46共线设置,且与遮光段47竖向远离第二连接段42、第二电极段45的一端相接,如此,以充分利用遮光段47的延伸长度起到的电连接作用。应当说明的是,本设计不限于此,于其他实施例中,第一连接段41、第一电极段44也可具体与遮光段47的其他位置相接,第二连接段42、第二电极段45也可具体与遮光段47的其他位置相接。在本发明的第三实施例中,参照图4,遮光段47沿横向设置,第一连接段41、第二连接段42以及第一电极段44、第二电极段45均沿竖向设置。特别地,共用电极线4与数据线2同层设置,由于任意两数据线2之间规划出像素结构,则共用电极线4若要与像素电极3重叠,则必然不会与数据线2之间发生冲突,因此,如此设置,也能一定程度上方便共用电极线4的走线,避免其绕设。另外,本实施例中,为了提高共用电极线4的电极部分断线的容错率,共用电极线4除了第一电极段44和第二电极段45,还包括与第三电极段46,然而,由于在竖直方向上,两数据线2之间还设置有薄膜晶体管5,为了避免共用电极线4的连接部分与薄膜晶体管5发生干涉,共用电极线4仅包括第一连接段41和第二连接段42。本发明还提出一种显示装置,该液晶显示装置包括显示面板,显示面板包括阵列基板,该阵列基板的具体结构参照上述实施例,由于本显示装置采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是在本发明的发明构思下,利用本发明说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的
技术领域
均包括在本发明的专利保护范围内。当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1