一种蜂鸣器控制方法及其控制电路与流程

文档序号:22328761发布日期:2020-09-25 17:59阅读:561来源:国知局
一种蜂鸣器控制方法及其控制电路与流程
本发明涉及蜂鸣器,特别涉及一种针对压电蜂鸣器的蜂鸣器控制控制方法及其控制电路。
背景技术
:蜂鸣器是一种电子讯响器,广泛应用于报警器、电子玩具、定时器、计算机、打印机、小家电等领域,其中蜂鸣器又分为电磁式和压电式,电磁式一般应用在一些小型化的场合,压电式一般使用在体积较大和声压级要求较大的场合,压电蜂鸣器是一种以压电陶瓷作为电声换能器的发声体,压电蜂鸣器主要由多谐振荡器、压电蜂鸣片,共鸣箱,外壳等组成;压电蜂鸣器的核心是压电陶瓷薄片粘贴在金属片上的换能器件,即压电蜂鸣片,压电蜂鸣器由于无射频噪声、功耗低、音量大等特点备受重视并且发展迅速。压电蜂鸣器等效模型为一个电容,根据压电效应,在蜂鸣器两端产生电势差后,压电陶瓷发生形变,变化的电势差造成蜂鸣片振动,从而发出声响。一般传统的控制压电蜂鸣器的方法有两类,一类是使用控制ic实现驱动,传统方案1如图1所示,该方案直接使用控制芯片ic1输出一个高电平驱动信号经过电阻r1限制电流以后给蜂鸣器充电,产生电势差,电压为上正下负,驱动电压变为低电平以后通过电阻r1和r2的并联回路放电,这种方案的缺点是芯片本身的驱动电压是有限的,不能应用在声压级要求较大的场合。传统方案2如图2所示,使用控制芯片ic2驱动一个开关s1,当开关管s1开通的时候输入电压经过限流电阻r3给蜂鸣器充电,蜂鸣器产生电势差发生形变,当驱动关断的时候蜂鸣器通过电阻r3和r4串联回路放电,这种方案蜂鸣器两端压差和放电电阻取值基本成线性关系,随着r4取值的增加压差下降,压差下降明显,因此声压级也会下降明显,为了减少压差的降低,放电电阻要减小取值,但是取值的大小会影响系统整体的损耗,所以无法得到声压级大小和功耗方面很好的折中。另外一类驱动方法不使用控制芯片,原理示意图如图3所示,该方案的工作频率需要通过外器件匹配,同时需要一个变压器,造成人工成本高,一致性差的缺点,因此已经逐渐被淘汰。通过分析我们知道目前传统方案工作方式比较单一,只能使用在某些特定场合,蜂鸣器的声压级不可控,对于需要有不同声压级要求的场合,如同时需要较大声压级的报警音和较小声压级的提示音场合,就需要使用两个蜂鸣器配套两个驱动电路来实现,所以总体成本高,方案复杂,协同性差。技术实现要素:有鉴于此,本发明要解决的技术问题是提供一种蜂鸣器控制方法及其控制电路,以解决现有蜂鸣器驱动电路难以同时满足较大声压级和较小声压级的要求,能够在同一个压电蜂鸣器上面实现超宽范围声压级的要求。本发明要解决上述技术问题的技术方案如下:一种蜂鸣器控制电路,包括信号处理模块、驱动模块和全桥驱动电路,信号处理模块的信号采集端连接所述蜂鸣器控制电路的ds端,ds端用于通过外部电阻连接gnd端,信号处理模块的第一输入端连接控制电路的ls端,用于接入外部逻辑信号1,信号处理模块的第二输入端连接控制电路的hs端,用于接入外部逻辑信号2,驱动模块接收信号处理模块输出的信号,并输出四路驱动信号驱动全桥驱动电路,全桥驱动电路包括pmos管s1、pmos管s2、nmos管s3和nmos管s4,pmos管s1的源极和pmos管s2的源极连接所述蜂鸣器控制电路的vin端,vin端用于连接输入母线电压,pmos管s1的漏极连接内置电阻rl1的一端,rl1的另外一端连接所述蜂鸣器控制电路的va端,同时连接内置电阻rl2的一端,rl2的另一端连接nmos管s4的漏极,pmos管s2的漏极和nmos管s3的漏极连接所述蜂鸣器控制电路的vb端,nmos管s3的源极和nmos管s4的源极连接所述蜂鸣器控制电路的gnd端,pmos管s1的栅极、pmos管s2的栅极、nmos管s3的栅极和nmos管s4的栅极分别连接四路驱动信号,所述蜂鸣器控制电路的va端和vb端用于连接外部蜂鸣器负载电路。作为信号处理模块的一种实施方式,信号处理模块包括三角波发生模块1、占空比产生模块1和逻辑处理模块1,三角波发生模块1的一输入端作为信号处理模块1的信号采集端,三角波发生模块1的另一输入端和逻辑处理模块1的一输入端作为信号处理模块1的第一输入端,逻辑处理模块1的另一输入端连接控制电路的ls端作为信号处理模块1的第二输入端,三角波发生模块1的输出端连接占空比产生模块1的输入端,占空比产生模块1的输出端连接逻辑处理模块1的输入端,逻辑处理模块1的输出端作为信号处理模块1的输出端。优选的,三角波发生模块1由电流源1、电流源2、压控电流源1、nmos管q1、nmos管q2、nmos管q3,二极管d1、电容c1、电阻r1、电阻r2构成,电流源1的供电端连接电压信号vdd,电流源1的输出端和压控电流源1的输入端连接信号处理模块的信号采集端,采集蜂鸣器控制电路的ds端电压,压控电流源1的供电端连接电压信号vdd,压控电流源1的电压参考端连接参考地gnd,压控电流源1的输出端连接nmos管q3的漏极和二极管d1的阳极,nmos管q3的栅极连接信号处理模块的第一输入端,外部逻辑信号2控制nmos管q3的开通与关断,nmos管q3的源极接地;电流源2的供电端连接电压信号vdd,电流源2的输出端连接二极管d1的阴极、电容c1的正端和nmos管q2的漏极,电容c1的负端、nmos管q2的源极连接参考地gnd,nmos管q2的栅极连接nmos管q1的漏极和电阻r1的一端,电阻r1的另一端连接电压信号vdd,nmos管q1的源极连接参考地gnd,nmos管q1的栅极接电阻r2的一端;占空比产生模块1由比较器1、振荡器1和锁存器sr1构成,比较器1的正输入端连接电流源2的输出端,比较器1的负输入端连接内部基准电压vref1,比较器1的输出端连接锁存器sr1的复位端r,锁存器sr1的置位端s连接振荡器1,锁存器sr1的输出端q连接电阻r2的另一端;逻辑处理模块1由反相器1、与门1、与门2a、与门2b、或门1构成,与门1的一输入端和反相器1的输入端连接锁存器sr1的输出端q,反相器1的输出端连接与门2a的一输入端,或门1的两个输入端分别连接信号处理模块的第一输入端和第二输入端,或门1的输出端连接与门1的另一输入端和与门2a的另一输入端,与门2a的输出端连接与门2b的一个输入端,与门2b的另外一个输入端连接信号处理模块的第二输入端,与门1的输出端作为信号处理模块的第一输出端,与门2b的输出端作为信号处理模块的第二输出端,与门2a的输出端作为信号处理模块的第三输出端。作为信号处理模块的另一种具体实施方式,包括三角波发生模块2、三角波发生模块3、占空比产生模块2、占空比产生模块3和逻辑处理模块2;三角波发生模块2由电流源3、电流源4、压控电流源2、nmos管q4、nmos管q5、nmos管q6、二极管d2、电容c2、电阻r3、电阻r4构成,电流源3的供电端连接电压信号vdd,电流源3的输出端和压控电流源2的输入端连接信号处理模块的信号采集端,采集蜂鸣器控制电路的ds端电压,压控电流源2的供电端连接电压信号vdd,压控电流源2的电压参考端连接参考地gnd,压控电流源2的输出端连接nmos管q6的漏极和二极管d2的阳极,nmos管q6的栅极连接信号处理模块的第一输入端,外部逻辑信号2控制nmos管q6的开通与关断,nmos管q6的源极接地,电流源4的供电端连接电压信号vdd,电流源4的输出端连接二极管d2的阴极、电容c2的正端和nmos管q5的漏极,电容c2的负端、nmos管q5的源极连接参考地gnd,nmos管q5的栅极连接nmos管q4的漏极和电阻r3的一端,电阻r3的另一端连接电压信号vdd,nmos管q4的源极连接参考地gnd,nmos管q4的栅极连接电阻r4的一端;三角波发生模块3由电流源5、压控电流源3、nmos管q7、nmos管q8、电容c3、电阻r4、电阻r5构成,压控电流源3的输入端连接信号处理模块的信号采集端,压控电流源3的供电端连接电压信号vdd,压控电流源3的电压参考地连接参考地gnd,电流源5的供电端连接电压信号vdd,压控电流源3的输出端和电流源5的输出端连接电容c3的正端和nmos管q8的漏极,nmos管q8的栅极连接nmos管q7的漏极和电阻r5的一端,电阻r5另一端连接电压信号vdd,nmos管q7的栅极连接电阻r6的一端,nmos管q7的源极、nmos管q8的源极和电容c3的负端连接参考地gnd;占空比产生模块2由比较器2、振荡器2和锁存器sr2构成,比较器2的正输入端连接电流源4的输出端,比较器2的负输入端连接内部基准电压vref2,比较器2的输出端连接锁存器sr2的复位端r,锁存器sr2的置位端s连接振荡器2,锁存器sr2的输出端q连接电阻r4的另一端;占空比产生模块3由比较器3、反相器3和锁存器sr3构成,反相器3的输入端连接锁存器sr2的输出端q,比较器3的正输入端连接电流源5的输出端,比较器3的负输入端连接内部基准电压vref3,比较器3的输出端连接锁存器sr3的复位端r,锁存器sr3的置位端s连接反相器3的输出端,锁存器sr3的输出端q连接电阻r6的另一端;逻辑处理模块2由反相器2、反相器4、与门3、与门4、与门5a、与门5b、与门6、或门2和或门3构成,与门6的第一输入端和或门2的另一输入端连接信号处理模块的第一输入端,反相器4的输入端、与门5a的一输入端和或门2的一输入端连接信号处理模块的第二输入端,反相器2的输入端和与门3的一输入端连接锁存器sr2的输出端q,与门6的第二输入端连接锁存器sr3的输出端q,反相器4的输出端连接与门6的第三输入端,与门6的输出端连接或门3的一输入端,反相器2的输出端连接与门4的一输入端,或门2的输出端连接与门3的另一输入端和与门4的另一输入端,与门4的输出端连接与门5a的另一输入端,与门5a的输出端连接或门3的另一输入端,与门5b的一个输入端连接信号处理模块的第二输入端,与门5b的另一个输入端连接或门3的输出端,与门3的输出端作为信号处理模块的第一输出端,与门5b的输出端作为信号处理模块的第二输出端,或门3的输出端作为信号处理模块的第三输出端。本发明上述蜂鸣器控制电路的应用电路的技术方案如下:一种蜂鸣器控制电路的应用电路,包括蜂鸣器控制电路、电阻rd和蜂鸣器负载,蜂鸣器控制电路包括信号处理模块、驱动模块和全桥驱动电路,电阻rd的一端连接蜂鸣器控制电路的ds端,电阻rd的另一端连接和蜂鸣器控制电路的gnd端连接参考地,通过蜂鸣器控制电路的ds端采集电阻rd两端的电压,驱动模块接收信号处理模块输出的信号,并输出四路驱动信号驱动全桥驱动电路,全桥驱动电路的第一输出端和第二输出端并联在蜂鸣器的两端,控制蜂鸣器负载的声压。对应地,本发明还提供上述蜂鸣器控制电路的应用电路的控制方法,技术方案如下:当hs端接高电平信号,ls端接高电平信号或低电平信号,信号处理模块输出三路占空比均为50%的信号,其中gt02和gt04是时序完全相同的,gt13和gt02成互补关系,驱动模块接收三路驱动信号并产生四路驱动信号gt1、gt2、gt3和gt4驱动全桥驱动电路,蜂鸣器工作在高声压声音模式;当hs端接低电平信号,ls端接高电平信号,信号处理模块输出一路占空比小于50%的信号gt13、一路占空比大于50%的互补信号gt04,gt02输出的信号为零,驱动模块接收三路驱动信号并产生四路驱动信号gt1、gt2、gt3和gt4驱动全桥驱动电路,蜂鸣器工作在低声压声音模式;当hs端接低电平信号,ls端接低电平信号,蜂鸣器不工作。优选的,当蜂鸣器工作在高声压声音模式时,gt1和gt3是一组时序一致的占空比为50%的驱动信号,gt2和gt4是一组时序一致的占空比为50%的驱动信号,两组驱动信号互补;当蜂鸣器工作在低声压声音模式时,gt1和gt3是一组时序一致的占空比小于50%的驱动信号,gt2是持续为零的信号,gt4是一组占空比大于50%的驱动信号,与驱动信号gt1和gt3互补。作为上述控制方法的等同替换,当hs端接高电平信号,ls端接高电平信号或低电平信号,信号处理模块输出三路占空比均为50%的互补信号,驱动模块接收三路互补信号并产生四路驱动信号gt1、gt2、gt3和gt4驱动全桥驱动电路,蜂鸣器工作在高声压声音模式;当hs端接低电平信号,ls端接高电平信号,信号处理模块输出两路占空比小于50%非互补信号gt13和gt04,gt02为持续的零电平,驱动模块接收三路驱动信号并产生四路驱动信号gt1、gt2、gt3和gt4驱动全桥驱动电路,蜂鸣器工作在低声压声音模式;当hs端接低电平信号,ls端接低电平信号,蜂鸣器不工作。当蜂鸣器工作在高声压声音模式时,gt1和gt3是一组时序一致的占空比为50%的驱动信号,gt2和gt4是一组时序一致的占空比为50%的驱动信号,两组驱动信号互补;当蜂鸣器工作在低声压声音模式时,gt1和gt3是一组时序一致的占空比小于50%的驱动信号,gt2是持续为零的信号,gt4是占空比小于50%的驱动信号,gt1与gt3和gt4驱动信号非互补,占空比相等。本发明的工作原理将在具体实施方式进行详细分析,本发明对比现有技术具有如下有益效果:1、通过设定高声压模式驱动策略和低声压模式驱动策略,能够让蜂鸣器实现一个系统中既产生高声压又可以产生低声压。2、通过内置电阻rl1和rl2使系统外围不需要加限流电阻,简化外围。3、通过ds端外置电阻调节驱动信号脉冲宽度可以让蜂鸣器产生可调节的音量。4、通过低声压模式下gt2持续为低电平,可以使降声压的效果更加明显,使声压调节范围更宽。5、通过功能集成和复用的技术,同一个蜂鸣器中实现两种功能,外围电路简单,大大降低方案应用成本。6、因为使用集成电路设计,相比分立器件电路,可靠性和一致性得到提高。附图说明图1为传统方案1的原理图;图2为传统方案2的原理图;图3为传统方案3的原理图;图4为本发明蜂鸣器控制电路的应用原理图;图5为本发明第一实施例信号处理模块的原理框图;图6为本发明第一实施例信号处理模块的原理图;图7为本发明高声压声音模式互补驱动波形示意图;图8为本发明第一实施例低声压声音模式互补驱动波形示意图;图9为本发明第二实施例信号处理模块的原理图;图10为本发明第二实施例低声压声音模式非互补驱动波形示意图。具体实施方式图4为本发明蜂鸣器控制电路的应用原理图,如图所示,一种蜂鸣器控制电路的应用电路,包括信号处理模块、驱动模块、带内置电阻rl1和rl2的全桥驱动电路、电阻rd、蜂鸣器,其连接关系为信号处理模块的信号采集端连接所述蜂鸣器控制电路的ds端,ds端通过电阻rd连接gnd端,信号处理模块的第一输入端连接控制电路的ls端,用于接入外部逻辑信号1,信号处理模块的第二输入端连接控制电路的hs端,用于接入外部逻辑信号2,信号处理模块输出三路信号gt13、gt02和gt04,驱动模块通过接收信号gt13、gt02、gt04并输出四路控制信号gt1、gt2、gt3和gt4控制全桥驱动电路,全桥驱动电路包括pmos管s1、pmos管s2、nmos管s3、nmos管s4、内置电阻rl1和内置电阻rl2,pmos管s1的栅极、pmos管s2的栅极、nmos管s3的栅极和nmos管s4的栅极分别连接控制信号gt1、gt2、gt3和gt4,pmos管s1、s2的控制信号gt1、gt2参考点为vin端,pmos管s3、s4的控制信号gt3、gt4参考点为gnd端,pmos管s1的源极和pmos管s2的源极连接所述蜂鸣器控制电路的vin端,vin端用于连接输入母线电压,pmos管s1的漏极通过内置电阻rl1和内置电阻rl2连接nmos管s4的漏极,内置电阻rl1和内置电阻rl2的连接点连接所述蜂鸣器控制电路的va端,pmos管s2的漏极和nmos管s3的漏极连接所述蜂鸣器控制电路的vb端,nmos管s3的源极和nmos管s4的源极连接所述蜂鸣器控制电路的gnd端,所述蜂鸣器控制电路的va端和vb端分别连接蜂鸣器的两端。下面结合实施例及其附图对本发明进行详细说明,以帮助本领域的技术人员更好的理解本发明的发明构思,但本发明权利要求的保护范围不限于下述实施例,对本领域的技术人员来说,在不脱离本发明之发明构思的前提下,没有做出创造性劳动所获得的所有其他实施例,都属于本发明的保护范围,在介绍实施例的时候仅详细描述本发明的关键模块,也就是信号处理模块的原理,其余驱动模块是常规已知技术模块,不进行描述。第一实施例图5为本实施例信号处理模块的原理框图,信号处理模块包括三角波发生模块1、占空比产生模块1和逻辑处理模块1,恒定电压源vdd为各模块提供偏置电压,所述三角波发生模块1的一输入端连接ds端,采集电阻rd两端的电压,所述三角波发生模块1的另一输入端和所述逻辑处理模块1的一输入端连接hs端,所述逻辑处理模块1的另一输入端连接ls端,所述三角波发生模块1的输出端连接所述占空比产生模块1的输入端,所述占空比产生模块1的输出端连接所述三角波发生模块1的反向控制端和所述逻辑处理模块1的输入端,所述逻辑处理模块1的输出端输出三路驱动信号gt13、gt02和gt04。图6为本实施例信号处理模块的原理图,如图所示,三角波发生模块1由电流源1、电流源2、压控电流源1、nmos管q1、nmos管q2、nmos管q3,二极管d1、电容c1、电阻r1、电阻r2构成,占空比产生模块1由比较器1、振荡器1和锁存器sr1构成,逻辑处理模块1由反相器1、与门1、与门2a、与门2b、或门1构成,电流源1的供电端连接恒定电压源vdd,电流源1的输出端连接ds端,电流流过电阻rd,压控电流源1的供电端连接恒定电压源vdd,压控电流源1的输入端连接ds端,采集电阻rd两端的电压,压控电流源1的电压参考端连接参考地gnd,压控电流源1的输出端连接nmos管q3的漏极和二极管d1的阳极,nmos管q3的栅极连接hs端输入外部逻辑信号2,控制nmos管q3的开通与关断,nmos管q3的源极接地;电流源2的输入端连接恒定电压源vdd,电流源2的输出端连接电容c1的正端为电容c1充电,其连接点同时与二极管d1的阴极和nmos管q2的漏极连接,作为三角波发生模块1的输出端,电容c1的负端、nmos管q2的源极连接参考地gnd,nmos管q2的栅极连接nmos管q1的漏极和电阻r1的一端,电阻r1的另一端连接恒定电压源vdd,nmos管q1的源极连接参考地gnd,nmos管q1的栅极接电阻r2的一端,电阻r2的另一端作为三角波发生模块1的反向控制端;比较器1的正输入端连接三角波发生模块1的输出端,比较器1的负输入端连接内部基准电压vref1,比较器1的输出端连接锁存器sr1的复位端r,锁存器sr1的置位端s连接振荡器1,锁存器sr1的输出端q分别连接三角波发生模块1的反向控制端、与门1的一输入端和反相器1的输入端,反相器1的输出端连接与门2a的一输入端,或门1的两个输入端分别连接hs端和ls端,或门1的输出端连接与门1的另一输入端和与门2a的另一输入端,与门2a的输出端输出驱动信号gt04,同时连接与门2b的一个输入端,与门2b的另外一个输入端连接hs端,与门1的输出端输出驱动信号gt13,与门2b的输出端输出驱动信号gt02。具体原理为:当输入母线电压建立,vin端达到工作电压后,该应用电路的工作情况分为四种:1、当外部逻辑信号1为低电平,外部逻辑信号2为高电平(ls端接低电平、hs端接高电平):电流源1输出一个恒定的电流到电阻rd上,在电阻rd上产生一个电压vds,压控电流源1产生一个和电压vds成正比例的电流ivin,因为hs端为高电平,nmos管q3开通,电流ivin不会流经二极管d1,电流源2提供一个恒定的电流给电容c1充电,形成电压vc1,当电压vc1低于基准电压vref1时,比较器1输出低电平,锁存器sr1在振荡器1出现上升沿的时候输出端q就打出高电平,反向控制nmos管q1开通,拉低nmos管q2的栅极电位,nmos管q2关断,电流源2持续给电容c1充电;当电压vc1达到基准电压vref1后,比较器1输出高电平,锁存器sr1复位输出低电平,此时nmos管q1关断,nmos管q2的栅极电位拉高并开通,电容c1通过nmos管q2释放电能,锁存器sr1维持输出低电平信号,通过设定电流源2和电容c1以及基准电压vref1,使锁存器sr1输出的信号gt0a为一个占空比为50%的方波信号,此状态下ls端接低电平、hs端接高电平,所以或门1输出高电平,与门1输出和gt0a一致的50%占空比的方波信号gt13,与门2a由于反相器1反相,输出一个和gt13互补的50%占空比的方波信号gt04,因为hs为高电平,所以gt02和gt04是一样的信号,驱动模块接收到驱动信号gt13、gt02、gt04后通过内部的放大和转换,产生4个控制信号gt1、gt2、gt3、gt4,其中gt1和gt2是经过电平移位的控制信号,gt1和gt3是一组时序一致的占空比为50%的控制信号,gt2和gt4是一组时序一致的占空比为50%的控制信号,这两组控制信号成互补关系,当控制信号gt1为负电压,控制信号gt3为正电平的时候,pmos管s1和nmos管s3开通,输入母线电压经过vin端、pmos管s1、内置电阻rl1、蜂鸣器、nmos管s3到参考地gnd然后回到vin端形成电流回路,蜂鸣器两端电压为上正下负,最终蜂鸣器两端电压会充到接近输入母线电压,当50%的占空比结束后,gt1和gt3变为零电平,经过一定死区时间,gt2变为负电平,gt4变为高电平,此时pmos管s2和nmos管s4开通,输入母线电压经过vin端、pmos管s2、蜂鸣器、内置电阻rl2、nmos管s4到参考地然后回到vin端形成电流回路,蜂鸣器两端电压为下正上负,最终蜂鸣器两端电压会充到接近输入母线电压,当50%的占空比结束后,gt2和gt4变为零电平,经过一定死区时间,gt1又变为负电平,gt3又变为正电平,如此循环往复工作,系统进入高声压声音模式。在这种情况下蜂鸣器两端的压差是最大的,可以达到2倍的输入母线电压,因此声压级非常高,输出音量非常大;控制信号gt1、gt2、gt3、gt4的驱动波形如图7所示。2、外部逻辑信号1为高电平,外部逻辑信号2也为高电平(ls端接高电平、hs端接高电平),系统还是进入高声压声音模式,hs端具有最高优先级,工作原理同情况1。3、外部逻辑信号1为高电平,外部逻辑信号2为低电平(ls端接高电平、hs端接低电平):电流源1输出一个恒定的电流到电阻rd上,在电阻rd上产生一个电压vds,压控电流源1产生一个和电压vds成正比例的电流ivin,因为hs端为低电平,nmos管q3关断,电流ivin流经二极管d1,与电流源2共同为给电容c1充电,形成电压vc1,当电压vc1低于基准电压vref1时,比较器1输出低电平,锁存器sr1在振荡器1出现上升沿的时候输出端q就打出高电平,反向控制nmos管q1开通,拉低nmos管q2的栅极电位,nmos管q2关断,电流源2持续给电容c1充电;当电压vc1达到基准电压后,比较器1输出高电平,锁存器sr1复位输出低电平,此时nmos管q1关断,nmos管q2的栅极电位拉高并开通,电容c1通过nmos管q2释放电能,锁存器sr1维持输出低电平信号,通过设定不同阻值的电阻rd,调节低声压声音模式下的驱动信号脉冲宽度,使电容c1获得不同大小的充电电流,使得锁存器sr1输出的信号gt0a为一个占空比远小于50%的方波信号,此状态下ls端接高电平、hs端接低电平,与门1输出和gt0a一致的占空比远小于50%的驱动信号gt13,与门2a由于反相器1反相,因此输出一个和gt13互补的占空比远大于50%的驱动信号gt04,因为hs端接低电平,所以gt02输出零电平,驱动模块接收到控制信号gt13、gt02、gt04后通过内部的放大和电平移位,产生4个控制信号gt1、gt2、gt3、gt4,其中gt1和gt2是经过电平移位的控制信号,gt1和gt3是时序完全一样的一组占空比远小于50%的控制信号,gt2为持续零电平,gt4是占空比远大于50%的控制信号,它和控制信号gt1、gt3成互补关系,当控制信号gt1为负电平,控制信号gt3为正电平的时候,pmos管s1和nmos管s3开通,输入母线电压经过vin端、pmos管s1、内置电阻rl1、蜂鸣器、nmos管s3到参考地gnd然后回到vin端形成电流回路,假设蜂鸣器电压上正下负,控制信号gt1和gt3的占空比结束后,gt1和gt3变为零电平,经过一定死区时间,控制信号gt2同样持续为零电平,gt4变为正电平,此时nmos管s4开通,蜂鸣器va端电压通过内置电阻rl2、nmos管s4、nmos管s3的体二极管到蜂鸣器vb端形成电流回路,蜂鸣器此时正向放电,控制信号gt4的占空比结束后,控制信号gt4变为零电平,经过一定死区时间,gt1又变为负电平,gt3又变为正电平,如此循环往复工作,系统进入低声压声音模式。此时由于两组驱动信号占空比不对称,因此蜂鸣器两端的压差会随着占空比不对称性的增加而减小,因此蜂鸣器的音量就会减小;控制信号gt1、gt2、gt3、gt4的驱动波形如图8所示。4、外部逻辑信号1和外部逻辑信号2均为低电平(ls端接低电平、hs端接低电平),此时或门1输出低电平,因此驱动信号gt13和gt02、gt04均为低电平,全桥驱动电路不工作,蜂鸣器不发出声响。图6所示的信号处理模块的原理图仅是图5信号处理模块所示原理框图的一种具体实施方式,但本发明权利要求的保护范围不限于上述具体实施方式。表1第一实施例单向互补控制方式和双向互补控制方式谐波分量对比数据占空比单向互补谐波分量大小双向互补谐波分量大小50%/50%26.3v53.2v40%/60%24.9v51.2v30%/70%21.1v42.9v20%/80%15.2v31.2v10%/90%7.9v16.2v1%/99%0.854v2v表1为本专利单向互补方式和202010304221.3《一种蜂鸣器控制器、应用电路及控制方法》的双向互补控制方式对比谐波分量数值,可以看到,本专利方案谐波分量减小,声压调节效果更好,能够降低更多的声压,使声压调节范围拓宽。实施例二图9为本实施例信号处理模块的原理图;信号处理模块包括三角波发生模块2、三角波发生模块3、占空比产生模块2、占空比产生模块3和逻辑处理模块2;三角波发生模块2由电流源3、电流源4、压控电流源2、nmos管q4、nmos管q5、nmos管q6、二极管d2、电容c2、电阻r3、电阻r4构成,三角波发生模块3由电流源5、压控电流源3、nmos管q7、nmos管q8、电容c3、电阻r4、电阻r5构成,占空比产生模块2由比较器2、振荡器2和锁存器sr2构成,占空比产生模块3由比较器3、反相器3和锁存器sr3构成,逻辑处理模块2由反相器2、反相器4、与门3、与门4、与门5a、与门5b、与门6、或门2和或门3构成;电流源3的供电端连接恒定电压源vdd,电流源3的输出端连接ds端,电流流过电阻rd,压控电流源2的供电端连接恒定电压源vdd,压控电流源2的输入端连接ds端,采集电阻rd两端的电压,压控电流源2的电压参考端连接参考地gnd,压控电流源2的输出端连接nmos管q6的漏极和二极管d2的阳极,nmos管q6的栅极连接hs端输入外部逻辑信号2,控制nmos管q6的开通与关断,nmos管q6的源极接地;电流源4的输入端连接恒定电压源vdd,电流源4的输出端连接电容c2的正端为电容c2充电,其连接点同时与二极管d2的阴极和nmos管q5的漏极连接,作为三角波发生模块2的输出端,电容c2的负端、nmos管q5的源极接地,nmos管q5的栅极连接nmos管q4的漏极和电阻r3的一端,电阻r3的另一端连接恒定电压源vdd,nmos管q4的源极连接参考地gnd,nmos管q4的栅极接电阻r4的一端,电阻r4的另一端作为三角波发生模块2的反向控制端;压控电流源3的供电端和电流源5的输入端连接恒定电压源,压控电流源3的输入端连接ds端,采集电阻rd两端的电压,压控电流源3的输出端和电流源5的输出端连接电容c3的正端为电容c3充电,其连接点与nmos管q8的漏极连接,作为三角波发生模块3的输出端,nmos管q8的栅极连接nmos管q7的漏极和电阻r5的一端,电阻r5另一端连接恒定电压源vdd,nmos管q7的栅极连接电阻r6的一端,电阻r6的另一端作为三角波发生模块3的反向控制端,压控电流源3的电压参考地、nmos管q7的源极、nmos管q8的源极和电容c3的负端连接参考地gnd;比较器2的正输入端连接三角波发生模块2的输出端,比较器2的负输入端连接内部基准电压vref2,比较器2的输出端连接锁存器sr2的复位端r,锁存器sr2的置位端s连接振荡器2,锁存器sr2的输出端q连接三角波发生模块2的反向控制端和反相器3的输入端;比较器3的正输入端连接三角波发生模块3的输出端,比较器3的负输入端连接内部基准电压vref3,比较器3的输出端连接锁存器sr3的复位端r,锁存器sr3的置位端s连接反相器3的输出端,锁存器sr3的输出端q连接三角波发生模块3的反向控制端;与门6的第一输入端和或门2的一输入端连接ls端,反相器4的输入端、与门5a的一输入端、与门5b的一输入端和或门2的另一输入端连接hs端,反相器2的输入端和与门3的一输入端连接锁存器sr2的输出端q,与门6的第二输入端连接锁存器sr3的输出端q,反相器4的输出端连接与门6的第三输入端,与门6的输出端连接或门3的一输入端,反相器2的输出端连接与门4的一输入端,或门2的输出端连接与门3的另一输入端和与门4的另一输入端,与门4的输出端连接与门5a的另一输入端,与门5a的输出端连接或门3的另一输入端,或门3的输出端连接与门5b的另一输入端,与门3的输出端输出驱动信号gt13,与门5b的输出端输出驱动信号gt02,或门3的输出端输出驱动信号gt04。具体原理为:当输入母线电压建立,vin端达到工作电压后,该应用电路的工作情况分为四种:1、当外部逻辑信号1为低电平,外部逻辑信号2为高电平(ls端接低电平、hs端接高电平):电流源3输出一个恒定的电流到电阻rd上,在电阻rd上产生一个电压vds,该电压控制压控电流源2产生一个和电压vds成正比例的电流ivin,因为hs端为高电平,nmos管q6开通,电流ivin不会流经二极管d2,电流源4提供一个恒定的电流给c2充电,形成电压vc2,当电压vc2低于基准电压vref2时,比较器2输出低电平,锁存器sr2在振荡器2出现上升沿的时候输出端q就打出高电平,反向控制nmos管q4开通,拉低nmos管q5的栅极电位,nmos管q5关断,电流源4持续给电容c2充电,当电压vc2达到基准电压后,比较器2输出高电平,锁存器sr2复位输出低电平,此时nmos管q4关断,nmos管q5的栅极电位被拉高并开通,电容c2通过nmos管q6释放电能,锁存器sr2维持输出低电平信号,通过设定电流源4和电容c2以及基准电压vref2,使锁存器sr2输出的信号gt0b为一个占空比为50%的方波信号,此状态下ls端接低电平、hs端接高电平,所以或门1输出高电平,与门3输出和gt0b一致的50%占空比的驱动信号gt13,与门4由于反相器2反相,输出一个和gt13互补的50%占空比信号gt24b,与门5a输出和gt24b一致的信号gt24c,与门6输出低电平,或门3输出和gt24c一致的驱动信号gt04,hs为高电平,因此与门5b输出和gt04同样的驱动信号gt02,驱动模块接收到驱动信号gt13、gt02、gt04后通过内部的放大和电平移位,产生4个控制信号gt1、gt2、gt3、gt4,其中gt1和gt2是经过电平移位的控制信号,gt1和gt3是一组时序一致的占空比接近50%的控制信号,gt2和gt4是一组时序一致的占空比接近50%的控制信号,这两组控制信号成互补关系,当gt1为负电平、gt3为正电平的时候,pmos管s1和nmos管s3开通,输入母线电压经过vin端、pmos管s1、内置电阻rl1、蜂鸣器、nmos管s3到参考地gnd然后回到vin端形成电流回路,蜂鸣器两端电压为上正下负,最终蜂鸣器两端电压会充到接近输入母线电压,当50%的占空比结束后,gt1和gt3变为零电平,经过一定死区时间,gt2变为负电平,gt4变为正电平,此时pmos管s2和nmos管s4开通,输入母线电压经过vin端、pmos管s2、蜂鸣器、内置电阻rl2、nmos管s4到参考地然后回到vin端形成电流回路,蜂鸣器两端电压为下正上负,最终蜂鸣器两端电压会充到接近输入母线电压,当50%的占空比结束后,gt2和gt4变为零电平,经过一定死区时间,gt1又变为负电平,gt3又变为正电平,如此循环往复工作,系统进入高声压声音模式。在这种情况下蜂鸣器两端的压差是最大的,可以达到2倍的输入母线电压,因此声压级非常高,输出音量非常大;2、外部逻辑信号1为高电平,外部逻辑信号2也为高电平(ls端接高电平、hs端接高电平),系统还是进入高声压声音模式,hs信号具有最高优先级,工作原理同情况1。3、外部逻辑信号1为高电平,外部逻辑信号2为低电平(ls端接高电平、hs端接低电平):电流源3输出一个恒定的电流到电阻rd上,在电阻rd上产生一个电压vds,该电压控制压控电流源2产生一个和电压vds成正比例的电流ivin,因为hs端为低电平,nmos管q6关断,电流ivin流经二极管d2,与电流源4共同为电容c2充电,形成电压vc2,当电压vc2低于基准电压vref2时,比较器2输出低电平,锁存器sr2在振荡器2出现上升沿的时候输出端q就打出高电平,反向控制nmos管q4开通,拉低nmos管q5的栅极电位,nmos管q5关断,电流源4持续给电容c2充电,当电压vc2达到基准电压后,比较器2输出高电平,锁存器sr2复位输出低电平,此时nmos管q4关断,nmos管q5的栅极电位被拉高并开通,电容c2通过nmos管q6释放电能,锁存器sr2维持输出低电平信号,通过设定不同的电阻rd,调节低声压声音模式下的驱动信号脉冲宽度,使电容c2获得不同大小的充电电流,使得锁存器sr2输出的信号gt0b为一个占空比远小于50%的方波信号,此状态下ls端接高电平、hs端接低电平,或门2输出高电平,与门3输出和gt0b一致的方波信号gt13,与门4由于反相器2反相,因此输出一个和gt13互补的占空比信号gt24a,经过与门4输出一个一致的信号gt24b,由于hs端接低电平,因此gt24b信号不会被与门5传输过来,锁存器sr2输出端q变为低电平后反相器3输出一个上升沿,此时锁存器sr3输出高电平,nmos管q7开通,拉低nmos管q8的栅极电压,nmos管q8关断,外部电压vds控制压控电流源输出一个电流ivin,和电流源5的电流共同给电容c3持续充电,当电压vc3高于基准电压vref3时,比较器3输出高电平,锁存器sr3输出低电平,nmos管q7关断,nmos管q8开通,电容c3放电,比较器3输出低电平,锁存器sr3的输出端q信号维持,把三角波发生器2和三角波发生器3的电流源和电压源以及电容设为一致的,把占空比产生电路2和占空比产生电路3的基准电压设为一致的,使锁存器sr3输出的方波信号宽度和锁存器sr2输出的方波信号宽度一样,与门6输出和gt0c一致的信号gt24d,通过或门3输出和gt24d一致的驱动信号gt04,hs为低电平,因此gt02持续输出零电平,驱动模块接收到驱动信号gt13、gt02、gt04后通过内部的放大和电平移位,产生4个控制信号gt1、gt2、gt3、gt4,其中gt1和gt2是经过电平移位的控制信号,gt1和gt3是一组时序一致的占空比远小于50%的控制信号,gt2持续为零电平,gt4也是占空比远小于50%的控制信号,控制信号gt1和gt4为非互补关系,占空比一致,当gt1为负电平,gt3为正电平的时候,pmos管s1和nmos管s3开通,输入母线电压经过vin端、pmos管s1、内置电阻rl1、蜂鸣器、nmos管s3到参考地gnd然后回到vin端形成电流回路,假设蜂鸣器电压上正下负,控制信号gt1和gt3的占空比结束后,gt1和gt3变为零电平,经过一定死区时间,控制信号gt2同样持续为零电平,gt4变为正电平,此时nmos管s4开通,蜂鸣器va端电压通过内置电阻rl2、nmos管s4、nmos管s3的体二极管到蜂鸣器vb端形成电流回路,蜂鸣器此时正向放电,控制信号gt4的占空比结束后,控制信号gt4变为低电平,控制信号gt1、gt2、gt3、gt4保持零电平,直到振荡器2再次打出高电平上升沿,gt1又变为负电平,gt3又变为正电平,如此循环往复工作,系统进入低声压声音模式。此时两组占空比都非常小,因此蜂鸣器两端的压差会随着占空比的减小而减小,因此蜂鸣器的音量就会减小,控制信号gt1、gt2、gt3、gt4的驱动波形如图10所示。4、外部逻辑信号hs和ls均为低电平,此时或门2输出低电平,因此驱动信号gt13和gt02、gt04均为低电平,全桥电路不工作,蜂鸣器不发出声响。表2第二实施例单向非互补控制方式和双向非互补控制方式谐波分量对比数据占空比双向非互补谐波分量大小单向非互补谐波分量大小50%/50%53.2v26.3v40%/40%50.7v25v30%/30%42.5v20.89v20%/20%27.9v13.7v10%/10%9.7v4.67v1%/1%141mv64mv表2为本专利单向非互补方式和202010304221.3《一种蜂鸣器控制器、应用电路及控制方法》双向非互补控制方式对比谐波分量数值,可以看到,本专利方案谐波分量减小,声压调节效果更好,能够降低更多的声压,使声压调节范围拓宽。以上仅是本发明的优选实施方式,应当指出的是,上述优选实施方式不应视为对本发明的限制,对于本
技术领域
的普通技术人员来说,在不脱离本发明的精神和范围内,还可以做出若干改进和润饰,对三角波发生模块、占空比产生模块和逻辑处理莫得进行改进和润饰也应视为本发明的保护范围,这里不再用实施例赘述,本发明的保护范围应当以权利要求所限定的范围为准。当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1