光学电流互感器的信号处理和监控装置的制造方法

文档序号:10801611阅读:660来源:国知局
光学电流互感器的信号处理和监控装置的制造方法
【专利摘要】本实用新型属于电流测量技术领域,尤其涉及一种光学电流互感器的信号处理和监控装置,光学电流互感器包括受控发光源、输入准直器、起偏器、磁光材料、检偏器和平行输出准直器,高稳定可控电流源通过受控发光源输出高稳定的直流光强,经过光分光路后分成两束光,一束光经过传感磁光光路结构后到达后级光电探测器;另一束光进入到前级光电探测器;在传感磁光光路结构中的输入准直器、起偏器、磁光材料、检偏器和平行输出准直器处于非导磁材料的壳体内;前级光电探测器和后级光电探测器输出的电信号分别对应输入到OCT实时信号处理系统中的前级模数转换器和后级模数转换器,OCT实时信号处理系统按照一定规约输出到合并单元中。
【专利说明】
光学电流互感器的信号处理和监控装置
技术领域
[0001]本实用新型属于电流测量技术领域,尤其涉及一种光学电流互感器的信号处理和监控装置。
【背景技术】
[0002]电流互感器是电力系统计量和保护控制的重要设备,电磁式电流互感器经过长期发展,其测量稳态电流的精度可达万分之几,甚至更高;可是在短路故障情况下电磁式电流互感器出现严重的磁饱和现象,导致二次输出电流波形失真,不能描述短路电流的过渡过程,这是继电保护误动和拒动的主要原因之一。今后,电力系统的监视与控制将走向全时间过程,从局部走向全局。继电保护的误动和拒动会给电力系统带来灾难性的事故,因此,人们正在构建电力系统安全防御体系,传统的电磁式电流互感器不能反映电网动态过程,迫切需要新型的电流互感器,于是基于法拉第磁光效应的光学电流互感器(OCT ,OpticalCurrent Transducer)受到重视,特别是块状光学电流互感器。2007年5月16日中国专利局公开了申请号为200510117694.8名称为“光学电流互感器及其测定电流的方法”的实用新型专利说明书。其技术方案是:传感头为直条状磁光材料,沿直线布置的输入光纤、输入自聚焦透镜、起偏器、光学传感头、检偏器、平行输出自聚焦透镜和光纤及垂直输出自聚焦透镜和光纤构成基本光路。被测电流通过环形导体,在其腔内建立平行磁场,在磁场内至少有一条基本光路,其传感头与磁力线平行。多个光路时各传感头等长且到环形导体轴线等距,每光路的输出光纤分别接低压侧的两个光电转换器,输出平行电压信号和垂直电压信号,从而算出被测电流。有多个光路时可以求平均值或进行温度修正从而提高精度。该实用新型传感头中的偏振光直通,克服“光绕电”式的光学电流互感器的光路缺陷,不会因反射面变性而失稳。该互感器能长期稳定运行且测量精度较高;但是该实用新型还有不足之处,表现在:基本光路还有垂直偏振光路,一旦垂直自聚焦透镜与主轴线稍有不垂直,或者垂直自聚焦透镜与平行自聚焦透镜在性能上发生差异,则输出结果的精度就会受到影响。基本光路在工艺和运行过程中容易受到环境污染和光电,也会影响到测量精度。
【实用新型内容】
[0003]为了消除由于垂直光路所引起的缺陷,进一步提高光学电流互感器的测量精度,本实用新型提出了一种光学电流互感器的信号处理和监控装置,包括:依次相连的高稳定可控电流源、受控发光源、光分路器、传感磁光光路结构,所述传感磁光光路结构由依次相连的输入准直器、起偏器、磁光材料、检偏器和平行输出准直器组成,且均处于非导磁材料的壳体内;
[0004]光分路器将光分成两路:一路输入到前级光电探测器,另一路通过传感磁光光路结构输入到后级光电探测器;前级光电探测器和后级光电探测器分别通过前级模数转换器和后级模数转换器与突变电流检测单元相连,突变电流检测单元通过暂态电流信号处理单元和稳态电流信号处理单元与互感器输出信号综合单元相连,且突变电流检测单元直接与互感器输出信号综合单元相连;所述前级模数转换器、后级模数转换器、突变电流检测单元、暂态电流信号处理单元、稳态电流信号处理单元、互感器输出信号综合单元共同组成OCT实时信号处理单元;
[0005]前级模数转换器和后级模数转换器同时与OCT光强快速录波单元相连,OCT光强快速录波单元分别通过OCT时变参数辨识单元和OCT运行状态分析单元与稳态电流信号处理单元和互感器输出信号综合单元相连;所述OCT光强快速录波单元、OCT时变参数辨识单元、OCT运行状态分析单元共同组成OCT运行监控系统;
[0006]互感器输出信号综合单元与合并单元相连。
[0007]所述高稳定可控电流源输出稳定的直流电流到受控发光源,受控发光源输出高稳定的直流光强,经过光分路器后根据分光比Kj分成两束光,一束光按照受控发光源输出光的光强的Kj倍,经过传感磁光光路结构后到达后级光电探测器;另一束光按照受控发光源输出光的光强的(1-Kj)倍,进入到前级光电探测器;比例系数Kj的范围为0.001 -0.999。
[0008]所述OCT运行监控系统中的OCT光强快速录波单元在接收前级模数转换器和后级模数转换器输出的数据后快速记录,然后将数据传递给OCT时变参数辨识单元和OCT运行状态分析单元;OCT时变参数辨识单元按照时变参数辨识算法计算出OCT的时变参数,然后将该参数通过快速通信通道传递给OCT实时信号处理系统中的稳态电流信号处理单元;OCT运行状态分析单元按照运行状态分析算法计算出OCT运行状态参数,将该参数通过快速通信通道传递给OCT实时信号处理系统中的互感器输出信号综合单元。
[0009]所述OCT实时信号处理系统中的突变电流检测单元接收前级模数转换器和后级模数转换器输出的数据,同时将该数据传递给稳态电流信号处理单元和暂态电流信号处理单元,突变电流检测单元按照突变电流检测算法计算电流突变率,当电流突变率达到预先设定的阀值后输出具有固定时间宽度T的脉冲信号或者标志数据到互感器输出信号综合单元中,互感器输出信号综合单元在接收到该信号后立即将所接收到的暂态电流信号处理单元输出的数据按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中;
[0010]如果互感器输出信号综合单元没有收到突变电流检测单元所输出的具有固定时间宽度T的脉冲信号或者标志数据时,默认将所接收到的稳态电流信号处理单元输出的数据按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中,0〈T〈 100毫秒;
[0011]当互感器输出信号综合单元接收到OCT运行状态分析单元输出的OCT运行状态参数后,立即将所接收到的OCT运行状态参数按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中;
[0012]稳态电流信号处理单元在接收到突变电流检测单元输出的数据后按照稳态电流信号处理算法计算,将计算结果输出到互感器输出信号综合单元;暂态电流信号处理单元在接收到突变电流检测单元输出的数据后按照暂态电流信号处理算法计算,将计算结果输出到互感器输出信号综合单元。
[0013]所述OCT实时信号处理系统采用FPGA或DSP芯片作为主CPU,包括8MB SRAM、64MBFlash存储器、12位或16位ADC模数转换器芯片、USB2.0接口芯片、第一 100M以太网接口芯片、第一 4 X 4键盘和IXD显示器。
[0014]所述OCT运行监控系统采用嵌入式结构,包括主频为500MHz的32位ARM芯片、64MBSRAM、128MB Flash存储器、232或485串口、第二100M以太网芯片、时钟芯片DS12887、6 X 6键盘或第二 4X4键盘和彩色液晶显示器;FPGA或DSP控制前级模数转换器和后级模数转换器对前级光电探测器和后级光电探测器输出的电压信号以每秒Fdata的采样率进行模数转换,将前级模数转换器和后级模数转换器输出的数据接收并存储到OCT实时信号处理系统上的8MB SRAM中,通过第一 100M以太网接口芯片通过数据线将数据传递给OCT运行监控系统;OCT运行监控系统中的32位ARM芯片控制第二 100M以太网接口芯片接收到数据后存储到OCT运行监控系统中的64MB SRAM中,光电输出数据采样率Fdata的取值范围为1000-1000000。
[0015]本实用新型的优点如下:
[0016]1、本实用新型设计了实时迭代最优估计算法对光学传感信息进行滤波和估计,极大地消除了被测电流中的噪声和光电探测器的噪声,提高了测量的准确度。
[0017]2、本实用新型的实时迭代最优估计算法在DSP或者FPGA为主CPU的OCT实时信号处理系统内完成,实时迭代最优估计算法中的计算参数在OCT运行监控系统中完成后传递给OCT实时信号处理系统,极大地提高了算法的运行速度,满足光学电流互感器的实时性要求。
[0018]3、本实用新型的实时迭代最优估计算法所选取的状态方程为线性方程,消除了计算过程中的发散性,有效地保证了光学电流互感器的信号处理的准确性和实时性。
[0019]4、本实用新型的OCT实时信号处理系统对光强信号中的被测电流信息和含有温度信息的基本光强信息进行了高精度的估计计算,稳态电流信号处理单元应用基本光强信息对被测电流信息进行修正,消除了温度对电流测量信息的影响,提高了在宽温度范围内的测量精度。
[0020]5、本实用新型中的OCT运行监控系统对OCT的运行状况进行监控和判断,当OCT运行状况发生变化时及时通过合并单元通知外部设备,同时在彩色液晶显示器上显示提示信息,提醒运行人员。
[0021]6、本实用新型中的OCT运行监控系统对OCT的光强信息进行长期记录和存储,对故障下的光强信息进行高速和高采样率的记录,基于这些信息运行人员和科研人员才能够利用对光学电流互感器运行性能进行全方位分析。
[0022]7、本实用新型中的OCT运行监控系统是具有操作系统的嵌入式系统,操作系统为WinCE或uC/OS或Android或Linux,提高了运行人员和科研人员对OCT运行监控系统操作的方便性。
[0023]8、本实用新型中的OCT运行监控系统和OCT实时信号处理系统不仅能应用于光学电流互感器,也可以应用于光学电压互感器,还可以应用于其他传感系统和信号处理系统,应用非常广泛。
【附图说明】
[0024]图1是光学电流互感器的实时信号处理和运行监控装置示意图;
[0025]图2是OCT实时信号处理系统中数据采集的电路原理图;
[0026]图3是OCT实时信号处理系统的电路原理图
[0027]图4是OCT运行监控系统的电路原理图;
[0028]图5是OCT实时信号处理系统与OCT运行监控系统之间数据传输的电路原理图。
【具体实施方式】
[0029]下面结合附图,对实施例作详细说明。
[0030]本实用新型提供了一种全新的光学电流互感器的高速信号处理方法,可以实现极大地消除光学电流互感器的噪声,提高测量的准确度;同时分析和计算出光学电流互感器的运行状态,记录光学电流互感器的运行状态数据、稳态测量数据和故障电流测量数据,通过数据接口将记录数据传输和显示。
[0031]本实用新型的技术方案是:光学电流互感器的主要部件包括受控发光源、输入准直器、起偏器、磁光材料、检偏器和平行输出准直器,高稳定可控电流源输出稳定的直流电流到受控发光源,受控发光源输出高稳定的直流光强,经过光分光路后根据比例系数Kj分成两束光,一束光按照受控发光源输出光的光强的K j倍,经过传感磁光光路结构后到达后级光电探测器;另一束光按照受控发光源输出光的光强的(1-Kj)倍,进入到前级光电探测器;比例系数Kj的范围为0.001-0.999;在传感磁光光路结构中的输入准直器、起偏器、磁光材料、检偏器和平行输出准直器处于非导磁材料的壳体内;前级光电探测器和后级光电探测器输出的电信号分别对应输入到OCT实时信号处理系统中的前级模数转换器和后级模数转换器,OCT实时信号处理系统按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中。
[0032]图1是光学电流互感器的实时信号处理和运行监控装置示意图。OCT运行监控系统中的OCT光强快速录波单元在接收前级模数转换器和后级模数转换器输出的数据后快速记录,然后将数据传递给OCT时变参数辨识单元和OCT运行状态分析单元;OCT时变参数辨识单元按照时变参数辨识算法计算出OCT的时变参数,然后将该参数通过快速通信通道传递给OCT实时信号处理系统中的稳态电流信号处理单元;OCT运行状态分析单元按照运行状态分析算法计算出OCT运行状态参数,将该参数通过快速通信通道传递给OCT实时信号处理系统中的互感器输出信号综合单元。OCT实时信号处理系统中的突变电流检测单元接收前级模数转换器和后级模数转换器输出的数据,同时将该数据传递给稳态电流信号处理单元和暂态电流信号处理单元,突变电流检测单元按照突变电流检测算法计算电流突变率,当电流突变率达到预先设定的阀值后输出具有固定时间宽度T的脉冲信号或者标志数据到互感器输出信号综合单元中,互感器输出信号综合单元在接收到该信号后立即将所接收到的暂态电流信号处理单元输出的数据按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中;如果互感器输出信号综合单元没有收到突变电流检测单元所输出的具有固定时间宽度T(0〈T〈100毫秒)的脉冲信号或者标志数据时,默认将所接收到的稳态电流信号处理单元输出的数据按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中;当互感器输出信号综合单元接收到OCT运行状态分析单元输出的OCT运行状态参数后,立即将所接收到的OCT运行状态参数按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中;稳态电流信号处理单元在接收到突变电流检测单元输出的数据后按照稳态电流信号处理算法计算,将计算结果输出到互感器输出信号综合单元;暂态电流信号处理单元在接收到突变电流检测单元输出的数据后按照暂态电流信号处理算法计算,将计算结果输出到互感器输出信号综合单元。
[0033]图2是OCT实时信号处理系统中数据采集的电路原理图。前级光探测器和后级光探测器的输出接到电路中的INl和IN2端点上,INl和IN2信号经过IK电阻分别进入到两个相同的仪表运算放大器AD620的管脚3上,这两个仪表运算放大器AD620的管脚2上连接有IK电阻,这两个仪表运算放大器AD620的管脚4和7分别连接到-12V和+12V上,这两个仪表运算放大器AD620的管脚I和8之间串联有100欧姆的电阻,这两个仪表运算放大器AD620的输出端分别接到模拟数字转换器AD7265的VAl和VA2上,模拟数字转换器AD7265的DoutA、DoutB、50^和03管脚分别对应地与驱动器3阶41^04245的41)2^3^4管脚相连,模拟数字转换器AD7265的A0、A1、A2和RANGE管脚分别对应地与驱动器SN74LVC4245的A5、A6、A7、A8管脚相连,驱动器3~741^04245的81、82、83、84、85、86、87和88管脚分别对应地与??6々芯片EP3C120F780的RUP4、RDN4、10/T12n、10/T14n、10/T17n、10/T18n、10/T19n和10/T15p管脚相连。
[0034]图3是OCT实时信号处理系统的电路原理图。4X4键盘共计16个按键Kll?K14、K21?Κ24、Κ31?Κ34、Κ41?Κ44的一端连接在一起,与GND端相连;16个按键的另一端分别与16个4.3Κ的电阻对应相连后,分别与FPGA芯片EP3C120F780的16个管脚对应相连,这16个管脚分别为 Ι0Β1_13、Ι0Β1_14、Ι0Β1_15、Ι0Β1_16、Ι0Β1_17、Ι0Β1_18、Ι0Β1_19、Ι0Β1_20、Ι0Β1_21、Ι0Β1_22、Ι0Β1_25、Ι0Β1_26、Ι0Β1_27、Ι0Β1_28、Ι0Β1_29 和 Ι0Β1_30。液晶显示器 LCD_1 的数据接口中的DBO?DB7分别与FPGA芯片EP3C120F780的8个管脚对应相连,这8个管脚分别为10B1_31、10B1_32、10B1_33、10B1_34、10B1_35、10B1_36、10B1_37、10B1_38和10B1_39。液晶显示器LCD_1的数据接口中的CSl、CS2、RS、R/W和/RESET分别与FPGA芯片EP3C120F780的5个管脚对应相连,这5个管脚分别为1(?1_40、1(?1_41、1(?1_42、1(?1_43、1(?1_44。1]38驱动器H)IUSB12_1的数据总线的8个管脚DAO?DA7分别与FPGA芯片EP3C120F780的8个管脚对应相连,这 8 个管脚分别为 10B1_1、10B1_2、10B1_3、10B1_4、10B1_5、10B1_6、10B1_7、10B1_8。USB驱动器H)IUSB12_1的控制总线的4个管脚A0、CS、INT、SUSP分别与FPGA芯片EP3C120F780的4个管脚对应相连,这4个管脚分别为1081_9、1081_10、1081_11、1081_12。1^8驱动器PDIUSB12_1的数据传输接口的3个管脚ETO、D-、D+分别与USB接口 USB_Port_l的管脚VBUS、D-、D+对应相连。
[0035]图4是OCT运行监控系统的电路原理图。4 X 4键盘共计16个按键K51?K54、K61?Κ64、Κ71?Κ74、Κ81?Κ84的一端连接在一起,与GND端相连;16个按键的另一端分别与16个4.3Κ的电阻对应相连后,分别与嵌入式CPU芯片PXA270C520的16个1管脚对应相连,这16个管脚分别为 GP1058、GP1059、GP1060、GP1061、GP1062、GP1063、GP1064、GP1065、GP1066、6卩1067、6?1068、6?1069、6?1070、6?1071、6?1072和6?1073。液晶显示器1^:0_2的数据接口中的DBO?DB7分别与嵌入式CPU芯片PXA270C520的8个数据总线管脚对应相连,这8个数据总线管脚分别为DataO、Data 1、0&七&2、0&七&3、0&七&4、0&七&5、0&七&6和0&七&7。液晶显不器]^0_2的数据接口中的CS1、CS2、RS、R/W和/RESET分别与嵌入式CPU芯片PXA270C520的5个管脚对应相连,这5个管脚分别为GP107、GP106、GP105、GP104和GP103WSB驱动器roiUSB12_2的数据总线的8个管脚DAO?DA7分别与嵌入式CPU芯片PXA270C520的8个数据总线管脚对应相连,1^8驱动器?011^812_2的控制总线的4个管脚40、03、1奶'、31^?分别与嵌入式031]芯片PXA270C520的4个管脚对应相连,这4个管脚分别为40、6?1030、6?1029和6?1028。1^8驱动器PDIUSB12_2的数据传输接口的3个管脚ET0、D-、D+分别与USB接口 USB_Port_2的管脚VBUS、D-、D+对应相连。
[0036]图5是OCT实时信号处理系统与OCT运行监控系统之间数据传输的电路原理图。嵌入式CPU芯片PXA270C520的数据总线的16个管脚分别与网络接口芯片DM9000_1的数据总线的16个管脚对应相连,嵌入式CI3U芯片PXA270C520的数据总线的16个管脚分别为DataO、Datal、Data2、Data3、Data4、Data5、Data6、Data7、Data8、Data9、Datal0、Datall、Datal2、Datal3、Datal4和Datal5,网络接口芯片DM9000_1的数据总线的16个管脚分别为SD0、SD1、502、503、504、505、506、507、508、509、5010、5011、5012、5013、5014和5015;网络接口芯片DM9000_1的控制总线中的6个管脚分别与嵌入式CPU芯片PXA270C520的1接口的5个管脚和地址总线中的I个管脚对应相连,网络接口芯片DM9000j的控制总线中的6个管脚分别为PWRST、INT、1R、10W、CS和CMD,嵌入式CPU芯片PXA270C520的1接口的5个管脚分别为GP10101、GP10100、GP1099、GP1098和 GP1097,嵌入式 CPU 芯片 PXA270C520 的地址总线的 I 个管脚为AO。网络接口芯片DM9000_1的网络接口的4个管脚分别与网络端口芯片PH163539_1中的4个接口管脚对应相连,网络接口芯片DM9000_1的网络接口的4个管脚分别为LAN TX-、LAN TX+、LAN RX-和LAN RX-,网络端口芯片PH163539_1中的4个接口管脚分别为TD+/RD+、TD-/RD-、RD+/TD+和RD-/TD-。网络接口芯片DM9000_2的数据总线的16个管脚分别与FPGA芯片EP3C120F780的1接口的16个管脚对应相连,网络接口芯片DM9000j的数据总线的16个管脚分别为300、501、502、503、504、505、506、507、508、509、5010、5011、5012、5013、5014和SD15,FPGA 芯片 EP3C120F780 的 1接口的 16 个管脚分别为 10B1_50、10B1_51、10B1_52、10B1_53、10B1_54、10B1_55、10B1_56、10B1_57、10B1_58、10B1_59、10B1_60、10B1_61、10B1_62、10B1_63、10B1_64和10B1_65;网络接口芯片DM9000_2的控制总线中的6个管脚分别与FPGA芯片EP3C120F780的1接口的6个管脚对应相连,网络接口芯片DM9000_2的控制总线中的6个管脚分别为PWRST、INT、1R、10W、CS和CMD,FPGA芯片EP3C120F780的1接口的6个管脚分别为 10B1_71、10B1_70、10B1_69、10B1_68、10B1_67 和 10B1_66。网络接口 芯片 DM9000_2 的网络接口的4个管脚分别与网络端口芯片PH163539_2中的4个接口管脚对应相连,网络接口芯片DM9000_2的网络接口的4个管脚分别为LAN TX_、LAN TX+^LAN RX-和LAN RX-,网络端口芯片PHl 63539_2中的4个接口管脚分别为TD+/RD+、TD-/RD-、RD+/TD+和RD-/TD-。网络端口芯片PHl 63539_1中的4个网络管脚TX+/RX+、TX-/RX-、RX+/TX+、RX-/TX-分别与网络端口芯片 PHl 63539_2 中的 4个网络管脚 TX+/RX+、TX-/RX-、RX+/TX+、RX-/TX-对应相连。
[0037]此实施例仅为本实用新型较佳的【具体实施方式】,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。
【主权项】
1.一种光学电流互感器的信号处理和监控装置,其特征在于,包括:依次相连的高稳定可控电流源、受控发光源、光分路器、传感磁光光路结构,所述传感磁光光路结构由依次相连的输入准直器、起偏器、磁光材料、检偏器和平行输出准直器组成,且均处于非导磁材料的壳体内; 光分路器将光分成两路:一路输入到前级光电探测器,另一路通过传感磁光光路结构输入到后级光电探测器;前级光电探测器和后级光电探测器分别通过前级模数转换器和后级模数转换器与突变电流检测单元相连,突变电流检测单元通过暂态电流信号处理单元和稳态电流信号处理单元与互感器输出信号综合单元相连,且突变电流检测单元直接与互感器输出信号综合单元相连;所述前级模数转换器、后级模数转换器、突变电流检测单元、暂态电流信号处理单元、稳态电流信号处理单元、互感器输出信号综合单元共同组成OCT实时信号处理单元; 前级模数转换器和后级模数转换器同时与OCT光强快速录波单元相连,OCT光强快速录波单元分别通过OCT时变参数辨识单元和OCT运行状态分析单元与稳态电流信号处理单元和互感器输出信号综合单元相连;所述OCT光强快速录波单元、OCT时变参数辨识单元、OCT运行状态分析单元共同组成OCT运行监控系统; 互感器输出信号综合单元与合并单元相连。2.根据权利要求1所述装置,其特征在于,所述高稳定可控电流源输出稳定的直流电流到受控发光源,受控发光源输出高稳定的直流光强,经过光分路器后根据分光比Kj分成两束光,一束光按照受控发光源输出光的光强的K J倍,经过传感磁光光路结构后到达后级光电探测器;另一束光按照受控发光源输出光的光强的1-Kj倍,进入到前级光电探测器;比例系数Kj的范围为0.001-0.999。3.根据权利要求1所述装置,其特征在于,所述OCT运行监控系统中的OCT光强快速录波单元在接收前级模数转换器和后级模数转换器输出的数据后快速记录,然后将数据传递给OCT时变参数辨识单元和OCT运行状态分析单元;OCT时变参数辨识单元计算出OCT的时变参数,然后将该参数通过快速通信通道传递给OCT实时信号处理系统中的稳态电流信号处理单元;OCT运行状态分析单元计算出OCT运行状态参数,将该参数通过快速通信通道传递给OCT实时信号处理系统中的互感器输出信号综合单元。4.根据权利要求1所述装置,其特征在于,所述OCT实时信号处理系统中的突变电流检测单元接收前级模数转换器和后级模数转换器输出的数据,同时将该数据传递给稳态电流信号处理单元和暂态电流信号处理单元,突变电流检测单元计算电流突变率,当电流突变率达到预先设定的阀值后输出具有固定时间宽度T的脉冲信号或者标志数据到互感器输出信号综合单元中,互感器输出信号综合单元在接收到该信号后立即将所接收到的暂态电流信号处理单元输出的数据按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中; 如果互感器输出信号综合单元没有收到突变电流检测单元所输出的具有固定时间宽度T的脉冲信号或者标志数据时,默认将所接收到的稳态电流信号处理单元输出的数据按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中,0〈T〈100毫秒; 当互感器输出信号综合单元接收到OCT运行状态分析单元输出的OCT运行状态参数后,立即将所接收到的OCT运行状态参数按照IEC61850-9-1或者IEC61850-9-2的规约或者自定义格式规约输出到合并单元中; 稳态电流信号处理单元在接收到突变电流检测单元输出的数据后计算,将计算结果输出到互感器输出信号综合单元;暂态电流信号处理单元在接收到突变电流检测单元输出的数据后计算,将计算结果输出到互感器输出信号综合单元。5.根据权利要求1所述装置,其特征在于,所述OCT实时信号处理系统采用FPGA或DSP芯片作为主CPU,包括8MB SRAM、64MB Flash存储器、12位或16位ADC模数转换器芯片、USB2.0接口芯片、第一 100M以太网接口芯片、第一 4 X 4键盘和IXD显示器。6.根据权利要求1所述装置,其特征在于,所述OCT运行监控系统采用嵌入式结构,包括主频为500MHz的32位ARM芯片、64MB SRAM、128MB Flash存储器、232或485串 口、第二 100M以太网芯片、时钟芯片DS12887、6 X 6键盘或第二4 X4键盘和彩色液晶显示器;FPGA或DSP控制前级模数转换器和后级模数转换器对前级光电探测器和后级光电探测器输出的电压信号以每秒Fdata的采样率进行模数转换,将前级模数转换器和后级模数转换器输出的数据接收并存储到OCT实时信号处理系统上的8MB SRAM中,通过第一 100M以太网接口芯片通过数据线将数据传递给OCT运行监控系统;OCT运行监控系统中的32位ARM芯片控制第二 100M以太网接口芯片接收到数据后存储到OCT运行监控系统中的64MB SRAM中,光电输出数据采样率Fdata的取值范围为1000-1000000。
【文档编号】G01R35/02GK205484536SQ201620106258
【公开日】2016年8月17日
【申请日】2016年2月2日
【发明人】李岩松, 刘君
【申请人】华北电力大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1