自校准时间-数字转换器集成电路的制作方法

文档序号:19744028发布日期:2020-01-21 18:00阅读:来源:国知局
技术总结
本发明公开一种用于基于单光子雪崩二极管(SPAD)的深度感测的自校准时间‑数字转换器(TDC)集成电路。电路包含:SPAD矩阵,具有多个以m行和n列布置的SPAD像素,SPAD像素的每一列中的SPAD像素由列总线连接;全域延迟锁相环(DLL)单元,具有n个缓冲器和n个时钟信号;以及图像信号处理单元,用于从列TDC阵列接收图像信号。电路还可包含:行控制单元,配置成针对传输信号启用每一行中的一个SPAD像素;循环n路复用器,用于在全域DLL单元中循环复用n个时钟信号;列TDC阵列,具有n个TDC,每一TDC更包括计数器和锁存器,每一TDC的锁存器连接到用于循环复用的循环n路复用器。

技术研发人员:殷勤;周国煜;叶尚府;赵亦平;李其霖
受保护的技术使用者:台湾积体电路制造股份有限公司
技术研发日:2019.07.10
技术公布日:2020.01.21

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1