一种用于LDO的缓冲电路的制作方法

文档序号:11518921阅读:650来源:国知局
一种用于LDO的缓冲电路的制造方法与工艺

本发明属于集成电路技术领域,涉及一种用于ldo的缓冲电路。



背景技术:

在ldo集成电路芯片中,电路中的调整管要求通过大电流,因此其尺寸一般较大。从而造成该调整管的输入电容较大。在ldo反馈环路中,输出电压反馈信号输入误差放大器然后驱动调整管。该误差放大器由于功耗限制,因此其驱动电流有限。这种情况会导致电路的瞬态响应变差。此外,由于误差放大器的大输出电容和大输出电阻导致误差放大器输出极点偏小。该极点一般是第三极点p3会使电路的稳定性恶化。目前的解决方案一般是在误差放大器的输出端加一级缓冲放大器。该缓冲放大器可以增大误差放大器的驱动能力使ldo的瞬态响应变好。此外,由于缓冲放大器的低输出电阻,因此可以把极点p3推到更高的频率上,使其不对电路的稳定性造成影响。但是一般的缓冲器放大器的功耗太大,效率不高。



技术实现要素:

本发明的目的是为了解决现有的ldo的缓冲放大器的功耗太大,或电路结构过于复杂造成电路面积太大引起的问题。从而提出了一种简洁高效率的ldo缓冲放大器。

本发明技术方案如下:

一种用于ldo的缓冲电路,其特征在于,所述缓冲电路连接在ldo的误差放大器和调整管之间,所述缓冲电路用于增大误差放大器的驱动能力;所述缓冲电路由第一pmos管mp1、第二pmos管mp2、第一npn管t1、第一nmos管mn1和第二nmos管mn2构成;其中,

第一npn管t1的集电极接ldo的输入电压,其基极接ldo误差放大器的输出信号ve,第一npn管t1的发射极连接第一nmos管mn1的漏极和第二pmos管mp2的栅极;第一pmos管mp1的栅极接偏置电压,其源极接ldo的输入电压,第一pmos管mp1的漏极连接第一nmos管mn1的栅极、第二nmos管mn2的栅极、第二pmos管mp2的漏极和第二nmos管mn2的漏极;第一pmos管的衬底接ldo的输入电压,第二pmos管mp2的栅极连接第一npn晶体管t1的发射极,第二pmos管mp2的源级和衬底连接ldo的输入电压;第一nmos管mn1的漏极接第一npn管t1的发射极;第一nmos管mn1的源极和衬底连接vss;第二nmos管mn2的源极和衬底连接电源vss;第一npn管t1发射极、第一nmos管mn1漏极和第二pmos管mp2栅极的连接点为缓冲电路的输出端,接调整管的栅极。

本发明的有益效果为,相对于传统的ldo电路,本发明的方案中增加了缓冲电路;该缓冲电路可以增大误差放大器的驱动能力使ldo的瞬态响应得到极大改善;此外,由于缓冲电路是由源极跟随器组成,源极跟随器具有极低的输出电阻,因此可以误差放大器输出端产生的极点p3推到更高的频率上,使其不对电路的稳定性造成影响;更为重要的是该电路通过电路结构的设计减小了缓冲器的静态电流,这对ldo电路整体功耗的降低是有非常重要的意义的。

附图说明

图1为ldo的整体电路框图;

图2为本发明的缓冲电路的结构示意图。

具体实施方式

下面结合附图对本发明进行详细的描述

图1为ldo整体电路框图,其中包含本发明的缓冲电路。如图所示,ldo整体电路包含基准,误差放大器,缓冲电路,调整管,反馈环路,还包括一些保护电路(图中没有画出)。整个ldo的基本工作原理就是通过反馈电阻r1,r2采样输出电压数值,并反馈到误差放大器与基准电压比较。然后把误差信号放大驱动调整管改变其电阻以保持输出电压稳定。相对于传统的不含缓冲电路的ldo,由于电路功耗的限制,误差放大器的摆率受到限制。因此当输出剧烈波动时,误差放大器的输出没法迅速变化导致ldo电路的调整时间变长,从而导致输出电压波动太大。由于模拟电路抗干扰能力差,因此ldo输出电压的波动对一些模拟电路来说会导致电路工作不正常。

如图2所示,为本发明的缓冲电路结构,本发明的工作原理是:

ldo缓冲电路主体结构是由第一npn管t1和第一nmos管mn1组成的一个源极跟随器。第一nmos管mn1和第二nmos管mn2组成电流镜结构。第一pmos管是一个镜像电流源向第二nmos管mn2注入一个固定电流ibias。第二pmos管mp2检测输出电压,并把检测电压转换成电流注入到第二nmos管mn2。

该缓冲电路的整体功能检测发射极跟随器的输出电压然后产生一个相应的电流,再通过电流镜镜像到发射极跟随器的负载电流源,从而调整改善电路的瞬态响应。当电路处于低负载条件下,缓冲电路中第二pmos管mp2检测发射极跟随器输出从而产生出的电流非常小几乎可以忽略。因此注入第二nmos管mn2的电流只有电流源第一pmos管注入的电流,该电流是固定的。这样在低负载条件下就不会造成太大的功耗。当电路处于高负载条件下,第二pmos管检测发射极跟随器的输出从而产生一个很大的电流,该电流加上固定电流源mp1产生的电流ibias镜像到发射极跟随器,从而减小ldo的调整时间,改善ldo的输出电压性能。此外由于缓冲电路是发射极跟随器,输出电阻非常小,因此调整管输入端的极点可以被推到更高的频率上,避免影响电路的稳定性。

综上可以看出,本发明所提出的ldo缓冲电路的技术优点:相对于一般的ldo电路,该缓冲放大器可以增大误差放大器的驱动能力使ldo的瞬态响应变好。此外,由于缓冲放大器的低输出电阻,因此可以把极点p3推到更高的频率上,使其不对电路的稳定性造成影响。更为重要的是该缓冲器在提升电路的性能时并不会增加太大的静态电流,效率高。



技术特征:

技术总结
本发明属于集成电路技术领域,涉及一种用于LDO的缓冲电路。相对于传统的LDO电路,本发明的方案中增加了缓冲电路;该缓冲电路可以增大误差放大器的驱动能力使LDO的瞬态响应得到极大改善;此外,由于缓冲电路是由源极跟随器组成,源极跟随器具有极低的输出电阻,因此可以误差放大器输出端产生的极点P3推到更高的频率上,使其不对电路的稳定性造成影响;更为重要的是该电路通过电路结构的设计减小了缓冲器的静态电流,这对LDO电路整体功耗的降低是有非常重要的意义的。

技术研发人员:方健;王科竣;冯磊;陈智昕;刘振国;张波;杨健
受保护的技术使用者:电子科技大学
技术研发日:2017.06.15
技术公布日:2017.08.18
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1