电压调节电路的制作方法

文档序号:29616386发布日期:2022-04-13 11:48阅读:339来源:国知局
电压调节电路的制作方法

1.本发明涉及电子电路技术领域,具体涉及一种电压调节电路。


背景技术:

2.电压调节电路应用非常广泛,尤其是在高压产品当中,几乎都会采用电压调节电路,把高压转换为低压,为芯片供电,这样芯片内部大部分电路都可以采用低压器件搭建,这样既能节约成本,又能提高精度,可靠性也会更高。然而有些芯片具有指示功能,需要芯片上电就能给出正确指示,但电压调节电路通常都会有一个建立时间,这段时间相当于芯片内部并没有电压源,因此也就不能给出正确指示,导致芯片上电时出现短暂指示错误的情况。
3.参考图1,现有技术中公开的一种电压调节电路100包括:连接于输入端与信号地之间的运算放大器110和场效应管mp3、第一电阻r11、和第二电阻r12,具体地,运算放大器110包括:场效应管mp1、场效应管mp2、场效应管mn1、场效应管mn2和电流源i1,场效应管mp1和场效应管mp2的源极共同连接在输入端,接入输入信号vin,栅极共同连接在场效应管mp1的漏极,且场效应管mp1的漏极与场效应管mn1的漏极相连,场效应管mp2的漏极与场效应管mn2的漏极相连,而场效应管mn1的源极与场效应管mn2的源极相连并通过电流源i1连接到信号地,其中,场效应管mn2的栅极作为运算放大器110的第一输入端与参考电压vref相连接,场效应管mn1的栅极作为运算放大器110的第二输入端连接至第一电阻r11与第二电阻r12之间的连接节点提供的反馈电压vfb;场效应管mp2与场效应管mn2的连接节点作为该运算放大器110的输出端vout0,而场效应管mp3的栅极与该运算放大器110的输出端相连接,源极与输入端vin相连接;第一电阻r11的一端与场效应管mp3的漏极相连接,另一端与第二电阻r12连接;第二电阻r12,连接在第一电阻r11和信号地之间;第一电阻r11与场效应管mp3漏极之间的连接节点作为该电压调节电路100的输出端,用以提供电压vreg。此外,上述电压调节电路100还包括稳压二极管zd,连接在该电压调节电路100的输出端与信号地之间。
4.上述的电压调节电路100采用运算放大器110且工作在负反馈环路中,使vref=vfb,参考电压vref为带隙基准源提供的,vfb为输出反馈电压,vreg为该电压调节电路100的输出电压,用于为芯片内部电路供电,根据上述关系可以得到:verg=vref*(r11+r12)/r12。这种电路结构简单,精度高,但芯片上电后带隙基准源及电压调节电路都需要一定的建立时间,而这段时间相当于芯片内部并没有电压源,容易导致芯片上电时出现短暂指示错误的情况。


技术实现要素:

5.为了解决上述技术问题,本发明提供了一种电压调节电路,可以提高芯片上电时的电路响应速度,同时保证该电路具有高精度。
6.根据本发明提供的一种电压调节电路,该电压调节电路用于为芯片内部电路供
电,其包括:
7.误差放大器,连接于供电端和地之间,具有第一输出端和第二输出端,用于根据基准电压和反馈电压的比较结果,经该第一输出端提供第一控制信号或经该第二输出端提供第二控制信号;
8.第一晶体管,连接在供电端与该电压调节电路的输出端之间,该第一晶体管的控制端连接前述误差放大器的第一输出端;
9.第二晶体管,并联于前述第一晶体管的两端,该第二晶体管的控制端连接前述误差放大器的第二输出端;
10.反馈控制模块,连接于该电压调节电路的输出端与地之间,用于提供前述反馈电压。
11.优选地,前述误差放大器可以在以下模式之间切换:
12.启动模式,前述基准电压未达到预定的电压参考值,前述误差放大器根据生成的前述第二控制信号控制前述第二晶体管处于导通状态;
13.工作模式,前述基准电压达到前述预定的电压参考值,前述误差放大器根据生成的前述第一控制信号控制前述第一晶体管处于导通状态的同时控制所述第二晶体管处于截止状态。
14.优选地,前述误差放大器包括:
15.串联连接在供电端与地之间的第三晶体管、第四晶体管和第一电流源,该第三晶体管的第一端与供电端连接,控制端与其自身的第二端连接,前述第四晶体管的控制端作为前述误差放大器的反相输入端与前述反馈控制模块连接,接入前述反馈电压;
16.串联连接在供电端与前述第一电流源之间的第五晶体管和第六晶体管,该第五晶体管的第一端与前述第三晶体管的第一端连接,控制端与前述第三晶体管的控制端连接,该第五晶体管与第六晶体管的连接节点作为前述误差放大器的第一输出端,该第六晶体管的控制端作为前述误差放大器的同相输入端接入前述基准电压;
17.串联连接在供电端与地之间的第七晶体管和第一电阻,该第七晶体管的第一端与前述第三晶体管的第一端连接,控制端与前述第三晶体管的控制端连接,第二端与前述第一电阻的一端连接,且该第七晶体管与前述第一电阻的的连接节点作为前述误差放大器的第二输出端。
18.优选地,该电压调节电路还包括:
19.带隙基准电压发生器,该带隙基准电压发生器的输出端连接前述第四晶体管的控制端,用以提供前述基准电压,且前述预定的电压参考值大于等于前述第四晶体管的导通电压。
20.优选地,前述反馈控制模块包括:
21.串联连接在该电压调节电路的输出端与地之间的第二电阻和第三电阻,该第二电阻和第三电阻的连接节点与前述第二晶体管的控制端连接,用以提供前述反馈电压。
22.优选地,该电压调节电路还包括:
23.稳压器件,连接在该电压调节电路的输出端与地之间。
24.优选地,前述稳压器件为选自电容和二极管中的任意一种。
25.优选地,前述第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第
六晶体管和第七晶体管均为金属氧化物半导体场效应晶体管。
26.优选地,前述第一晶体管、第三晶体管、第五晶体管、第六晶体管和第七晶体管均为p型金属氧化物半导体场效应晶体管。
27.优选地,前述第二晶体管和第四晶体管均为n型金属氧化物半导体场效应晶体管。
28.本发明的有益效果是:本发明提供的一种用于为芯片内部电路供电的电压调节电路,其包括:连接于供电端和地之间的误差放大器,该误差放大器具有第一输出端和第二输出端,用于根据基准电压和反馈电压的比较结果,经该第一输出端提供第一控制信号或经该第二输出端提供第二控制信号;连接在供电端与该电压调节电路的输出端之间的第一晶体管,该第一晶体管的控制端连接误差放大器的第一输出端;并联于该第一晶体管两端的第二晶体管,该第二晶体管的控制端连接误差放大器的第二输出端;以及连接于该电压调节电路的输出端与地之间用于提供前述反馈电压的反馈控制模块,以此当前述基准电压未达到预定的电压参考值时,前述误差放大器处于启动模式,根据生成的前述第二控制信号控制前述第二晶体管处于导通状态;当前述基准电压达到前述预定的电压参考值时,前述误差放大器处于稳定工作模式,根据生成的前述第一控制信号控制前述第一晶体管处于导通状态的同时控制该第二晶体管处于截止状态,这样该电压调节电路能快速响应于芯片上电,跟随输入信号(vin)的上升,能够在基准电压未建立之前及时给芯片内部电路提供电压,在基准电压稳定建立后,该电压调节电路能使输出稳定在设定值上,以获得较高精度的输出电压(vreg),一方面提高了芯片上电时该电压调节电路的响应速度,另一方面也保证了该电压调节电路的高精度,避免了芯片上电初期因基准电压未建立,而导致这段时间芯片内部的电路出现短暂指示错误的情况。
附图说明
29.通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚。
30.图1示出现有技术中的一种电压调节电路的结构示意图;
31.图2示出本发明实施例提供的一种电压调节电路的结构示意图;
32.图3示出图2所示电压调节电路中各个电压信号的工作时序图;
33.图4示出图2所示电压调节电路中误差放大器处于启动模式下的等效电路图;
34.图5示出图2所示电压调节电路中误差放大器处于工作模式下的等效电路图。
具体实施方式
35.为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的较佳实施例。但是,本发明可以通过不同的形式来实现,并不限于本文所描述的实施例。相反的,提供这些实施例的目的是使对本发明的公开内容的理解更加透彻全面。
36.除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。
37.下面,参照附图对本发明进行详细说明。
38.图2示出本发明实施例提供的一种电压调节电路的结构示意图。
39.参考图2,本发明实施例提供的一种用于为芯片内部电路供电的电压调节电路200,可用于作为电子设备的稳压器件。电子设备可以是平板电脑、智能电话、智能手表或任何合适的设备,并且可以在一些应用中由电池(未示出)供电。
40.在本实施例中,该电压调节电路200包括但不限于:误差放大器210、晶体管q6、晶体管q7和反馈控制模块220。
41.其中,误差放大器210连接于供电端和地之间,具有第一输出端和第二输出端,用于根据基准电压vref和反馈电压vfb的比较结果,经该第一输出端提供第一控制信号vout0或经该第二输出端提供第二控制信号vout1;而晶体管q6连接在供电端与该电压调节电路200的输出端之间,该晶体管q6的控制端连接误差放大器210的第一输出端,晶体管q7并联于晶体管q6的两端,该晶体管q7的控制端连接误差放大器210的第二输出端;反馈控制模块220则连接于该电压调节电路200的输出端与地之间,用于提供前述的反馈电压vfb。
42.进一步的,该误差放大器210可以在以下模式之间切换:
43.启动模式,基准电压vref未达到预定的电压参考值,误差放大器210根据生成的该第二控制信号vout1控制该晶体管q7处于导通状态;
44.工作模式,基准电压vref达到前述预定的电压参考值,误差放大器210根据生成的该第一控制信号vout0控制晶体管q6处于导通状态的同时控制该晶体管q7处于截止状态。
45.进一步的,误差放大器210可以包括差分输入级,其具有耦合为接收基准电压vref和反馈电压vfb的差分输入对,并且具有第一尾部,而该第一尾部可以包括电流源i1。在本实施例中,差分输入级包括:
46.串联连接在供电端与地之间的晶体管q1、晶体管q3和前述电流源i1,该晶体管q1的第一端与供电端连接,用以接收输入信号vin,控制端与其自身的第二端连接,该晶体管q3的控制端作为误差放大器210的反相输入端与反馈控制模块220连接,接入反馈电压vfb;
47.串联连接在供电端与电流源i1之间的晶体管q2和晶体管q4,该晶体管q2的第一端与晶体管q1的第一端连接,控制端与晶体管q1的控制端连接,该晶体管q2的第二端与晶体管q4的第二端连接,且该晶体管q2与晶体管q4的连接节点作为误差放大器210的第一输出端,该晶体管q4的控制端作为误差放大器210的同相输入端接入基准电压vref,第一端通过该电流源i1连接到地;
48.串联连接在供电端与地之间的晶体管q5和电阻r23,该晶体管q5的第一端与晶体管q1的第一端连接,控制端与晶体管q1的控制端连接,第二端与电阻r23的一端连接,电阻r23的另一端接地,且该晶体管q5与电阻r23的的连接节点作为误差放大器210的第二输出端。
49.进一步的,该电压调节电路200还包括带隙基准电压发生器(未示出),该带隙基准电压发生器的输出端连接晶体管q3的控制端,用以提供基准电压vref,且前述预定的电压参考值大于等于前述晶体管q4的导通电压值。
50.在本实施例中,反馈控制模块220包括:电阻r21和电阻r22,具体的,电阻r21和电阻r22串联连接在该电压调节电路200的输出端与地之间,且该电阻r21和电阻r22的连接节点与该晶体管q7的控制端连接,用以提供反馈电压vfb。
51.进一步的,该电压调节电路200还包括连接在该电压调节电路200的输出端与地之
间的稳压器件。
52.更进一步的,该稳压器件为选自电容和二极管中的任意一种,具体在在本实施例中,该稳压器件例如为为稳压二极管zd,如图2所示。
53.在本实施例中,晶体管q6、晶体管q7、晶体管q1、晶体管q3、晶体管q2、晶体管q4和晶体管q5均为金属氧化物半导体场效应晶体管(metal oxide semiconductor field effect transistor,mosfet),简称mos管。
54.具体的,该晶体管q6、晶体管q1、晶体管q2、晶体管q4和晶体管q5均为p型mos管,该晶体管q7和晶体管q3均为n型mos管。
55.图3示出图2所示电压调节电路中各个电压信号的工作时序图,图4示出图2所示电压调节电路中误差放大器处于启动模式下的等效电路图,图5示出图2所示电压调节电路中误差放大器处于工作模式下的等效电路图。
56.参考图3~图5,进一步对本发明实施例提供的电压调节电路200的工作原理进行说明。
57.如图3所示,在t1时刻,芯片开始进行上电,由于带隙基准电压发生器中的晶体管的切换延迟,基准电压vref(作为从该带隙基准电压发生器输出的固定调节的电压值)还未建立稳定,不是马上可用,即未达到预定的参考电压值(该预定的电压参考值大于等于晶体管q4的导通电压值),故晶体管q4处于截止状态,此时的第一控制信号vout0与输入信号vin的值相等,未达到晶体管q6的导通电压,晶体管q6处于截止状态,该电压调节电路200的输出电压vreg处于低电平状态,而该电压调节电路200中的误差放大器210工作在启动模式,将其电路结构简化得到如图4所示的电路,第二控制信号vout1通过电路r21连接到地。
58.随着芯片开始上电输入信号vin的电平逐渐上升,达到晶体管q7的导通电压时,该晶体管q7导通,此时该电压调节电路200的输出电压vreg被晶体管q7拉到输入信号vin的电位上。
59.随着输入信号vin继续上升,反馈电压vfb也跟随输出电压vreg的增大而增大,当反馈电压vfb达到晶体管q2的导通电压(假定w为vth)时,晶体管q2导通,此时该电压调节电路200形成包括有晶体管q6的负反馈闭环电路,根据此时的电路连接关系,得到:
60.vfb=vth
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(1)
61.vreg=vth*(r21+r22)/r22
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(2)
62.来到t2时刻,当基准电压vref建立起来时,即基准电压vref达到预定的参考电压值(该预定的电压参考值大于等于晶体管q4的导通电压值),此时晶体管q4处于导通状态,第一控制信号vout0被拉到与输入信号vin的值相等,晶体管q6导通,通过合理设置电阻r23的阻值以及晶体管q1和晶体管q5的电流镜比例,可使得第二控制信号vout1的电平上升到近似等于输入信号vin,使晶体管q7被截止关断,此时该电压调节电路200中的误差放大器210处于稳定的工作模式,将其电路结构简化得到如图5所示的电路,使得该电压调节电路200形成包括有晶体管q6的负反馈闭环电路,使得:
63.vfb=vref
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(3)
64.vreg=vref*(r21+r22)/r22
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(4)
65.这样在芯片上电时,该电压调节电路200在基准电压vref未建立起来前快速响应,跟随输入信号vin上升,能够及时给芯片内部电路提供电压,并在基准电压vref建立起来之
后,该电压调节电路200会稳定输出在公式(4)所设定的值上,以此获得高精度的输出电压vreg。
66.综上所述,本发明实施例提供的用于为芯片内部提供输出电压vreg的电压调节电路200包括:连接于供电端和地之间的误差放大器210,该误差放大器210具有第一输出端和第二输出端,用于根据基准电压vref和反馈电压vfb的比较结果,经该第一输出端提供第一控制信号vout0或经该第二输出端提供第二控制信号vout1;连接在供电端与该电压调节电路200的输出端之间的晶体管q6,该晶体管q6的控制端连接误差放大器210的第一输出端;并联于该晶体管q6两端的晶体管q7,该晶体管q7的控制端连接误差放大器210的第二输出端;以及连接于该电压调节电路200的输出端与地之间用于提供反馈电压vfb的反馈控制模块220,以此在前述基准电压vref未达到预定的电压参考值时,该误差放大器210处于启动模式,根据生成的前述第二控制信号vout1控制晶体管q7处于导通状态;在前述基准电压vref达到预定的电压参考值时,该误差放大器210处于稳定的工作模式,根据生成的前述第一控制信号vout0控制晶体管q6处于导通状态的同时控制该晶体管q7处于截止状态,这样该电压调节电路200能快速响应于芯片上电,跟随输入信号vin的上升,能够在基准电压vref未建立前及时给芯片内部电路提供输出电压vreg,在基准电压vref稳定建立后,该电压调节电路200能使输出稳定在设定值上,以获得较高精度的输出电压vreg,这样一方面提高了芯片上电时该电压调节电路200的响应速度,另一方面也保证了该电压调节电路200的高精度,避免了芯片上电初期因基准电压未建立,而导致这段时间芯片内部的电路出现短暂指示错误的情况。
67.应当说明的是,在本发明的描述中,需要理解的是,术语“上”、“下”、“内”等指示方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的组件或元件必须具有特定的方位,以特定的方位构造和操作,因此不能理解为对本发明的限制。
68.此外,在本文中,所含术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
69.最后应说明的是:显然,上述实施例仅仅是为清楚地说明本发明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引申出的显而易见的变化或变动仍处于本发明的保护范围之中。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1