总线电路装置及系统的制作方法

文档序号:6420374阅读:117来源:国知局
专利名称:总线电路装置及系统的制作方法
技术领域
本发明涉及一种电路装置及系统,尤其涉及一种可进行串接弹性扩充,并可供重复利用的总线电路装置及系统。
背景技术
目前,与总线相连接的众多设备,如MCU(Micro Controller Unit,微控制器)、LCD(Liquid Crystal Display,液晶显示器)驱动器、LED(Low Emitting Diode,发光二极管)驱动器、存储器、I/O端口扩展器、键盘接口等,均需要有一唯一总线地址用于识别这些设备。
为给与总线相连接的众多设备设定总线地址,业界常用的方法是通过每一设备相应的线路,人工设定其总线地址。参阅图1所示,为现有的总线电路系统示意图。若干总线电路装置120、130、140及150相互并行连接之后串行连接至一控制芯片110。若干总线电路装置120、130、140及150的总线地址是通过人工布局其总线地址管脚A0、A1及A2而设定总线电路装置120,将其总线地址管脚A0、A1、A2均接至低电平;总线电路装置130,将其总线地址管脚A0接至电源高电平VCC,总线地址管脚A1、A2均接至低电平;总线电路装置140,将其总线地址管脚A0、A2接至低电平,总线地址管脚A1接至电源高电平VCC;总线电路装置150,将其总线地址管脚A0、A1接至电源高电平VCC,总线地址管脚A2接至低电平。由于电源高电平对应为逻辑“1”,低电平对应为逻辑“0”,所以,若干总线电路装置120、130、140及150的总线地址分别为“000”、“001”、“010”、“011”。
上述现有的总线地址设定方法,虽然可以唯一地设定每一设备的总线地址,但该方法非常不够弹性。当要增加新设备时,就必须修改原先电路线的布局,重新制作PCB(Printed Circuit Board)。而且,原先PCB也无法再扩充利用。

发明内容针对现有技术的不足,本发明的主要目的在于提供一种总线电路装置及系统,其可适用于可弹性串行连接扩充若干总线电路装置。在增加新的总线电路装置时,无需重新制作PCB即可方便地进行总线电路装置的串接扩充。
为了实现本发明的目的,本发明提供一种可弹性串接扩充,可重复利用的总线电路装置及系统。该可弹性串接扩充总线电路装置包括一功能芯片,其具有至少一功能管脚以及至少一地址管脚;一第一连接器,其位于该电路装置的输入端,并具有至少一地址端子,以及至少一功能端子与该功能芯片相连;一第二连接器,其位于该电路装置的输出端,其具有至少一功能端子与第一连接器的功能端子相连,以及至少一地址端子;以及一加法运算器,其具有至少一输入管脚与一输出管脚,该输入管脚与第一连接器的地址端子相连,该输出管脚与该功能芯片的地址管脚相连。其中,该加法运算器为一二进制加法运算器,且可以实现输入数值加1的功能。
本发明的可弹性串接扩充总线电路系统包括一控制电路装置;至少一总线电路装置。其中控制电路装置进一步包括一控制芯片,其具有至少一功能管脚以及至少一地址管脚;一连接器,其具有至少一地址端子与控制芯片的地址管脚相连,以及至少一功能端子与控制芯片的功能管脚相连。总线电路装置进一步包括一功能芯片,其具有至少一功能管脚以及至少一地址管脚;一第一连接器,其位于该总线电路装置的输入端,并具有至少一地址端子,以及至少一功能端子与该功能芯片相连;一第二连接器,其位于该总线电路装置的输出端,其具有至少一功能端子与第一连接器的功能端子相连,以及至少一地址端子;以及一加法运算器,其具有至少一输入管脚与一输出管脚,该输入管脚与第一连接器的地址端子相连,该输出管脚与该功能芯片的地址管脚相连,该加法运算器为一二进制加法运算器,且可以实现输入数值加1的功能。
相比较现有的总线电路装置,由于本发明总线电路装置的总线地址是由二进制加法运算器运算所得,而非人工布线所设定,所以当用户添加新的总线电路装置时无需修改电路布线,只需重复使用本发明所提供的总线电路装置及系统进行扩充,从而可以有效的降低成本。

图1为现有的总线电路系统示意图。
图2为本发明总线电路系统的结构示意图。
图3为本发明二进制加法运算器的电路示意图(一)。
图4为本发明二进制加法运算器的电路示意图(二)。
主要组件说明控制芯片 110、211总线电路装置 120、130、140、150控制电路装置 210连接器212第一级总线电路装置230第一连接器231、251二进制加法运算器 232、252功能芯片 233、253第二连接器234、254第二级总线电路装置250二进制加法运算器逻辑电路 310逻辑门电路311、312、313、314、315、316、317LPC764芯片410具体实施方式参阅图2所示,为本发明总线电路系统的结构示意图。在该实施方式中,第一级总线电路装置230和第二级总线电路装置250的二进制加法运算器232和252均采用三输入输出管脚,故,本发明共可串接扩充至8片总线电路装置。为了便于说明,本发明的具体实施方式
仅举在I2C(Inter-Integrated Circuit)总线环境下,总线电路装置串接扩充至两片时的工作情形。其中,第一级总线电路装置230的功能芯片233与第二级总线电路装置250的功能芯片253的种类不限于相同。在本实施方式中,连接装置220和224是为信号线。
本发明的控制电路装置210包括一控制芯片211、一连接器212。其中,控制芯片211的功能管脚、地址管脚与连接器212的功能端子、地址端子直接相连。
第一级总线电路装置230包括一功能芯片233;一用于设定该电路装置总线地址的二进制加法运算器232;第一连接器231,用于串行连接一控制电路装置210;以及第二连接器234,用于串行连接第二级总线电路装置250。其中,第一连接器231的三地址端子A0、A1和A2与二进制加法运算器232串行连接后分别连接至功能芯片233的相应地址管脚A0、A1和A2,及第二连接器234的地址端子;第一连接器231的其它功能端子电源端子VCC、串行数据端子SDA(I2C Serial Data)、串行时钟端子SCL(I2C Serial Clock)和接地端子GND分别接至功能芯片233相应电源管脚VCC、串行数据管脚SDA、串行时钟管脚SCL和接地管脚GND,及第二连接器234的功能端子。二进制加法运算器232可以实现输入数值加1的功能,其输出数值一方面用于设定第一级总线电路装置230的总线地址;另一方面传输到第二连接器234以便为设定第二级总线电路装置250的总线地址所用。
第二级总线路装置2250包括一功能芯片253;一用于设定该电路装置总线地址的二进制加法运算器252;第一连接器251,用于串行连接第一级总线电路装置230;以及第二连接器254,可用于串行连接第三级总线电路装置(未图示)。其中,第一连接器251的三个输出端子A0、A1和A2与二进制加法运算器252串接后分别连接至功能芯片253的相应地址管脚A0、A1和A2,及第二连接器254的地址端子;第一连接器251的其它输出端子电源端子VCC、串行数据端子SDA、串行时钟端子SCL和接地端子GND分别接至功能芯片253相应电源管脚VCC、串行数据管脚SDA、串行时钟管脚SCL和接地管脚GND,及第二连接器254的功能端子。二进制加法运算器252可以在第一级总线电路装置所传输的输入数值基础上实现加1的功能,其输出数值即为所设定的第二级总线电路装置250的总线地址<p>化学成分鳞茎含4种生物碱,西贝母素(sipei-mine)、贝母辛(permissine)、平贝母碱甲(pingpeimin A)、平贝母碱乙(pingpeimine B)。
性味功效味苦、甘,性微寒。有清肺,化痰,止咳的功能。用于肺热咳嗽,痰多胸闷,肺痈,急性肝炎,咽炎,喉炎,淋巴结结核,慢性支气管炎等。
药理作用平贝母碱甲有祛痰、降血压的作用。
表1 哈高科大豆食品有限责任公司产品检验报告单CX.JL1001-08
哈高科大豆食品有限责任公司研究所(章)
图4为本发明二进制加法运算器的电路示意图(二),该图选用了Philips公司LPC764芯片410。其中,管脚A0、A1和A2为二进制加法运算器的输入管脚,A0′、A1′和A2′为二进制加法运算器的输出管脚。LPC764芯片410实现对输入数值进行加1操作对应的汇编程序如下ORGOHJMPSTARTORG0030HSTART MOVSP,#2FHREPEAT MOVA,POINCAMOVP1,AJMPREPEAT
权利要求
1.一种总线电路装置,包括一功能芯片,其具有至少一功能管脚以及至少一地址管脚;一第一连接器,其位于该电路装置的输入端,并具有至少一地址端子,以及至少一功能端子与该功能芯片的功能管脚相连;一第二连接器,其位于该电路装置的输出端,其具有至少一功能端子与第一连接器的功能端子相连,以及至少一地址端子;以及一加法运算器,其具有至少一输入管脚与一输出管脚,该输入管脚与第一连接器的地址端子相连,该输出管脚与该芯片的地址管脚相连。
2.如权利要求1所述的总线电路装置,其特征在于该加法运算器为一二进制加法运算器。
3.如权利要求1所述的总线电路装置,其特征在于该加法运算器的输入管脚数量与第一连接器的地址端子数量相同。
4.如权利要求1所述的总线电路装置,其特征在于该加法运算器的输出管脚数量与第二连接器的地址端子数量相同。
5.如权利要求1所述的总线电路装置,其特征在于该加法运算器的输出管脚还与第二连接器的地址端子相连。
6.如权利要求1所述的总线电路装置,其特征在于该加法运算器可以实现输入数值加1的功能。
7.如权利要求1所述的总线电路装置,其特征在于该加法运算器的地址管脚与第一连接器、第二连接器的地址端子均为三个。
8.一种总线电路系统,包括一控制电路装置,其包括一控制芯片,其具有至少一功能管脚以及至少一地址管脚;一连接器,其具有至少一地址端子与控制芯片的地址管脚相连,以及至少一功能端子与控制芯片的功能管脚相连;及至少一总线电路装置,包括一功能芯片,其具有至少一功能管脚以及至少一地址管脚;一第一连接器,其位于该总线电路装置的输入端,并具有至少一地址端子,以及至少一功能端子与该功能芯片相连;一第二连接器,其位于该总线电路装置的输出端,其具有至少一功能端子与第一连接器的功能端子相连,以及至少一地址端子;以及一加法运算器,其具有至少一输入管脚与一输出管脚,该输入管脚与第一连接器的地址端子相连,该输出管脚与该功能芯片的地址管脚相连。
9.如权利要求8所述的总线电路系统,其特征在于该控制电路装置的连接器是通过一连接装置与总线电路装置的第一连接器相连接。
10.如权利要求8所述的总线电路系统,其特征在于该控制电路装置的连接器功能端子的数量与总线电路装置的第一连接器功能端子的数量相同。
11.如权利要求8所述的总线电路系统,其特征在于该连接器地址端子的数量与第一连接器地址端子的数量相同。
12.如权利要求8所述的总线电路系统,其特征在于该控制电路装置的连接器是与一总线电路装置的第一连接器相连接,并且该总线电路装置的第二连接器可与另一总线装置的第一连接器相连。
13.如权利要求8所述的总线电路系统,其特征在于该加法运算器为一二进制加法运算器,且可以实现输入数值加1的功能。
14.如权利要求8所述的总线电路系统,其特征在于该加法运算器的输出管脚还与第二连接器的地址端子相连。
全文摘要
本发明提供一种可弹性串接扩充在总线上的电路装置。该总线电路装置包括一功能芯片;一二进制加法运算器,用于设定该总线电路装置的总线地址;一位于该电路装置输入端的第一连接器;以及一位于该电路装置输出端的第二连接器。本发明还提供一种可弹性串接扩充在总线上的电路系统。该总线电路系统包括一实现控制功能的控制电路装置;至少一总线电路装置,该总线电路装置进一步包括一功能芯片、一第一连接器、一第二连接器、以及一二进制加法运算器,用于设定该总线电路装置的总线地址。
文档编号G06F13/38GK1617119SQ20031011216
公开日2005年5月18日 申请日期2003年11月10日 优先权日2003年11月10日
发明者许俊彬 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1